G11C — Запоминающие устройства статического типа
Способ записи изображений
Номер патента: 1451769
Опубликовано: 15.01.1989
Авторы: Белан, Кожемяко, Красиленко, Тимченко
МПК: G11C 11/42
Метки: записи, изображений
...7 и 8 в дальнейшем подаются в противофазе. Элементы 6 памяти первой матрицы 5 возбуждаются. При этом, если оптические сигналы на элементы 6 памяти не действуют, то они остаются в исходном невозбужденном состоянии,При действии оптического сигнала на фототиристор 11 (фиг.2) и управляющего сигнала отрицательной полярности на первый вход 9 управления светодиод 12 излучает свет. При дей-. ствии управляющего сигнала отрицательной полярности (при этом на первом входе 9 управления появляется управляющий сигнал положительной полярности) на втором входе 1 О уп-. равления и оптического сигнала со светодиодом 12 на фототиристор 13, светодиод 14 излучает свет на фото тиристор 11 соответствующего элемента 6 памяти второй матрицы 5, а светодиоды 12...
Способ оптической записи информации
Номер патента: 1451770
Опубликовано: 15.01.1989
Автор: Глушко
МПК: G11C 13/04
Метки: записи, информации, оптической
...поля на молекулярный кристалл с нецентросимметричными молекулами.з 1451770Характерное время разворота частицы в процессе записи определяется из уравнения динамики вращения: где д - толщина пленки; Е - диэлектрическая проницае" мость. формула изобретения 15 Составитель С.СамуцевичРедактор Е.Копча .Техред Л.Олийнык Корректор В,Бутяга Заказ 7086/51 Тираж 558 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж-Э 5, Раушская наб д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4а ( в -)и( 5 )Р пЕРгде р - плотность кристалла.В случае, если р - 11 г/см, и =10 см, а=5 А,10 с.При считывании записанного сигнала луч света индуцирует поляризациюР = пР сов , (6)...
Способ записи и стирания оптической информации в щелочно галоидном кристалле
Номер патента: 1451771
Опубликовано: 15.01.1989
МПК: G11C 13/04
Метки: галоидном, записи, информации, кристалле, оптической, стирания, щелочно
...возможности регистрацииградационного изображения объекта вщелочно-галоидном кристалле,Способ записи и стирания оптической информации в щелочно-галоидном кристалле заключается в том, чтощелочно-галоидный кристалл облучаютультрафиолетовым излучением, а затемнагревают щелочно-галоидный кристаллдо 110-120 С и.проецируют на негоизображение видимым светом в течение 5-20 мин, а стирание осуществляютнагреванием щелочно-галоидного кристалла при 550410 С в течение 1-2 мин.В качестве регистрирующего слояиспользуются монокристаллическиепластины щелочно-галоидного кристалла, сенсибилизированные отжигомв парах матричного катиона. Для записи градационного изображения кристалл предварительно окрашивается путем облучения его поверхности нефильтрованным...
Логическое запоминающее устройство
Номер патента: 1451772
Опубликовано: 15.01.1989
Авторы: Бородулин, Владимиров, Давыдова, Куприянов, Смекалов
МПК: G11C 15/00
Метки: запоминающее, логическое
...например, подключением входа 8 сигнатур- ного регистра 10 для первого разряда регистра не к входу сброса триггера 20, а к входу установки. Благодаря наличию линейных обратных связей и суммирования по модулю 2, реализуемого элементом ИСКЛЮЧАЮЩЕЕ ИЛИ 22, на выходы регистра 1 О последовательно будут выданы все возможные комбинации, Номера разрядов, выходы которых подключаются к входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 22, определяются разрядностью сигнатурного регистра.На первом этапе самодиагностирования проверяютя блоки и связи, расположенные на пути прохождения информации от сигнатурного регистра 10 к буферному регистру 5 числа, работающему на этом этапе как анализатор тестовых реакций проверяемой части устройстваРегистр 5 осуществля-....
Ассоциативно-адресное оперативное запоминающее устройство
Номер патента: 1451773
Опубликовано: 15.01.1989
Авторы: Корнейчук, Марковский, Сидоренко, Чернов, Яблуновский
МПК: G11C 15/00
Метки: ассоциативно-адресное, запоминающее, оперативное
...шинные формирователи 28 (нулевой сигнал разблокировки поступает на вход 19 устрой 14517ства) выдает по одному сигналу откаждой из них на шину 16 .устройства.В режиме ассоциативного поискапо фрагменту памяти на шину. 16 устройствапоступает К-разрядный код5признака поиска, а на входы 17 - К-разрядный код маски (единичные сигналы соответствуют замаскированнымразрядам). На входах 19 и 20 устройства формируются соответственно сигналы единичного и нулевого уровней,т.е. разрешается запись в регистр 2,блокирующие шинные формирователи 28и запрещается счет счетчиком 4. Навходы 13 поступает адрес фрагментапамяти (строки накопителя 23), в котором необходимо провести ассоциативный поиск, а на вход 14 подаются сиг-.налы нулевого уровня. При...
Постоянное запоминающее устройство
Номер патента: 1451774
Опубликовано: 15.01.1989
Авторы: Дагуров, Еремин, Пузанов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...соеает ее и выдает сигнал динены с первыми входами элементовмента И-НЕ 6, на выходе И-ИЛИ, вторые входы которых соединеявляется сигнал, разре- ны с выходом элемента НЕ, третьихождение через элемент входы элементов И-ИЛИ соединены сформационного слова от выходом элемента И-ИЛИ, вьп:оды кото 1, и на выходе устройства рого соединены с выходами элементаинформационное слово, НК и первого блока свертки по модулюторого представляют собой два, выход второго блока сверткиот информационных слов 55 по модулю два, соединен с входом элепителей. мента НК,Тираж 55 В ПодписноеПроизв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4 ВНИИПИ Заказ 7086/51 Изобретение относится к вычислительной технике, а именно к запоминакицим устройствам, и может быть...
Буферное запоминающее устройство
Номер патента: 1451775
Опубликовано: 15.01.1989
Автор: Микикечко
МПК: G11C 19/00
Метки: буферное, запоминающее
...(с). В этом случае, если началсяцикл записи (логический "О" на выходе 12),управляемый генератор 7 начиЕсли сигнал готовности не приметзначения логической "1" до переполнения блока 1 памяти, т.е. до тогомомента, когда вследствие изменениясчетчика 2 адреса совпадут (С),импульс на выходе 17 элемента задержки поступит на вход триггера 9в тот момент времени, когда сигнална выходе 14 блока 4 сравнения равейлогическому "0" При этом триггер 9установится в единичное состояние(логический "0" на выходе 18), сигнализируя об аварийном состоянии, 15 а выдача передатчиком запускающихимпульсов по входу 11 должна прекратиться.Информация, записанная к этомумоменту в блоке 1, не пропадает ипри появлении логической " 1" навходе 10 готовности может быть...
Ячейка памяти
Номер патента: 1451776
Опубликовано: 15.01.1989
Автор: Пужай
МПК: G11C 19/14
...формирователя 15, на выходеэлемента И 9 появится уровень логической "1", который через резистор76 з 145174 устанавливает элемент И-НЕ 8 в состояние логического "О". Через открытый первый ключевой элемент 6,резистор 2 и первую обмотку транс 5форматора 5 начинает протекать токлогического "О" элемента И-НЕ 8,Положительная обратная связь триггера замыкается, и он устанавливает"ся в нулевое состояние. 10После окончания импульса формирователя 19 второй ключевой элемент7 размыкается и под действием тока,протекающего через первую обмотку .трансформатора 5 и первый ключевой 15элемент 6, рабочая точка смещаетсяв точку -Вз, соответствующую логическому "О". Диод 12, включенныйпараллельно второй обмотке трансформатора 5, исключает сбой триг-20гера в...
Аналоговое запоминающее устройство
Номер патента: 1451777
Опубликовано: 15.01.1989
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...команде от шины 17 управления, При этом на конденсаторе бустанавливается напряжение Б равное входному напряжению П х, вмомент времени С, с какой-то погрешностью д 1, т,е, Б вх(г)=П с+д 1На 30пряжение Цс, через буферный усилитель9 подается на вычитатель 11, на котором из входного напряжения 0 в вычитается Ц Полученная разность усиливается в К раз и через ключ 4 запоминается на конденсаторе 7 с погрешностью д 2, т.е.Пс=1" вх ( д Цвх(" ) д 3 + д 2==д 1 К+д 2,Считая параметры ключей 3 и 4 и конденсаторов б и 7 примерно одинаковыми, можно считать Ж - д 2, т.е. Бс=д 1 К,+д 1. Напряжение Б с выхода буферного урилителя 18 поступает на 45 вход делителя 14, где оно делится в Краз, и с выхода делителя 14 поступает на второй вход сумматора 11....
Аналоговое запоминающее устройство
Номер патента: 1451778
Опубликовано: 15.01.1989
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...2. При разомкнутом элементе 7 ток 1через токозадающий элемент 9 отсутствует, соотВетстВенно ток 1 1 на перВом Вы 4 О ходе отражателя 4 равен нулю, Потенциал затвора транзистора 2 равен потенциалу истока, транзистор 2 открыт, обеспечивая заряд элемента 3 до напряжения Б 6 В режиме хранения при 45 замыкании элемента 7 через элемент 8 протекает ток 1. В случае идентичности транзистора 5 и б, которую легко обеспечить при изготовлении схемы токового отражателя 4 по интегральной5 О технологии, ток 1 вызывает в коллек-. торе транзистора 5 ток 1 1 = 1, который не зависит от напряжения входного сигнала Б . Ток 1представляет собой ток, текущий через элемент 8.Величина элемента 8 (К,) выбирается55 таким образом, чтобы 1, К,7 Б , где Ц- напряжение...
Энергонезависимое запоминающее устройство
Номер патента: 1451779
Опубликовано: 15.01.1989
Автор: Беркович
МПК: G11C 29/00
Метки: запоминающее, энергонезависимое
...16-1 или 16-2с шиной нулевого потенциала,Устройство работает следующим образомПод воздействием тактовых импульсов,поступающих иэ блока 3 управления, автомат 1 изменяет свое состояние. В промежутках между импульсами блоком 17 технологических операций производится операция, соответствующая числу на выходе автомата 1., Одновременно эта же информация поступает на входы накопителя 2, В зависимости от уровня логического сигнала на входе ячейки 7 всегда открыт выходной транзистор одного из усилителей 13 или 14, например, при сигнале "О" - усилителя 13, а при сигнале "1" - усилителя 14. При этом всегда одна из обмоток 16-1 или 6-2 реле 16 соединена с шиной нулевого потенциала, Однако реле 16 не переключается, так как обмотки всех реле 16...
Трехканальное мажоритарное резервированное запоминающее устройство
Номер патента: 1451780
Опубликовано: 15.01.1989
Авторы: Кузнецов, Морозов, Политов, Поршаков
МПК: G06F 11/18, G11C 29/00
Метки: запоминающее, мажоритарное, резервированное, трехканальное
...мажоритарное резервированное запоминающее устройство работает следующим образом. 25Если информация, считанная из трех блоков 1, одинаковая, то все блоки 5 сравнения вырабатывают на выходах логические "011, которые поступают на вход 10 коммутатора 7, и на выходе 9 коммутатора 7 устанавливается код 110, При этом мажоритарный блок 6 работает как схема голосования два из трех для информации с блоков35В случае возникновения ошибки любой кратности в одном из резервируемых блоков 1, два блока 5 сравнения вырабатывают сигналы несравнения - лог. "1", а третий - сигнал сравнения - лог. "0". Мажоритарный блок 6 работает в этом случае аналогично предыдущему варианту как схема голосования два из трех за счет нали 1;ия хотя бы одного логического "0"...
Устройство для контроля постоянной памяти
Номер патента: 1451781
Опубликовано: 15.01.1989
Авторы: Иванов, Цыркин, Шовколович
МПК: G11C 29/00
Метки: памяти, постоянной
...выбранной микросхемы ПЗУ. Набрав на тумблерах 10 код какой-либо микросхемы ПЗУ, можно в режиме записи наблюдать на индикаторе 22 эталонную сигнатуру микросхемы, полученную в блоке 17, и содержимое соответствующей ячейки блока памяти (при правом положении тумблера 53) при помощи переключа теля 49 (соответственно нижнее и среднее положения).Режим считывания. Появление сигнала Считывание" приводит к установке в "1" триггера 47. После появления сигнала "Пуск" на устройство начинают поступать импульсы ТИ и ТИ. После получения сигнатуры -й микросхемы.ПЗУ по сигналу с выхода формирователя 45 импульсов происходит сравнение полученной сигнатуры с ко 51781 45 50 55 10 20 25 30 35 40 довым эталоном (эталонной сигнатурой), хранящемся в блоке 18...
Буферный регистр
Номер патента: 1451867
Опубликовано: 15.01.1989
МПК: G11C 19/34, H03M 7/12
...формируется дополнительный (прямой) код исходного прямого (дополнительного) кода положительного числа,Если исходный код представляет собой отрицательное число, то на управляющий вход 15 каждого блока преобразования поступает с выхода 9 блока задания режима уровень "01, а на управляющий вход 14 с выхода 8 - уровень "1". При этом по третьему и четвертому входам подготавливаются первый и второй конъюнкторы, а по восьмому входу блокируется третийконъюнктор элемента И-ИЛИ 30. Пусть в исходном коде младшая единица находится в 3-м разряде, Тогда единичный уро 18674 5 10 15 20 25 30 35 40 45 50 55 вень с входа 19 ь появляется на выходах 20;+1-20 всех элементов И 29блоков 2;-2 , а на выходах всех элементов НЕ 28 в блоках 2 -2 появляется нулевой...
Формирователь тока хранения
Номер патента: 1453444
Опубликовано: 23.01.1989
Авторы: Ботвиник, Лавров, Сахаров
Метки: формирователь, хранения
...на коллекторе транзистора 845дифференциального каскада путем сравнения напряжения опорного источника20 напряжения и напряжения на коллекторе транзистора 10 эталбнного элемента памяти. Транзисторы 10 и 12образуют плечо элемента, имеющеекоэффициент передачи тока, равный 1,и имитируют неустойчивость элементов памяти строки, в которой имеютсяэлементы памяти с асимметричными коэффициентами усиления транзисторныхструктур. Неустойчивость эталонногоэлемента выражается в повышении напряжения на коллекторе транзистора 10, что приводит к увеличению тока хранения строки элементов памяти, повышает их устойчивость, Блок 16 управления эталонным элементом предназначен для периодического установления ее в состояние, при котором транзистор 10...
Доменное запоминающее устройство с локализацией отказавших регистров
Номер патента: 1453445
Опубликовано: 23.01.1989
Авторы: Захарян, Красовский, Маркаров
МПК: G11C 11/14
Метки: доменное, запоминающее, локализацией, отказавших, регистров
...блоком 3 коррекции ошибок, флаг локализации ошибки с выхода узла 17 коррекции через элемент И 10 поступает на вход загруз45 ки первого регистра, 4 и разрешает загрузку текущего адреса БЗУ 18, соответствующего адресу ошибочного бита в информации, в регистр 4.5Затем осуществляется определение физического адреса (номера) отказавшего накопительного регистра в блоке 1 ДИМ. На вход 30 элемента И 11 подается логическая "1". Из ОЗУ 14 карты годности считывается карта дефектных накопительных регистров (бездефектному регистру соответствует "1", дефектному - "0"), поступающая на счетный вход счетчика 8 числа ин формационных регистров. Когда содержимое счетчика 8 совпадает с содержимым регистра 4, на выходе блока б сравнения формируется...
Способ записи информации на аморфный полупроводниковый носитель
Номер патента: 1453446
Опубликовано: 23.01.1989
Автор: Савранский
МПК: G11C 11/34, G11C 7/00
Метки: аморфный, записи, информации, носитель, полупроводниковый
...Чу. Причем Ч и ЧРвыбираются таки 35ми, чтобы напряжение на аморфном по-.лупроводнике Ч = Ч Р + Чу было меньше Ч 1 необходимого для записи информации. Затем, быстро снимаяЧу 1производят запись информации,При записи инфорйации согласно прототипу оба напряжения Чи Ч имеРют одинаковую полярность. В моментвремени , на управляющие электродыподают напряжение Ч. При этом суммарное напряжение Ч возрастает и вмомент временипревышает пороговое,что вызывает умейьшение сопротивления аморфного полупроводника. Процессзаписи информации заканчивается в мо-.50мент времени З 1 когда сопротивление аморфного полупроводника достигает минимальной величины. Времязаписи информации с равно сумме вреЗбб 55мени нарастания Ч до Чи изменец Н, .е.= " - : (фиг.1).При...
Устройство для программирования блоков постоянной памяти
Номер патента: 1453447
Опубликовано: 23.01.1989
МПК: G11C 17/00
Метки: блоков, памяти, постоянной, программирования
...на вход триггера 30 только тогда, когда код адреса строки проверяемой ячейки памяти блока 5 не совпадает с содержимым регистра :2 адреса неисправной строки (игнорируется ошибка этой строки,. так какона должна быть заменена). Если иа триггере 30 фиксируется логическая "1" (обнаружена ошибка еще в однойстроке блока 5), то происходит сбросустройства.в исходное состояние черезэлементы ИЛИ 43, ИЛИ-НЕ 44, триггер 36, и на выходе 10 выдается сигнал "Конец работы".Если на триггере 30 до конца проверки блока 5 не фиксируется ошибка, то сигналом с вькода регистра 1 по .входу 25 блока 8 через элемент И-ИЛИ38 содержимое счетчика 34 увеличивается на единицу и устройство переходит на второй режим работы "Прог-:раммирование неисправной строки"...
Дешифратор на мдп-транзисторах
Номер патента: 1455362
Опубликовано: 30.01.1989
Авторы: Копытов, Лисица, Солод
МПК: G11C 8/10
Метки: дешифратор, мдп-транзисторах
...3, к которому подключены открытые транзисторы 7. Емкость С(емкость затвор-канал) в выбранной ячейке становится максимальной, в остальных ячейках - минимальной, Транзисторами 5, которые открыты сигналом ТК, равным логической единице, осуществляется обнуление всех нагрузочных элементов 11, т.е, всех строчных шин, подключенных к выходам ячеек дешифратора. При гоступлении сигнала ТК, равного логической единице, соответственно ТК равного логическому нулю, закрываются транзисторы 5, возбуждается выход выбранной ячейки, на нем формируется напряжение логической единицы, на выходах всех остальных ячеек сохраняется нулевой потенциал. Возбуждение выхода выбранной ячейки осуществляется в результате заряда Сн от источника сигнала Тй через...
Буферное запоминающее устройство
Номер патента: 1455363
Опубликовано: 30.01.1989
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...с входов 2 в блок 1 памяти по текущему адресу записи. Задним Фронтом сигнала по входу 14 производится модификация содержимого реверсивного счетчика 5 (к его содержимому добавляется единица) и текущего адреса записи, хранящегося в это время в счетчике 4.На Фиг. 2 приведена схема одного из вариантов счетчика 4, а именно псевдослучайного счетчика, выполненного на регистре 18 сдвига с сумматором 20 по модулю два в цепи его обратной связи с инверсией на выходе. При высоком уровне сигнала на выходе сумматора 9 по модулю два и при поступлении сигнала от формирователя 10 через элемент ИЛИ 19 на синхровход регистра 18 производится запись в регистр 18 кода, присутствующего на его информационных входах. Запись производится по заднему Фронту...
Запоминающее устройство изображений
Номер патента: 1456969
Опубликовано: 07.02.1989
Авторы: Вариченко, Дедишин, Лапшинов, Ничай, Томин, Якушев
МПК: G06T 1/60, G11C 19/00
Метки: запоминающее, изображений
...задаваемые устройству извне, в зависимости отсигнала на первом входе. блока 1 используются как адреса строк (или столбцов), а двухразрядные адреса, формируемые в блоке, используются как адреса столбцов (или строк) соответственно.Яа фиг. 2 приведен пример вертикальной траектории.Двухразрядные адреса, задаваемые блоком, используются как номера . строк от первой (нулевой) до четвертой (третьей), двухраэрядные адреса, задаваемые извне, используются как номера столбцов: второй (первый), первый (нулевой), второй (первый), первый (нулевой).При размещении фрагмента, не совпадающем с разбиением матрицы памяти на блоки (Фиг. 3), при передаче происходит искажение траектории, т,е. первый элемент передается не на первую шину и т.д. Для...
Способ л. в. гловацкого многоканальной управляемой репликации магнитных доменов и устройство для его осуществления “глаз
Номер патента: 1456993
Опубликовано: 07.02.1989
МПК: G11C 11/14
Метки: глаз, гловацкого, доменов, магнитных, многоканальной, репликации, управляемой
...с подачей тока в шину3 последовательностью импульсов тока,соответствуюЩей набору значений управляющих переменных, возбуждают шины 4 управления блокировкой расширения магнитных доменов, Тогда вследствие прямой (совпадающей по направлению с направлением вектора напряженности поля стабилизации магнитных доменов) модуляции поля стабилизации магнитных доменов внутри техканалов ( петель шины 3), которые пересекают возбужденные шины, на путирасширения доменов будут образованымагнитные потенциальные барьеры, "высота" которых соответствует значению тока в шинах управления блокировкой,Пусть минимальное значение тока вшинах управления блокировкой, которое обеспечивает блокировку каналов,равно 1 6 . мин В тех случаяхкогдавозбужденные шины...
Программатор для постоянных запоминающих устройств
Номер патента: 1456994
Опубликовано: 07.02.1989
Авторы: Алферьев, Васильева, Кочкин, Радиевский, Шунин, Щербаков
МПК: G11C 17/00
Метки: запоминающих, постоянных, программатор, устройств
...записывается про гр амма временной ди агр азы, Впрограмируемый таймер 11 заноситсякод необходимых временных задержек всоответствии с частотой дискретизации, После этого происходит запусктаймера 11 по сигналу от микроЭВМ,который включает блок 12, Информацияс выхода блока 13 управляет силовымиключами блока 7 и выдачей информациис регистров 2 и 4,Длительность интервалов временнойдиаграммы формируется с помощью программируемого таймера 11, который назаданное время блокирует прохождениетактовой частоты для считывания оперативной памяти, Блок 12 запуска со"держит триггер признака программиро-.вания, который устанавливается призапуске блока оперативной памяти ипереключается обратно по окончаниицикла программирования по сигналу стаймера 11,По...
Аналоговое запоминающее устройство
Номер патента: 1456995
Опубликовано: 07.02.1989
Авторы: Зуев, Криночкин, Мануилов, Соболев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...радиоимпульса возбуждает структуру магнитных неоднородностей, образованную ранее на этапе записи. Магнитная структура генерирует акустическую волну, которая принимается электроакустическим преобразователем 2, а выходной сигнал снимается с выхода 7.Испытаны макеты известного устройства, в котором в качестве материала ферромагнитного носителя информации использован магнитострикционный феррит со структурой шпинели состава МВСо РеО и предлагаемого устройства, в котором в качестве материалов ферромагнитных носителейинформации использованы СВЧ-ферритысо структурой граната (Ре-У-гранатмарки 1 ОС 46 с намагниченностью1750 Гс и Ре-У-А 1-Сйп-гранат марки50 С 41 с намагниченностью насыщения650 Гс).Во время испытаний проводились измерения полосы...
Устройство для контроля блоков памяти
Номер патента: 1456996
Опубликовано: 07.02.1989
Авторы: Агарок, Голубев, Стенькин, Чулкина
МПК: G11C 29/00
...адреса,Выход регистра 24 блока 14 генерации теста вырабатывает сигнал режи"ма работы блока памяти: запись в негоинформации или считывание из блокапамяти хранимой информации с последующим ее сравнением в блоке 5 срав-.нения с эталонной информацией, Кроме того, этотсигнап дает разрешениена прохождение сигнала выхода с блока 5 сравнения на информационный входтриггера 8, управление которым осуществляется сигналом 21 с блока 15 памяти, В случае несовпадения выходной информации с блока памяти и эталонной инфор мации три г гер 8 у ст ан ав-ливается в нулевое положение и запрещает дальнейшее управление счетчиком 4 адреса. Выход 19 представляет собой сигнал эталонного тестового слова, который в режиме записи через. коммутатор 13...
Носитель информации для магнитного накопителя и способ его изготовления
Номер патента: 1458891
Опубликовано: 15.02.1989
Авторы: Мощинский, Никоненко, Сергеев, Трошин, Шайдуллин
МПК: G11C 11/14
Метки: информации, магнитного, накопителя, носитель
...выращен в углублениях подложки, в этом слое существуют напряжения, приводящие в результате магнитострикционного эффекта к снижению магнитного поля анизотропии Н, Пороговое поле переключения Н ячейки памяти можно найти,из выражения Н = НА - 47 Мз, где М - намагниченность материала ячейки. Следовательно, напряжения в пленке уменьшают пороговое поле. В результате для переключения ячейки памяти требуется. меньшее управляющее магнитное поле, т.е, уменьшается энергопотребление магнитного накопителя. Кроме того, вследствие того, что верхняя грань ячеек памяти расположена в одной плоскости55 с поверхностью подложки, упрощаетсялконструкция магнитного накопителя ввиду упрощения конструкции его управляющих токопроводящих шин, а также...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1458892
Опубликовано: 15.02.1989
Авторы: Борзенков, Латыпов, Музалев
МПК: G06F 12/16, G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...выполненныйна конденсаторе 14 и резисторе 15,формирователь сигнала запрета, вы-,полненный на транзисторах 16-19, входящих в сборку НТ 251, конденсаторе20 и резисторах 21-25, ключ, выполненный на микросхеме 26: типа 564 КТЗ,имеющей входы 27, 28 и выход 29, шину 30 нулевого потенциала.Устройство работает следующим образом.При отключении и включении основного питания формирователь 6 вырабатывает сигнал, блокирующий передачучерез ключ 7 сигнала выборки,на микросхему 9 памяти. В момент отключе 1 ця питания отрицательный потенциай,вызванный разрядом конденсатора 2, прикладывается к базе транзистора 18, вызывая4его быстрое закрытие и открытие транзистора 19, обеспечивающего появление блокирующего (низкого) потенци" ала на входе 28...
Запоминающее устройство
Номер патента: 1460740
Опубликовано: 23.02.1989
Авторы: Каустов, Овраменко, Погорелов, Торошанко
МПК: G11C 11/00
Метки: запоминающее
...1, к которой производится обращение, только один блок 2 памяти, а именно полувыбранный, становится выбранным и обращение производится только к нему. Если процессорзакончит обработку информации в выб-.ранной конфигурации рабочей страницы, он может сформировать новую рабочую страницу с другими блоками 2памяти. В этом режиме работы ЗУ процессору доступен любой блок 2 памяти,причем все блоки 2 памяти в пределаходной строки занимают одну и ту жечасть адресного пространства, т.е,являются как бы близнецами.Адресация ячеек памяти в рабочейстранице возрастает сверху вниз,т,е. рабочая страница памяти имеетвертикальную адресацию. В случае необходимого прямогодоступа к памяти контроллер прямогодоступа подает в процессор сигналзахвата, в ответ на...
Устройство для распределения памяти
Номер патента: 1462416
Опубликовано: 28.02.1989
Авторы: Боженко, Кондратов, Мешков
МПК: G06F 12/00, G11C 7/00, G11C 8/12 ...
Метки: памяти, распределения
...сигнала спервого разряда дешифратора 29(фиг, 32) элемент И 23 формируетна первом выходе блока 3 управлениясигнал инкремента счетчика 1. Затем по совпадению идентификатора,поступающего на элемент 25, и через элемент 21 на элемент 24 этиэлементы на одном из выходов 6 и навтором выходе блока 3 управленияформируют сигналы Соответственно14624БП 2 и БП 2 14 (фиг, Зм) В ОЗУ по адресу процессора заносится исходная (например, нулевая) информация, в БП 1 2 - состояние счетчика 1 по адресу процессора (фиг. 3,п)l в БП 2 14 - адрес процессора по адресу, задаваемому состоянием счетчика 1. Затем выдается следующий идентификатор, сопровождаемый ад ресом следующей ячейки ОЗУ, и процесс очистки продолжается до записи исходной информации в ячейку ОЗУ с...
Усилитель считывания для приборов с зарядовой связью
Номер патента: 1462417
Опубликовано: 28.02.1989
МПК: G11C 27/02, G11C 7/02
Метки: зарядовой, приборов, связью, считывания, усилитель
...потенциа ла. Затем при закрытом кюпоче 4 навход усилителя приходит информационный сигнал с ПЗИ, который выделяетсяна входе аналогового элемента 2 памяти, и запоминается им по импульсустроба на втором стробирующем входе.В данном устройстве запоминание амплитуды информационного сигнала осуществляется в цифровом виде за счетиспользования в элементе 2 аналоговой памяти АЦП 11, Повышение точности запоминающего информационногосигнала достигается в предложенномусилителе за счет компенсации коммутационной погрешности ключа 4, которая обусловлена прохождением заряда Я 4 из цепи управления ключом 4через его проходную емкость на конденсатор 6. Компенсация осуществляется за счет выделения на конденсаторе 7 заряда Я, проходящего изцепи...