G11C — Запоминающие устройства статического типа
Резервированное запоминающее устройство
Номер патента: 1037343
Опубликовано: 23.08.1983
Авторы: Игнатов, Кривего, Межевов, Шуленин
МПК: G11C 11/00
Метки: запоминающее, резервированное
...блок 12, вход 13 обращения и вход 14 сигнала последнего адреса.Блок переключения каналов содержит генератор 15 временных сигналов, первый триггер 16, элемент3ИЛИ 17, первый 18 и второй 19 элементы И, регистр 20 и третий элеменИ 21. Вычислитель кон 1 рольной суммысодержит сумма 1 ор 22 по модулю два,элемент И-НЕ 23 и второй триггер 24.Устройство выполнено на стандар- ных элементах типа 1601 РР 26.Устройство работает следующим образом,В исходном состоянии в блоки 1-6 10по всем адресам записывается идентичная информация, По последнему адресузаписывается контрольное число. Триггеры 16 и 24 и регистр 20 находятсяв положении "0", По первому сигналу 15"Обращение" на входе 13, поступающему на управляющие входы блоков 1-6,информация из...
Многофункциональный элемент для логической матрицы
Номер патента: 1037344
Опубликовано: 23.08.1983
Авторы: Горин, Митин, Соломатин, Шанин
МПК: G11C 15/00
Метки: логической, матрицы, многофункциональный, элемент
...сигналопроса, Гсигнал результата операции,.Р - сигнал переноса,При построении логяческой матрицы 15осуществляются слепующие соепиненияпо строкам; вхопы 16 и 17 всех разряпов соответственно обьепинены и поцключены к устройству управления матрицей (не показано), выхоцы 30 и 29 цанного разряпа соепинены соответственно свходами 19 и 21 слецующего и с вхоаами 20 и 22 прецыпущего разряцов,и сдепующие соецинения по столбцам:вхопы 25-28 соответственно обьепинены 25и попключены к устройству управленияматрицей, а выход 31 разряпа ааннойстроки соединен с вхоцом 23 слепующейстроки. На вхоп 23 нижней строки поступают входные цанные,. а с выхопа 31 з 0снимаются результаты операций нац чисдами.На свободные входы 19.-22 крайних.элементов поданы...
Ассоциативное запоминающее устройство
Номер патента: 1037345
Опубликовано: 23.08.1983
Авторы: Корнейчук, Марковский, Павловский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...устройства.Ассоциативное запоминающее устройство содержит первый регистр 1 признака опроса с входами 2, первую группуэлементов И 3, -р (,ъ- целое число,равное числу строк накопителя), второйрегистр 4 признака опроса, регистр 5маски с вхоцами 6, вторую группу элементов И 7 - 7 р, элементы ИЛИ 8, -8,( И - целое число, равное числу вхоцовопроса накопителя), накопитель 9, третью группу элементов И 10 10, первый 13. и второй 12 регистры реэульта",та поиска, четвертую группу элементов И 13, 1 Э, элемент НЕ 14, ре.гистр 15 сдвига с выходом 16 и пятуюгруппу элементов И 17 - 17 и, тактовый вход 3.8 устройства.Устройство работает следующим обрезом.Перед началом работы все регистрыустройства сбрасываются в нуль. Вячейках накопителя 9 хранятся...
Запоминающее устройство
Номер патента: 1037346
Опубликовано: 23.08.1983
МПК: G11C 19/00
Метки: запоминающее
...входами вто- . рого элемента ИЛИ, второй вход третьего апемента И соединен с входом второго элемента НЕ и явпяется седьмым входом блока управления, второй вход четвертого элемента И соединен с выходом второго элемента НЕ, входы шестого апемента И являются седьмым и восьмым входами блока управления, второй вход пятого апемента И соединен с первым входом шестого элемента И, выход которого явпяется вторым выходом бпока управления, третий и четвертый входы второго эпемента ИЛИ являются четвертым и шестым. входами блока управления. Йа фиг. 1 изображена функциональная схема предпоженного устройства; на фиг. 2 - функциональная схема формирова- теля импульсов; на фиг. 3 - функционапьная схема блока коррекции информации; на фиг, 4 -...
Резервированное запоминающее устройство
Номер патента: 1037347
Опубликовано: 23.08.1983
Автор: Колесник
МПК: G11C 29/00
Метки: запоминающее, резервированное
...с выходом блока контроля, другие входы ключей соединены с шиной питания а выходы - с другими входами блоков памяти, выход третьего элемента-ИЛИ соединен с управлявшим входомуправляемого элемента задержки,На чертеже приведена структурнаясхема предлагаемого резервированного ЗУ,Устройство содержит регистр 1 адреса,один из разрядов 2 которого служит длязанесения признака обращения в первый3 или второй 4 рабочие блоки памяти,резервный блок 5 памяти, в который занесена сумма по модулю два информациис одинаковыми адресами из блоков 3 и 4памяти, первый 6 и второй 7 коммутаторыпричем выходы первого коммутатора 6соединены с выходами блока 8 контроля,а выходы второго коммутатора 7 соединены с входами сумматора 9. Устройство содержит также...
Резервированное запоминающее устройство
Номер патента: 1037348
Опубликовано: 23.08.1983
Авторы: Колесник, Масленников
МПК: G11C 29/00
Метки: запоминающее, резервированное
...помодулю два, блок поразрядного сравнения,Фблок управления, коммутатор и накопители информации, одни из в,одов которыхсоответственно объединены и являются адресными входами устройства, а выходы подключены к информационным входам блоков свертки по модулю два, блоха поразрядного сравнения и коммутатора, выход хоторого является выходом устройства,выходы бпока поразрядного сравнения иблоков свертки по модулю два подхлючены к входам блока управления, первый выход которого соединен с управляющим входом коммутатора, введены счетчик импульсов, дешифратор, элемент И и генератор импульсов, выход которого подключен к одному из входов элемента И, выход которого соединен с одним иэ вхо- ,дов счетчика импульсов, другие входы которого подключены...
Оперативное запоминающее устройство с автономным контролем
Номер патента: 1037349
Опубликовано: 23.08.1983
Авторы: Березин, Онищенко, Сушко
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем, оперативное
...подключены к входам первого усипителя, выходы которого соединены с одними иэ входов основного адресного накопитепя, другие входы и выходы которого подключены соответственно к адресным выходам и одним из адресных входов второго. усипителя, другие адресные входы 1 о . которого соединены с выходами второго дешифратора, управляющие входы дешифраторов и усилитепей подкпючен к выходам блока управления, первые выходы первого и второгоформирователей сигналов соедииены соответственно с первыми входами первого и второго элементов ИЛИ, выходы которых подключены соответственно к первым и вторым входам блока ввода и вывода информации, первый выход которо- о го соединен с первым входом блока срав нения, второй вход которого подкпючен к второму...
Запоминающее устройство с самоконтролем
Номер патента: 1037350
Опубликовано: 23.08.1983
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...ошибки одинаков для нескольких различных пар неисправных разрядов накопителя 1, накопи.,тель 4 хранит попарно все номера разряДов, для. Которых признак двойной ошибки 1 о одинаков: и является адресом,пеннойячейки накопителя 4.Коррекция двойной ошибки выполняется следующим обрезом.Признак дВОйной ОШибки с ВБХОДОВ 5 блока Э поступает на адресные входы накопителя 4. Далее на вход 3.1 начинают поступать счетные входы накопителя 4. Далее на вход 11 начинают поступать счетные. импульсы, которые выполняют перебор всех состояний счетчика 7. При етом на входы коммутатора 5 с выходов накопителя . 4 последовательно поступают признаки возможных неисправных разрядов, которые адресуют накопитель 6 и кащпый раз считывают из него признав одиночной...
Способ продвижения решетки цилиндрических магнитных доменов
Номер патента: 1038966
Опубликовано: 30.08.1983
Авторы: Кузин, Никонец, Редченко, Ходосов
МПК: G11C 11/14
Метки: доменов, магнитных, продвижения, решетки, цилиндрических
...доменосодержащей пленки; Н кол - напряженность поля коллапса решетки ЦМД,На фиг. 1-4 изображены зоны формирования решетки ЦМД в различные моменты времени.В соответствии с предлагаемым способом продвижение решетки ЦМД осущестнляется следующим образом.К магнитной пленке с. исходной лабиринтиой доменной структурой прикладывают перпендикулярно ее поверхности постоянное магнитное поле смещения и однородное импульсное магнитное поле. Импульсное магнитное поле создают путем подачи импульсов тока в два параллельных проводника плоскбй формы (такая форма проводников значительно улучшает однородность поля между ними, когда одинаковые по величине токи текут в них в противоположных направлениях). Токопронодники могут наноситься или...
Аналоговое запоминающее устройство
Номер патента: 1038967
Опубликовано: 30.08.1983
Авторы: Вагнер, Сидоров, Шахтшнейдер
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...5, дискретизирует входной сигнал. На выходе5 блока 2 находится цифровой эквивалент преобразований части входнбгосигнала, на выходе цифро-аналоговогопреобразователя 5 - дискретизированный аналоговый эквивалент. Аналого 10 цифровое преобразование по методупоразрядного уравновешивания обеспечивает аналоговый эквивалент по мо"дулю меньше входного сигнала. Поэтому на выходе блока 1 и, соответственно, на входе блока 3 будет положИтельная величина при положительномвходном сигнале и. отрицательнаяпри отрицательном, причем по модулюона превышает величину одной диск"реты аналого-циФрового преобразования, В случае применения при преобразовании метода последовательного приближения аналоговый эквивалент по модулю всегда больше входного сигнала...
Устройство для управления памятью
Номер патента: 1038968
Опубликовано: 30.08.1983
Авторы: Барулин, Беляев, Глоба
МПК: G11C 29/00
Метки: памятью
...регистра и другими входами второго компа ратора, первые выходы первого и третьего компараторов подключены к входам второгб элемента ИЛИ, выход .которого и первый выход второго компаратора соединены соответственно с 2( управлдкщими входами седьмого и восьмого регистров, входы которых подключены соответственно к выходам элементов И второй и третьей групп, выходы седьмого и восьмого регистров соединены соответственно с первыми и с вторыми входами элементов ИЛИ группы, третьи, четвертые и пятые входы которых подключены соответственно к выходам элементов И пятой; шестой и седьмой групп, вторые выходы первого и второго компараторов соединены с входами первого элемента И, выход которого подключен к первому входу второго элемента.И, второй...
Устройство для контроля блока памяти
Номер патента: 1040525
Опубликовано: 07.09.1983
Автор: Бессмертный
МПК: G11C 29/00
...для контроля блока памяти. Устройство для контроля блока памяти содержит элементы И 1-5, элементы ИЛИ 6 и 7, триггеры 8 и 9, формирователи 10 импульсов, выходной регистр 11, регистр 12 адреса, дешифратор 13 адреса,.схему 14 сравнения, шины 15 ввода информации, соединен ные через регистр 11 с контролируемым блоком 16 памяти, счетчик 17 импульсов, элемент И 18, элемент ИЛИ 19, ключиз 10405 20 и 21 схемы, группы регистров 22 и 23 группы схем 24 и 25 сравнения, дополнительный элемент И 26, распределители 27 и 28 импульсов дополнительный формирователь 29 импульсов, служащий для первого импульса из последовательности импульсов.Устройство работает следующим образом.В исходном состоянии триггеры 8 и 10 9 установлены в нулевое состояние,...
Запоминающее устройство с самоконтролем
Номер патента: 1040526
Опубликовано: 07.09.1983
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...управляющим входом устройства, информационные входы накопителя подключены к выходам элементов ИЛИ, одни входы кото. рых подключены к выходам первых элементов И, другие - к выходам вторых элементов И, одни входы которых являют ся информационными входами устройства, , другие подключены к выходу элемента НЕ, вход которого подключен к одним 0526входам первых. элементов И и являетсявторым управляющим входом устройства,дополнительно содержит коммутаторы иэлемент ЗАПРЕТ, выход которого подключен к второму управляющему входунакопителя, первый вход элемента ЗАПРЕТявляется третьим управляющим входом устройства, второй вход элемента ЗАПРЕТ подключен к соответствующему выходу счетчика, информационные входы коммутатора подключены к...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1042081
Опубликовано: 15.09.1983
МПК: G11C 11/00
Метки: запоминающее, оперативное, самоконтролем
...контгенератор 26 тактовых импульсов, пер роля с выхода генератора 1 1 напривый 27 и второй 28 блоки контроля, . мер, после подачи на вход ОЗУ питапервый 29, второй 30 и третий 31 эле ющих напряжений устанавливает в нулементы И, первый 32 и второй 33 де- вое состояние триггеры 2- , регистршифраторы, элемент ИЛИ 34, первый . 5, счетчики 6 71счетчики 6 и 7 и в единичное со 35 и второй 36 элементы индикации и стояние регистр 9.ни егист ы 8 и 9Низкий уро-элемент НЕ 37. Устройство также со- вень сигналавень сигнала с единичного выходадержит первый 38 и второи 39 управз г триггера 2 поступает на соответствуюляющие входы, адресные входы 401-401 щие входь эие вхо ы элементов И 10 и 11 и блоки ет стРойство по адРесным 401-40 яи цисловые входы 411...
Устройство для измерения периода полосовой структуры в доменосодержащих пленках
Номер патента: 1042082
Опубликовано: 15.09.1983
Авторы: Епанчинцев, Силантьев, Шелухин
МПК: G11C 11/14
Метки: доменосодержащих, периода, пленках, полосовой, структуры
...синхроимпульсов, первый выход которого подключен к формирователю сигналов измерительных визиров, а второй выход - к первому входу первого дополнительного эле-, 50 мента И, выхрд которого через первый дополнительный счетчик, дешифратор и первый Формирователь управляющих сиг,", .налою соединен с входом первого до"полнительного триггера, первый выход Ы которого соединен с первыми входами .второго и третьего дополнительных элементов И, а второй выход - с вто" 82 арым входом первого дополнительного элемента И, выход первого триггера подключен к второму входу второго дополнительного элемента И, -третьему входу первого дополнительного элемента И, входу второго формирователя управляющих сигналов и первому входу третьего формирователя...
Запоминающее устройство
Номер патента: 1042083
Опубликовано: 15.09.1983
Авторы: Верба, Мартынюк, Самофалов, Христов, Шпак
МПК: G11C 11/22
Метки: запоминающее
...элемента И объединены и являются адресным входом устройства, второй вход элемента И является управляющим входом устройства, а выход соединен со вторыми входами основных и дополнительных формирователей записи и входом формирователя считывания.При отсутствии сигнала выборкиадреса на входе 13 блоки 10 работаюткак повторители, и на входы формиро"вателей 8 поступает с числовых входов12 прямой код записываемого числа,который одновременно поступает и навходы формирователей 9. Кроме того,при отсутствии сигнала выборки адресалогическое состояние выхода элементаИ 11 такое, что оно разрешает черезвходы формирователей 8 и 9 установление потенциалов (низких и высоких)на выходах Формирователей 8 и 9 всоответствии с прямым кодом числана входах этих...
Многоканальное устройство для управления буферизацией данных
Номер патента: 1043656
Опубликовано: 23.09.1983
МПК: G11C 7/10
Метки: буферизацией, данных, многоканальное
...синхронизируюшие входы триггеров всех каналов соединены с входом синхросигнала устройства, а второй вход элемента ИЛИ третьего канала соединен с единичным выходом триггеl ра первого канала, введены триггер контроля флажков, триггер сбоя флажков, два элемента сложения по модулю два и элемент ИЛИ, причем вход установки единицы триггера второго канала соединен с выходом элемента И второ. го канала, во всех каналах, кромепоследнего, вход установки нуля триггера соединен с нулевым выходом триггера последующего канала, а вход сброса - с входом сброса устройства и инверсным входом установки единицы триггера контроля флажков, синхронизирующий вход которого соединен с входом синхросигнала устройства, а вход установки нуля и прямой вход установки...
Многомерный накопитель для запоминающего устройства
Номер патента: 1043740
Опубликовано: 23.09.1983
Автор: Эйнгорин
МПК: G11C 11/00
Метки: запоминающего, многомерный, накопитель, устройства
...подключению адресных шин 1-й группы 1-й и 1-йматриц ( 1=2, 3, , М; у=1, 2,Й); 0 - допустимое число нескомпенсировавных сигналов адресной селекции, .возбуждающих невыбранный запоминающий элемент матрицы, Н(2"На фиг, 1 представлена структурная схема многомерного накопителя;на фиг. 2 - конфигурация адресныхшин для случая п=5,.в=3,На структурной схеме многомерно"го накопителя Б,1, Б, , Б 1Бц - матрицы накопителя емкостьюию каждая; 1,,К - группыадресных шин матрицы накопителя;1. 3п - адресные шины.Адресные шины групп 1,К матрицы Б 1 соединены с шинами управления согласно или встречно всоответствии со значением коэффициен;тов а Д-й строки таблицы. //э //,содержащей к столбцов н й строк,при 1 с 2 сК и 1 ьй, Каждая строка таб".лицы имеет М 1...
Запоминающее устройство
Номер патента: 1043741
Опубликовано: 23.09.1983
Автор: Конопелько
МПК: G11C 11/00
Метки: запоминающее
...входы которого подключены к выходам дополнительных элементов памятии выходам элементов И второй группы,выход элемента НЕ соединен с первымвходам второго элемента И и вторымивходами элементов И первой группы,выходы первого и второго блоковсчитывания подключены к вторым входам второго и первого элементов И соответственно, выходы которых соедине-ны с входами элемента ИЛИ, выходкоторого подключен к первому входублока вывода данных, выход которогоявляется выходом устройства, а второй вход является управляющим входомустройства и соединен с третьимивходами элементов И первой и второйгрупп, четвертые и пятые входы которых соответственно объединены и являются входом записи и входом разрешения записи .устройства, адресными входами...
Двухуровневое оперативное запоминающее устройство
Номер патента: 1043742
Опубликовано: 23.09.1983
МПК: G11C 11/00
Метки: двухуровневое, запоминающее, оперативное
...вторые входи элементов И третьейгруппы. объединены и являются первымуправляющим входом блока, вторым итретьим управляюшиьщ входами которогоявляются соответственно объединенные 5 ртретьи входы элементов И пятой группи и объединенные вторые входй элеМЕнтов И четвертой группы, выход элемента ИЛИ является управляющим выходом блока и подключен к входу элемвита И-НЕ, выход которого соединенс вторыми входами элементов И второйгруппы, выход каждого из которыхежключен к входу вычитания соответстзующего счетчика сигналов, входсложения которого соединен с выходом фОсоответствующего из элементов И тре-,тьей группы, а выход - с входами со-, .Ответствующих элемента ИЛИ первойГруппы и элемента И-НЕ группы, выходюторого подключен к третьему входу 65...
Запоминающее устройство с автономным контролем
Номер патента: 1043743
Опубликовано: 23.09.1983
МПК: G11C 11/00
Метки: автономным, запоминающее, контролем
...третьимвходам первого, второго, и третьегологических блоков, выходы второгои третьего сумматоров по модулю двв 65 и входы первого счетчика единиц являются выходами. блока.При этом каждый логический блоксодержит четвертый и пятый сумматоры по модулю два, первые входыкоторых объединены и являются первьж входом блока и элемент И, первый и второй входы которого являются Ъторым и третьим входами бло-.ка, причем выход и второй вход элемента И соединены с вторыми входами четвертого и пятого сумматоровпо модулю два соответственно, выходы которых являются выходами бло.ка.На фиг .1 представлена функциональная схема предлагаемого устройства; на фиг.2 - то жевычислениякодов адресов.Предлагаемое устройство содержит накопитель 1 с...
Запоминающая матрица
Номер патента: 1043744
Опубликовано: 23.09.1983
МПК: G11C 11/14
Метки: запоминающая, матрица
...Ферромагнитной пленкой например, из пермаллоя), систему двухслоев ортогонально расположенныхметаллических управляющих шин, в местах пересечения которых нанесен запоминающий слой в виде ферромагнитных шин под углом 45 к направлениямоуправляющих шин. В местах перекрытияуправляющие шины и ферромагнитныешины запоминающего слоя изолируютсядруг от друга слоями диэлектрика,Магнитный поток замыкается через шину запоминающего слоя и нанесеннуюна немагнитное основание ферромагнит;ную пленку. Выборка необходимого запоминающего элемента осуществляетсяс помощью управляющих шин по принципу совпадения токов 2 .Недостатком известной матрицыявляется невысокая плотность записи 60информации, что объясняется большимиразмерами запоминающих...
Сегнетоэлектрический накопитель информации
Номер патента: 1043745
Опубликовано: 23.09.1983
Авторы: Мартынюк, Палей, Пирогов, Рухлядев, Самофалов, Сапожников, Шпак
МПК: G11C 11/22
Метки: информации, накопитель, сегнетоэлектрический
...также Ферроэлектрическая О матрица памяти, в которой используется пластина из Ферроэлектрика с нанесенными на ее противоположные стороны двумя парами электродов записи-считывания 23. 15Недостатками этих матриц является акустическая связь между соседними элементами, сложные конструкция и технология изготовления.Наиболее близкой по технической 2 О сущностик изобретению является сегнетопьезокерамическая матрица запоминающих элементов с неразрушающим чтением, содержащая активную пьезопластину, взаимно перпендикуляр-.25 ,ные числовые и разрядные шины, расположенные.с двух сторон активной пьезопластины Г 33Недостатком известной матрицы является низкая надежность иэ-за акустических помех, обусловленных монояитной конструкцией запоминающей...
Запоминающее устройство
Номер патента: 1043746
Опубликовано: 23.09.1983
Авторы: Белкин, Братков, Оборин, Смирнов
МПК: G11C 11/30
Метки: запоминающее
...3, первыйтронов. и второй ключи 5 и 6 и первый и второй источник;7 и 8 опорного напряжеВ устройстве увеличение точности ния, выходы которых соединены с сигизмерения координат подвижных точеч- нальными.вхсдами ключей 5 и 6, упных объектов. достигается за .счет . Равляюшие входы которых соединеныподавления неподвижных точечных объ- соответственно с выходом блошка20актов введением двух ключей и Инвер-. Управления, выходы ключей 5 и 6 соетора. Однако оно не позволяет зна- динены с выравнивающей сеткой элекчительно повысить точность измерения троннолучевой запоминающей трубки 3,координат подвижных. точечных Объектов Запоминающее устройство работаетиз-за рассогласования растров записи следующим образом.и воспроизведения.В Режиме записи с...
Запоминающее устройство с многоформатным доступом к данным
Номер патента: 1043747
Опубликовано: 23.09.1983
МПК: G11C 11/34
Метки: данным, доступом, запоминающее, многоформатным
...входах всех микросхем памяти независимо от номера будет . Код, равный коду на шине х. Одини. тот же адрес на всех микросхемахф соответствует в устройстве режиму вйборки строк.Если Яф полностью единичный век-. тор, то выражение .(2) преобразуется . к виду. 25 Из .выражения (3) следует, что призаданном хф во всех .Х микросхемах 30памяти выбираются биты по разнымадресам. Это соответствует режиму обращения к столбцам хранимой матрицы,При,О с 52 - 1 получаются "смешанныеф способы обращения, при которых реализуется выборка различных.. сочетаний частей строки столбцов матрицы.Память, построенная по описанным принципам, отличается простотой , .40и большими функциональными возмож"настями 21.Однако эта память не позволяет реа лизовать выборку...
Оптический способ записи информации
Номер патента: 1043748
Опубликовано: 23.09.1983
Авторы: Коваленко, Колежук, Куц
МПК: G11C 11/42
Метки: записи, информации, оптический
...способы записи, основанные на облучении светом магнитной пленки, магнитные параметры которой под влиянием облучения изменяются. Считывание, как правило, производится магнитооптическим способом 11.Недостатком этих способов является длительное время записи.Наиболее близким по технической сущности к изобретению является оптический способ записи, считывания и стирания информации, основанный на том, что на светочувстивительный слой с фотомагнитными свойствами воздействуют линейно поляризованным светом со специально ориентированным относительно кристаллографических осей вектором поляризации. В режиме Запись он параллелен одной иэ осей легкого намагничивания. В этом случаевектор намагниченности под влиянием света также устанавливается...
Способ стирания и восстановления информации в фотомагнитном носителе
Номер патента: 1043749
Опубликовано: 23.09.1983
Авторы: Жуковский, Коваленко, Куц
МПК: G11C 11/42
Метки: восстановления, информации, носителе, стирания, фотомагнитном
...к изобретению является способ, основанный на воздействии насветочувстивительный слой с фотомаг. нитнымисвойствами линейно поляризованным светом, В режиме записи векторполяризации параллелен одной из 15осей легкого намагничивания, В этомслучае намагниченность под влияниемсвета устанавливается в этом направлении. Если намагниченностьостальныхобластей светочувствительного слояпараллельна другой оси легкого намаг.ничивания, то такая запись легко визуализируется. Визуализация (магнитооптическое считывание инФормации)производится тем же лучом света,но с вектором поляризации, параллельным одной из оеей трудного намагничивания. При этом свет не вызываетизменений намагниченности. Стираниеинформации производится также оптическим путем при...
Ассоциативное запоминающее устройство
Номер патента: 1043750
Опубликовано: 23.09.1983
Авторы: Дробязко, Зеебауэр, Корнейчук, Марковский, Павловский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...регистр 3маски, второй регистр 4 опроса,первый 5, второй 6 и третий 7 регистры числа, регистр 8 адреса, первый шифратор 9, триггер 10, первыйэлемент И 11, выход которого яв 45 ляется, первым выходом 12 устройст-,ва второй 13 и третий 14 элементы И, одни из входов которых объединены и являются первым управляющим входом 15 устройства, постоян 50 ный накопитель 16, второй шифратор 17, четвертый 18 и пятый 19элементы И, одни из входов которыхобъединены и являются вторым управляющим входом 20 устройства,55 первый элемент 21 задержки, выходкоторого является вторым выходом 22устройства, первый 23 и второй 24элементы ИЛИ. Регистр 2 имеет вход,являющийся третьим управляющимвхоДом 25 устройства, Устройствотакже содержит второй 26 и третий27...
Ассоциативное запоминающее устройство
Номер патента: 1043751
Опубликовано: 23.09.1983
Автор: Омаров
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...этому регистру компаратора, вторые. входы одноименных, разрядов всех компараторон связаны между собой и присоединены к выходам опросного регистра, а выход каждого компаратора подключен к входу соответствующего ему детектора 2).Недостатками такого АЗУ являются большие аппаратурные затраты.Цель изобретения - упрощение устройства за счет сокращения аппаратурных затрат.Поставленная цель достигается тем, что в ассоциативное запоминающее устройство, содержащее накопитель, состоящий из регистров сдвига,. соединенных последовательно, регистр опроса и компаратор, одни из входов которого подключены к регистру опроса, а другие - к од-. ним иэ выходов последнего регистра .сдвига, введены две группы элемен" тов И и элементы ИЛИ, выходы которых...
Матричный накопитель для постоянного запоминающего устройства
Номер патента: 1043752
Опубликовано: 23.09.1983
Авторы: Воскобойник, Оганов
МПК: G11C 17/06
Метки: запоминающего, матричный, накопитель, постоянного, устройства
...накопитель ПЗУ, содержащий адресные и ра:рядные 5 шины и элементы памяти. Каждый элемент памяти содержит два навстречу включенных диода и соединен с соответствующей адресной и разрядной шинами 13. 10 ет третьему состоянию элемента памяти и т.д.После разрущения последней 1-йперемычки все 1 диодов, содержащиеся в элементе памяти, оказываютсяотключенными от разрядной шины,что соответствует 1+1 состояниюэлемента памяти. Информационнаяемкость такого элемента памяти равна - - бит.,2На чертеже представлена принципиальная электричческая схема матричного накопителя ПЗУ с информационной емкостью 512 бит.Устройство представляет собойсистему из шестнадцати разрядных шин1-16 и шестнадцати адресных шин17-32, расположенных на сапфировойподложке. В...