G11C — Запоминающие устройства статического типа
Ассоциативное запоминающее устройство
Номер патента: 1837362
Опубликовано: 30.08.1993
Авторы: Борисов, Исаев, Калишев, Константиновский, Королев
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...режиме параллельного ассоциативного поиска по строкам активизированной регистрами стробирования 17 и 18 подматрицы накопителя в регистре 61 опроса первого 15 блока регистров опроса и маскирования по сигналу 40 фиксируется аргумент поиска, подаваемый с первой 25 шины данных устройства, Затем в регистр 62 маскирования этого блока с первой 25 шины данных устройства записывается маска по сигналу 41. И при подаче сигнала 39 на входы 6 и 7 элементов памяти поступает одна из следующих комбинаций сигналов:"01" - сравнение с единицей, "10" - сравнение с нулем, "00" - маскирование поиска, Результат ассоциативного поиска по активизированной подматрице фиксируется в первом 19 регистре фиксации реакций по заднему фронту сигнала 39. При...
Запоминающее устройство с автономным контролем
Номер патента: 1837363
Опубликовано: 30.08.1993
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...установить, что слово было инверировано в режиме записи (код адреса этого лова постоянно находится на выходах второй группы переключателя 7), Затем вырабатывается сигнал Тотовность".Согласующие кодовые слова записаны в постоянный накопитель 10 в виде проверочной матрицы, соответствующей линейному коду (Хэмминга, например). Все строки матрицы являются кодовыми словами линейного кода, а номера всех кодовых слов различны,Если на выходе блока 27 вырабатывается сигнал "Ошибка", он поступает на вход 26 блока управления; блок 22 формирует сигнал по выходу 33, разрешающий запись информации из блока 27, в регистр 29, сигнал по выходу 34, разрешающий чтение кодового слова из накопителя 10 по адресу, вырабатываемому счетчиком 17 при поступлении...
Оперативное запоминающее устройство с коррекцией ошибок
Номер патента: 1837364
Опубликовано: 30.08.1993
МПК: G11C 29/00
Метки: запоминающее, коррекцией, оперативное, ошибок
...искаженныйразряд полуслова А. Если имеется только20 один отказавший разряд, то на выходе элемента неравнозначности 15 код "1". Этоткод поступает на вход 38 блока управления22, На выходе элемента ИЛИ 59 код "1",поэтому на выходе 36 в этом случае форми 25 руется единичный управляющий сигнал, покоторому через второй коммутатор 21 наинформационный выход 3 устройства выдается исправленная информация.Одновременно производится запись30 прямого кода полуслова А через коммутатор5 в первый накопитель 8 по сигналу 30 блокауправления 22. Аналогично производитсяисправление ошибки в полуслове В или вдвух полусловах А и В одновременно. Еди 35 ничный сигнал с выхода элемента И 53 подается на элемент И 46 и формирует код "1"на выходе 34 блока...
Магнитопровод для накопителя информации на цилиндрических магнитных доменах
Номер патента: 2001448
Опубликовано: 15.10.1993
МПК: G11C 11/14
Метки: доменах, информации, магнитных, магнитопровод, накопителя, цилиндрических
...функцийэкрана этот же участок определяет помехозащищенность НИ от внешнего магнитногополя, направленного согласно или встречнос полем смещения. Следует заметить, чтодаже идеально выполненный М хуже всегоэкранирует НИ именно от этого наиболееопасного поля. Таким образом, сварной шовв этой конструкции приводит к нестабильности свойств М при серийном производстве,а также к забраковке после сварки годныхНИ, Описанная конструкция в настоящеевремя не применяется.Целью изобретения является повышение зкранирующей способности М от внешних магнитных полей.Поставленная цель достигается тем, чтоМ для НИ на ЦМД содержит замкнутый короб с пазами, выполненный из двух деталейодинаковой формы иэ листового пермаллоя,причем детали короба состыкованы по...
Формирователь управляющего магнитного поля для накопителя информации на цилиндрических магнитных доменах
Номер патента: 2001449
Опубликовано: 15.10.1993
Автор: Цаплин
МПК: G11C 11/14, G11C 5/04
Метки: доменах, информации, магнитного, магнитных, накопителя, поля, управляющего, формирователь, цилиндрических
...совпадает с осью симметрии кристаллодержателя, расположены между слоями витков второй катушки,Сопоставительный анализ с прототипом позволяет сделать вывод, что заявляемый ИУП НИ нэ ЦМД отличается тем, что 5 10 15 20 25 30 35 40 витки катушки, ось симметрии которой совпадает с осью симметрии кристаллодержателя, расположены между слоями витков второй катушки,ИУП работает следующим образом.При протекании по катушкам индуктивности токов, близких по форме к синусоидальной, сдвинутых на 90, в объеме, охваченном катушками, возбуждается плоское однородное вращающееся поле, обеспечивающее продвижение ЦМД. Благодаря размещению витков одной иэ катушек между слоями витков другой удается получить равные значения индуктивностей при намотке...
Носитель информации
Номер патента: 2001450
Опубликовано: 15.10.1993
Автор: Зубряев
МПК: G11C 13/04
Метки: информации, носитель
...прямолинейных участков могутФормула изобретения 1. носитель инэогмлции, содержащий первый светопроводящий слой и контактирующий с ним светоотрэжающий слой с расположенными последовательно метками в виде сквозных отверстий, образующих информационную дорожку из прямолинейных участков, отличающийся тем, что, с целью расширения эксплуатационных возможностей при уменьшении габаритов носителя, в него введен ы второй светопроводящий слой, контактирующий с другой стороной светоогрэжающего слоя, выполненного с полупрозрачными зеркальными экранами нэ его обеин с 1 оронэх, и два светоотрэжэющих слоя, рэсполокенных соответственно нэ внешнин поверхностях первого и второго светопроводящих слоев, э сквозные отверстия меток информационного слоя...
Ассоциативное запоминающее устройство
Номер патента: 2001451
Опубликовано: 15.10.1993
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...накопителя,Информационные выходы блока 17 присоединены к соответствующим информационным входам второго 18 шифратора, выходы которого служат второй группой 37 адресных выходов устройства,На устройство подаются следующие управляющие сигналы;38 - сигнал записи в накопителе 1;39 - сигнал опроса и чтения из накопителя 1;40 - сигнал записи в регистр опроса блока 13;41 - сигнал записи в регистр маскирования блока 13;42 - сигнал сброса в "0" регистров опроса и маскирования блока 13;43 - сигнал выборки дешифратора 12 адреса;44 - сигнал стробирования отработанной и выборки следующей активной линии первым 16 анализатором многократного совпадения, а также выдачи первым 18 5 10 15 20 25 30 35 40 45 50 55 шифраторов на первую 34 группу адресных...
Устройство для контроля блоков памяти
Номер патента: 2001452
Опубликовано: 15.10.1993
Авторы: Жуков, Светличная
МПК: G11C 29/00
...поступают соответст 5 10 15 20 25 30 35 40 45 50 55 венно на инФормационные входы 34 и вход разрешения записи 35 блока 9Сдвиговые входы регистра 37 управляющего слова блока 1 управления (фиг 2), счетчика 38 кадров, счетчика 39 малого цикла и счетчика 40 регенерации объединены и подключены к информационному входу 10 блока 1 управления, Первый вход из группы вторых 11-2 управляющих входов блока 1 управления подключен к первым синхровходам регистра 37 управляющего слова, счетчика 38 кадров, счетчика 39 малого цикла и счетчика 40 регенерации, а вторые входы из группы вторых управляющих входов 11-2 блока управления соединены со входами разрешения сдвига соответственно регистра 37 управляющего слова, счетчика 38 кадров, счетчика 39 малого...
Устройство для коррекции двойных и обнаружения тройных ошибок
Номер патента: 2001453
Опубликовано: 15.10.1993
Авторы: Иванов, Тришков, Шишкин
МПК: G11C 29/00
Метки: двойных, коррекции, обнаружения, ошибок, тройных
...средства, минимизирующие влияние постоянной памяти на ранг(кратность) ошибки или осуществляющие автоматическое прерывание функционирования;благодаря исключению постоянной памяти из устройства и введению упреждающего формирователя флагов ошибок, дешифратора синдромов двойной ошибки и селектора коррекции существенно упрощается алгоритм его функционирования: декодирование синдрома двойной ошибки и ее исправление осуществляется автоматически и одномоментно. без "расщепления" его на две составляющие - синдромы одиночных ошибок и поочередности их коррекции, и беэ дополнительных обращений к ОЗУ;улучшается функциональная органиэация устройства и повышается его быстродействие благодаря введению упрежда ощего формирователя флагов ошибок, так как...
Устройство для контроля блоков памяти
Номер патента: 2002318
Опубликовано: 30.10.1993
Авторы: Жуков, Светличная
МПК: G11C 29/00
...входов блока формирования тестов, четвертая группа выходов блока памяти алгоритмов дополнительно соединена с четвертой группой информационных входов блока формирования тестов, третья группа выходов блока формирования адреса соединена с пятой группой информационных входов блока формирования тестов, а его четвертый выход соединен с вторым управляющим входам блока памяти алгоритмов 35 40 45 50 тестирования, вторая группа выходов блока формирования тестов соединена с первыми входами блока эталонной памяти, выходы которого через формирователь эталонного числа соединены с инФормационными вхаформирования тестов, блока управления, и дами регистра эталонного числа, выходы коблока памяти образуют четвертую группу информационных выходов...
Узел оптико-механического запоминающего устройства
Номер патента: 1839270
Опубликовано: 30.12.1993
Авторы: Ананченко, Антонов, Возовик, Гапченко, Горшков, Гринько, Демьянов, Зелинский, Ковтун, Косцевич, Крючин, Петров, Скуридин, Токарь, Шанойло
МПК: G11B 7/00, G11C 13/04
Метки: запоминающего, оптико-механического, узел, устройства
...носителя относительно неподвижного контейнера 5, длина внутренней полости которого превышает удвоенную длину в осевом направлении) регистрирующего покрытия 7. Пнбвмапривод позиционирования содержит реверсивный пневмонасос 38, магистраль 39, в качестве поршня - носитель ийформации, а в качестве цилиндра - контейнер 5,Приведенный на фиг, 6 пример реализации предложенного узла оптико-мех ического запоминающего устройства содержит цилиндрический носитель информации, заключенный в контейнер 5, Цилиндрический носитель информации состоит из цилиндра 40, который может быть выполнен и из непрозрачного материала, на внешнюю повеохность которого нанесены регистрирующее 7 и защитное 30 покрытия. В цилиндре 40 размещена (например,...
Устройство для временного хранения частот свч-радиоимпульса
Номер патента: 1489465
Опубликовано: 30.01.1994
Авторы: Гриценко, Захарченко, Синицын
МПК: G11C 27/00
Метки: временного, свч-радиоимпульса, хранения, частот
УСТРОЙСТВО ДЛЯ ВРЕМЕННОГО ХРАНЕНИЯ ЧАСТОТ СВЧ-РАДИОИМПУЛЬСА, содержащее лампу бегущей волны, состоящую из электронно-оптического узла, коллектора и замедляющего узла длиной L, первый и второй направленные ответвители, линию задержки и полосовой пропускающий фильтр, причем выход лампы бегущей волны соединен с входом первого направленного ответвителя, первый выход которого является выходом устройства, а второй выход через последовательно соединенные линию задержки и полосовой пропускающий фильтр соединен с первым входом второго направленного ответвителя, выход которого соединен с входом лампы бегущей волны, а второй вход является входом устройства, отличающееся тем, что, с целью расширения области применения за счет возможности временного...
Способ восстановления информации в ячейке памяти
Номер патента: 1501801
Опубликовано: 15.02.1994
Авторы: Мальцев, Милошевский, Нагин, Тюлькин, Шукатко
МПК: G11C 11/40
Метки: восстановления, информации, памяти, ячейке
СПОСОБ ВОССТАНОВЛЕНИЯ ИНФОРМАЦИИ В ЯЧЕЙКЕ ПАМЯТИ, заключающийся в подаче напряжения на входы коммутации, программировании и стирании информации с последующим уменьшением напряжения на входе программирования, отличающийся тем, что, с целью увеличения срока службы ячейки памяти, перед подачей напряжения на вход программирования ячейки памяти, величину напряжения питания уменьшают до значения, меньшего номинального напряжения питания, но большего минимального напряжения хранения информации в ячейке памяти, а после снятия напряжения со входа программирования ячейки памяти напряжение питания восстанавливают до номинального значения.
Составной мдп-транзистор
Номер патента: 1501803
Опубликовано: 15.02.1994
Авторы: Мальцев, Милошевский, Нагин, Тюлькин
МПК: G11C 11/40
Метки: мдп-транзистор, составной
СОСТАВНОЙ МДП-ТРАНЗИСТОР, содержащий последовательно включенные однотипные МДП-транзисторы с обедненным каналом, причем исток и затвор первого однотипного МДП-транзистора является соответственно истоком и затвором составного МДП-транзистора, исток каждого последующего однотипного МДП-транзистора соединен со стоком предыдущего однотипного МДП-транзистора, сток последнего однотипного МДП-транзистора является стоком составного МДП-транзистора, отличающийся тем, что, с целью расширения области применения составного МДП-транзистора, затвор каждого последующего однотипного МДП-транзистора соединен с истоком предыдущего однотипного МДП-транзистора.
Ячейка памяти
Номер патента: 1308063
Опубликовано: 15.03.1994
Авторы: Мальцев, Милошевский, Нагин, Траилин, Тюлькин, Чернышев
МПК: G11C 11/40
1. ЯЧЕЙКА ПАМЯТИ по авт. св. N 1115106, отличающаяся тем, что, с целью повышения быстродействия восстановления информации в ячейке памяти, в нее введены два коммутирующих транзистора, затворы которых являются коммутирующим входом ячейки, а истоки запоминающих МНОП-транзисторов подключены к стокам соответствующих коммутирующих транзисторов, истоки которых подключены к выходам триггера.2. Ячейка памяти по п. 1, отличающаяся тем, что стоки запоминающих МНОП-транзисторов подключены к истокам соответствующих коммутирующих транзисторов, стоки которых подключены к выходам триггера.
Ячейка памяти
Номер патента: 1318096
Опубликовано: 15.03.1994
Авторы: Мальцев, Милошевский, Нагин, Тюлькин
МПК: G11C 11/40
ЯЧЕЙКА ПАМЯТИ, содержащая триггер, первый и второй элементы выборки, каждый из которых выполнен на транзисторе выборки, истоки транзисторов выборки соединены соответственно с первым и вторым информационными входами-выходами триггера, стоки являются соответственно первым и вторым числовыми входами-выходами ячейки памяти, а затворы - адресным входом ячейки памяти, энергонезависимый элемент памяти, состоящий из первого и второго запоминающих МНОП-транзисторов, первого и второго ключевых транзисторов, затворы которых являются входом стирания ячейки памяти, а стоки соединены с истоками запоминающих МНОП-транзисторов, затворы которых являются входом записи ячейки памяти, отличающаяся тем, что, с целью повышения надежности восстановления...
Матричный накопитель на мдп-транзисторах с изменяемым пороговым включением
Номер патента: 1378681
Опубликовано: 30.03.1994
Авторы: Мальцев, Милошевский, Нагин, Тюлькин, Чернышев
МПК: G11C 11/40
Метки: включением, изменяемым, матричный, мдп-транзисторах, накопитель, пороговым
1. МАТРИЧНЫЙ НАКОПИТЕЛЬ НА МДП-ТРАНЗИСТОРАХ С ИЗМЕНЯЕМЫМ ПОРОГОВЫМ ВКЛЮЧЕНИЕМ , содеpжащий ячейки памяти, каждая из котоpых состоит из гpуппы запоминающих тpанзистоpов, пpичем в каждой стpоке затвоpы гpупп тpанзистоpов подключены к соответствующей числовой шине, а истоки и стоки гpупп тpанзистоpов в каждом столбце соответственно объединены, отличающийся тем, что, с целью повышения быстpодействия матpичного накопителя, он содеpжит дополнительные числовые pазpядные и упpавляющие шины, а в каждую ячейку памяти введены упpавляющие МДП-тpанзистоpы, исток пеpвого упpавляющего МДП-тpанзистоpа подключен к истокам запоминающих тpанзистоpов данной ячейки памяти, к стокам котоpых подключен сток втоpого упpавляющего МДП-тpанзистоpа, пpичем в каждой...
Аналоговый элемент памяти
Номер патента: 1149792
Опубликовано: 30.03.1994
Авторы: Золотарев, Фетисов, Фукс, Хафизов
МПК: G11C 27/02
Метки: аналоговый, памяти, элемент
АНАЛОГОВЫЙ ЭЛЕМЕНТ ПАМЯТИ , содеpжащий подложку из полупpоводника одного типа пpоводимости, компенсиpованного пpимесью с глубоким энеpгетическим уpовнем, слой полупpоводника дpугого типа пpоводимости, слой диэлектpика и электpод из пpоводящего матеpиала, последовательно pасположенные на повеpхности подложки, отличающийся тем, что, с целью повышения инфоpмации емкости за счет возможности хpанения двух заpядовых сигналов, толщина подложки меньше пpедельной пpолетной длины основных носителей заpяда в ней.
Запоминающее устройство с автономным контролем
Номер патента: 1417678
Опубликовано: 30.03.1994
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С АВТОНОМНЫМ КОНТРОЛЕМ , содеpжащее накопитель, блок контpоля адpеса по четности, блок контpоля данных по четности, пеpвый и втоpой элементы НЕРАВНОЗНАЧНОСТЬ и с пеpвого по тpетий блоки согласования сигналов, пpичем адpесные входы накопителя соединены с выходами пеpвого блока согласования сигналов, входы котоpого и входы блока контpоля адpеса по четности объединены и являются адpесными входами устpойства, инфоpмационные входы накопителя подключены к выходам втоpого блока согласования сигналов, входы котоpого и входы блока контpоля данных по четности объединены и являются инфоpмационной шиной устpойства, выходы блока контpоля адpеса по четности и блока контpоля данных по четности соединены с входами пеpвого элемента...
Элемент памяти
Номер патента: 1253350
Опубликовано: 15.04.1994
Авторы: Мальцев, Милошевский, Нагин, Тюлькин
МПК: G11C 11/40
ЭЛЕМЕНТ ПАМЯТИ, содержащий первый запоминающий транзистор, первый и второй управляющие транзисторы, истоки которых подключены к шине нулевого потенциала, затворы являются соответственно информационным и управляющим входами элемента памяти, первый ограничительный элемент, отличающийся тем, что, с целью увеличения времени хранения информации, в него введены второй ограничительный элемент и второй запоминающий транзистор, у которого затвор и сток объединены и подключены к затвору первого запоминающего транзистора и через второй ограничительный элемент - к второму управляющему входу, стоки первого и второго управляющих транзисторов подключены к истоку второго запоминающего транзистора, исток первого запоминающего транзистора подключен к шине...
Аналоговое запоминающее устройство
Номер патента: 1519436
Опубликовано: 15.04.1994
МПК: G11C 27/00
Метки: аналоговое, запоминающее
АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее диодный мостовой ключ, информационный вход которого является информационным входом устройства, накопительный элемент на конденсаторе, одна из обкладок которого является выходом устройства и соединена с выходом диодного мостового ключа, другая обкладка конденсатора подключена к шине нулевого потенциала устройства, генераторы тока, пороговый элемент и ключ, выполненные на первом и втором диодах дифференциальный каскад на первом и втором транзисторах, повторитель напряжения на третьем транзисторе, отличающееся тем, что, с целью повышения точности и быстродействия устройства, в нем входы первого и второго генераторов тока объединены, являются первым входом питания устройства и соединены со стоком...
Запоминающее устройство и способ управления им
Номер патента: 1110315
Опубликовано: 15.04.1994
Авторы: Власенко, Мальцев, Минаев, Нагин, Тюлькин, Чернышев
МПК: G11C 11/34
Метки: запоминающее
1. Запоминающее устройство, содержащее размещенные на полупроводниковой подложке схему управления и накопитель на элементах памяти с изолированным полевым электродом и двухслойным подзатворным диэлектриком, отличающееся тем, что, с целью его упрощения и обеспечения избирательного стирания, подложка выполнена однородной, а проводимости слоев подзатворного диэлектрика удовлетворяют соотношениям10 1 2 при E = 0 и
Устройство защиты памяти, не сохраняющей информацию при отключении питания
Номер патента: 1403860
Опубликовано: 30.04.1994
МПК: G06F 12/16, G11C 29/00
Метки: защиты, информацию, отключении, памяти, питания, сохраняющей
УСТРОЙСТВО ЗАЩИТЫ ПАМЯТИ, НЕ СОХРАНЯЮЩЕЙ ИНФОРМАЦИЮ ПРИ ОТКЛЮЧЕНИИ ПИТАНИЯ, содержащее два диода, резервный источник питания, причем анод первого диода подключен к входу питания устройства, катод первого диода соединен с катодом второго диода и с выходом питания устройства, катод резервного источника питания подключен к выводу общей шины устройства, отличающееся тем, что, с целью уменьшения энергопотребления от резервного источника питания за счет подключения его к запоминающему устройству только на время хранения зарегистрированной информации, в него введены триггер и ключ, причем управляющий вход ключа подключен к выходу триггера, вход установки которого подключен к входу питания устройства, вход сброса триггера является входом сброса...
Ячейка памяти
Номер патента: 611581
Опубликовано: 15.07.1994
Автор: Ракитин
МПК: G11C 11/34
ЯЧЕЙКА ПАМЯТИ, содержащая полупроводниковую подложку первого типа проводимости с расположенными в ней двумя изолированными диффузионными областями второго типа проводимости, в одной из которых расположена область первого типа проводимости, подключенная к основной числовой шине, слой диэлектрика и электрод, отличающаяся тем, что, с целью уменьшения площади, занимаемой ячейкой на кристалле, она содержит дополнительную числовую шину, к которой подключен электрод, нанесенный на слой диэлектрика, расположенный на поверхности полупроводниковой подложки между изолированными диффузионными областями второго типа проводимости.
Запоминающее устройство
Номер патента: 1254932
Опубликовано: 30.07.1994
Авторы: Костюков, Лысенко, Перфилов, Скрылев, Хатунцев
МПК: G11C 21/00
Метки: запоминающее
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее полупроводниковую подложку с размещенным на ней изолирующим слоем, на котором расположены основные информационные и основные управляющие электроды, первая и вторая проводящие шины и контактные площадки, первая из которых соединена с основными управляющими электродами, вторая контактная площадка соединена с второй основной проводящей шиной, которая соединена с первым основным информационным электродом, третья основная проводящая шина соединена с первым и вторым основными информационными электродами, первый основной управляющий электрод расположен между третьим и вторым основными информационными электродами, второй основной управляющий электрод расположен между четвертым и первым основными информационными...
Постоянное запоминающее устройство и способ записи информации
Номер патента: 1655240
Опубликовано: 30.10.1994
Авторы: Емельянов, Полторацкий, Самсонов
МПК: G11C 11/40
Метки: записи, запоминающее, информации, постоянное
1. Постоянное запоминающее устройство, содержащее кристаллическую подложку, накопитель, состоящий из ячеек памяти первой и второй групп, формирователь, информационные входы - выходы которого являются информационными входами - выходами постоянного запоминающего устройства, адресный блок, адресные входы которого являются адресными входами постоянного запоминающего устройства, туннельный зонд, информационный вход которого соединен с информационным выходом - входом формирователя, отличающееся тем, что, с целью повышения его информационной емкости, ячейки памяти первой и второй групп состоят из упорядоченных структур поверхности материала кристаллической подложки, причем упорядоченные структуры ячеек памяти второй группы расположены на 0,1-10...
Устройство управления оперативной памятью с сохранением данных при отключении питания
Номер патента: 1385875
Опубликовано: 30.10.1994
Авторы: Попов, Татарникова
МПК: G11C 29/00
Метки: данных, оперативной, отключении, памятью, питания, сохранением
УСТРОЙСТВО УПРАВЛЕНИЯ ОПЕРАТИВНОЙ ПАМЯТЬЮ С СОХРАНЕНИЕМ ДАННЫХ ПРИ ОТКЛЮЧЕНИИ ПИТАНИЯ, содержащее первый и второй ограничительные элементы на диодах, аноды которых являются входами соответственно основного и резервного питания устройства, нагрузочный элемент на резисторе, первый вход которого подключен к катодам диодов первого и второго разделительных элементов, к входу переключателя и к первому входу порогового элемента, второй вход которого подключен к аноду диода первого разделительного элемента, выход порогового элемента подключен к первому входу первого элемента ИЛИ - НЕ, второй вход которого подключен к выходу второго элемента ИЛИ - НЕ, первый вход которого является входом запроса памяти устройства, выход первого элемента ИЛИ - НЕ...
Устройство для задержки информации
Номер патента: 1308065
Опубликовано: 15.11.1994
Авторы: Майоров, Плешков, Попов
МПК: G11C 21/00, G11C 27/00
Метки: задержки, информации
УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ИНФОРМАЦИИ, содержащее последовательно соединенные элементы памяти, генератор тактовых импульсов, первый выход которого соединен с управляющими входами четных элементов памяти, второй выход генератора тактовых импульсов соединен с управляющими входами нечетных элементов памяти, отличающееся тем, что, с целью повышения точности устройства и расширения его динамического диапазона, в него введены усилители, формирователь напряжения и выпрямитель, вход которого соединен с выходом первого усилителя и с информационным входом первого элемента памяти, информационный вход первого усилителя является входом устройства, выход выпрямителя соединен с управляющим входом второго усилителя и с входом формирователя напряжения, выход...
Дискретно-аналоговая линия задержки
Номер патента: 1378687
Опубликовано: 15.11.1994
Авторы: Майоров, Плешков, Попов
МПК: G11C 27/02
Метки: дискретно-аналоговая, задержки, линия
ДИСКРЕТНО-АНАЛОГОВАЯ ЛИНИЯ ЗАДЕРЖКИ, содержащая соединенные последовательно элементы аналоговой памяти, управляющие входы четных элементов аналоговой памяти подключены к прямому выходу генератора тактовых импульсов, к инверсному выходу которого подключены управляющие входы нечетных элементов аналоговой памяти, отличающаяся тем, что, с целью повышения точности линии задержки, в нее введены дифференциальный усилитель, интегратор и сумматор, первый вход которого является входом устройства, второй вход соединен с выходом интегратора и инвертирующим входом дифференциального усилителя, неинвертирующий вход которого соединен с входом интегратора и выходом последнего элемента аналоговой памяти, вход первого элемента аналоговой памяти соединен с...
Устройство для задержки информации
Номер патента: 1299365
Опубликовано: 15.11.1994
Авторы: Майоров, Плешков, Попов
МПК: G11C 21/00, G11C 27/00
Метки: задержки, информации
УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ИНФОРМАЦИИ, содержащее последовательно соединенные элементы памяти, генератор тактовых импульсов, выходы которого соединены с управляющими входами элементов памяти, отличающееся тем, что, с целью повышения точности, в него введены интегратор и сумматоры, первый вход первого из которых является входом устройства, выход первого сумматора соединен с информационным входом первого элемента памяти и с входом интегратора, выход которого соединен с вторым входом первого сумматора и с первым входом второго сумматора, выход последнего элемента памяти соединен с вторым входом второго сумматора, выход которого является выходом устройства.