G11C — Запоминающие устройства статического типа
Запоминающее устройство
Номер патента: 1462418
Опубликовано: 28.02.1989
МПК: G11C 11/00
Метки: запоминающее
...11, а в остальных случаях - сигнал "0". При выполнении формирователя 10 в виде ПЗУ по тем адресам, в кодах которых преобладают "1", записаны "1" в раз14 б 241 ряд данных, по остальным адресам эа"писан "0" (см. пример в таблице,граФы 1, 2),Входы 8данных Выходформирователя10 и дополнительный вход"выход модуля 1памяти Выходы Выходгруппы 9и информационные вхогруппы 3 и устройст-,.ва 4 ды-выхо" ды модулей 1 памяти ОООООООО 00001111 11001111 1111111 00000000 00000000 00001111 0000111 0010000 1100111 00000000 1111-О 0иНа выходах, элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 9 второй группы слово данных(графа 3 таблицы) будет представлено 25 в прямом или обратном коде в зависимости от сигнала "0" или "1" (гра" Фа 2 таблицы) на выходе Формирователя 10, при...
Накопитель для запоминающего устройства
Номер патента: 1462419
Опубликовано: 28.02.1989
Авторы: Андрианов, Жаркова, Полетаев
МПК: G11C 11/14
Метки: запоминающего, накопитель, устройства
...и может бытьиспользовано при разработке запоминающих устройств (ЗУ) на цилиндрических магнитных пленках (ЦМП).Целью изобретения является увеличение отношения сигналпомеха,На фиг. 1 изображена гибкая непроводящая лента с топологическимрисунком числовых обмоток до сгибания; на фиг. 2 - накопитель в аксонометрии.Накопитель для ЗУ содержит числовые обмотки, прямые. 1 и обратные 2провода которых расположены на поверхности гибкой непроводящей ленты3 в плоскости, перпендикулярной осямЦП 1 4, и выполнены П-образной формы. ЦЪП 1 4 нанесены на разрядные провода 5, используемые как при записитак и при считывании, Запоминающимэлементом в накопителе являютсяучастки ЦМП 4, расположенные подпрямыми и обратными проводами числовой обмотки,Накопитель...
Ассоциативное оперативное запоминающее устройство
Номер патента: 1462420
Опубликовано: 28.02.1989
Авторы: Галилейский, Зеебауэр, Корнейчук, Марковский, Осадчий
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, оперативное
...содержимых регистра 24 маски и индексного регистра 11 с заполнением освобождающихся разрядов соответственно 10 нулем и единицей. В результате индекс(где 1=1, ш), устанавливаетсяв единичное состояние; Если в техячейках накопителя 21, в которых метка большего установлена в единичное 15 состояние, 1-й разряд кода порядкового номера содержит ноль, то -йразряд данной ячейки устанавливаетсяв единичное состояние, а метка большего - в нулевое состояние, в рзуль О тате чего данная ячейка исключаетсяиз дальнейшего просмотра. Если кодпорядкового номера в 1.-м разряде содержит единицу, то в данный разрядзаписывается нуль и данная ячейка 25 участвует в дальнейшем просмотре,При этом в дополнительные регистры22 г признака и 23 маски записываютсякоды...
Буферное запоминающее устройство
Номер патента: 1462421
Опубликовано: 28.02.1989
Автор: Глухов
МПК: G11C 19/00
Метки: буферное, запоминающее
...предпоследней Итриггер,затем 11-2 затем Юи т.д. При поступлении М-го импульса записи невозвратится в нулевое состояние первый триггер, При этом в Ирегистребудет хранитьсячисло, находившеесяна входах 9 устройства при поступлении второго импульса на вход 6, вМрегистре будет храниться число,находившееся на входах 9 устройствапри поступлении третьегс импульса навход 6 и т.д. В первом регистре будет храниться число, находившеесяна входах 9 устройства при поступлении И-го импульса на вход 6,При поступлении импульса стираниязаписи на вход 7 с выхода элемента И12 на первый вход сброса триггера 3последней схемы управления поступаетсигнал "1", который устанавливаетэтот триггер в нулевое состояние. Теперь, если предыдущий триггер нахо-дится в...
Асинхронный последовательный регистр
Номер патента: 1462422
Опубликовано: 28.02.1989
Авторы: Варшавский, Кондратьев, Кравченко, Цирлин
МПК: G11C 19/00
Метки: асинхронный, последовательный, регистр
...окончания фазы записи инфор мации из источника. После этого источник вновь устанавливает на информационных входах 27, 26 регистра значение 11, что вызывает перепись информации из триггера на элементах 13- 15 в триггер на элементах 10-12 и в элементы И-НЕ 17. Одновременно с этим информация из входной ячейки памяти регистра переписывается в первую ячейку памяти и далее, после чего во 25 входной ячейке памяти сначала информация стирается (состояние 000), а потом после переписи в элементы И-НЕ 17 информации из триггера на элементах 13-15, т.е. установления на их выходах значений 011 или 1 О, ячейка переходит в состояние, соответствующее хранению информации, записайной в триггере, т.е, 100 или 001, ЗаписьО, информации во входную...
Буферное запоминающее устройство
Номер патента: 1462423
Опубликовано: 28.02.1989
Автор: Друз
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...19 управляющиеимпульсы, которые поступают на тактовые входы триггера 6, При подаче импульса "Шаг" на вход триггер 3 выдает единичный сигнал на 0"вход триггера б, который устанавливается в единичное состояние очередным управляющим импульсом синхронного внешнего устройства. Сигнал с выхода триггера 5 через элемент ИЛИ 7 включает формирователь 1 О и повторяетсяуказанный процесс обращения к накопителю. Затем импульс с выхода Формирователя 10 через элемент 12 задержки увеличивает содержимое счетчика 11 на единицу и через элемент ИЛИ 9 обнуляет триггеры б, 4, 3.Устройство возвращается в исходное положение. После подачи следующего импульса "Шаг" аналогично происходит обращение.к накопителю синхронно с управляющим сигналом внешнего...
Устройство для задержки цифровой информации с контролем
Номер патента: 1462424
Опубликовано: 28.02.1989
Авторы: Дрозд, Карпенко, Лацин, Минченко, Полин
МПК: G11C 29/00, H03K 5/06
Метки: задержки, информации, контролем, цифровой
..."1" вызовет переключение коммутатора 3. В результате старшие разряды слова будут записаны в ячейку второго накопителя 7, а младшие - в ячейку первого накопителя 6, где в предыдущем полутакте чтения по этому же адресу была обнаружена неисправность.Таким образом, каждой ячейке накопителя 6 поставлена в соответствие ячейка одноразрядного накопителя 8 с таким же адресом, в которой хранится информация о работоспособности соответствующей ячейки накопителя 6. Если в ячейке накопителя 8 хранится ноль, то соответствующая ячейка накопителя.б исправна и в ней будут храниться старшие разряды, Если же в ячейке накопителя 8 хранится единица,то в соответствующей ячейке накопителя б существует неисправность и в нее будут заноситься младшие...
Устройство для управления регенерацией динамической памяти со свободными зонами
Номер патента: 1462425
Опубликовано: 28.02.1989
Авторы: Боженко, Гордиенко, Кондратов, Мешков
МПК: G11C 21/00
Метки: динамической, зонами, памяти, регенерацией, свободными
...границ эон(Фиг, 32,о), которые на входе 12,сопровождаются сигналом управления навходе 4,Нижние границы эон определяютсяпо трем старшим разрядам строчногоадреса регенерации при нулевом состоянии его четырех младших разрядов,Триггер 9 в режиме внешних обращенийустановлен в нулевое состояние (фиг,ЗВ), счетчик 2 адресов регенерациивыдает сигнал переноса (фиг, ЗО)После записи адресов границ зонустройство переводится в режим регенерации сигналов с входа 10 (Фиг, Зф,по которому триггер 9 устанавливается в единичное состояние (Фиг, Зе),Блок синхронизации начинает выдаватьимпульсы регенерации со своего выхода3.6 (фиг. Зж), По сигналу переноса(фиг, 4 у - выдается сигнал подтверждения. Он через элемент И 15 устанавливает счетчик 17 в нулевое...
Оперативное запоминающее устройство с резервированием строк
Номер патента: 1462426
Опубликовано: 28.02.1989
Авторы: Баранов, Березин, Королев, Онищенко, Поплевин, Трошин
МПК: G11C 29/00
Метки: запоминающее, оперативное, резервированием, строк
...подаются адреса неисправных строк, в результате чего дешифратор 3 будет последовательно по 35 давать на входы лементов памяти дополнител ьно го столбцаО саответ ствующих неисправным строкам, сигналы выборки, Элементы памяти дополнительного столбца 10, на которые поступали выборки, переключат "я и установят на вторых входах соответствующих элементов И-НЕ 11 высокий потенциал, После перебора всех адресов неисправных строк на вход триггера 15 подается импульс положительной полярности, которой откроет транзистор 17, в результате чего зарядится емкость конденсатора 18, и бистабильная ячейка 16 переключится в состояние "1", На входе 12 установится высокий уровень напряжения, который в дальнейшем не изменится при любых изменениях...
Усилитель считывания на моп-транзисторах в интегральном исполнении
Номер патента: 1464209
Опубликовано: 07.03.1989
Авторы: Зуб, Прокофьев, Сидоренко, Сирота
МПК: G11C 7/06
Метки: интегральном, исполнении, моп-транзисторах, считывания, усилитель
...7 транзисторов, разница между которыми характеризует чувствительность усилителя счтьвания и составляет малую величину (не более 0,05 В ), обеспечивается вторым делителем 1 напряжения. Высокая чувствительность усилителя считывания выдви.ает высокие требования по помехоустойводных ценней, Поэтому делитель 1 напряжения характеризуется тем, что его верхний 12 и нижний 14 транзисторы работают в режиме насыьцения вольтамперных характеристик, в котором их токи практически не зависят от напряжения между стоком и истоком, а значит помехи, имеющиеся на шине питания и общей шине, не попадают на его выходь 1, Разница напряжений на его выходах задается падением напряжения на транзисторе )3. Фильтруюций элемент 15 обеспечивает фильтрацию затворного...
Усилитель считывания на полевых транзисторах
Номер патента: 1464210
Опубликовано: 07.03.1989
Авторы: Адамов, Братов, Кравченко, Сапельников, Старосельский, Суэтинов
МПК: G11C 7/06
Метки: полевых, считывания, транзисторах, усилитель
...открытого ПТШ,исток которого является вводом, затвор выводом, а сток подкл 1 очен к напряжениюпитания. Инвертор 3 содержит нормальнозакрыть 1 й инвертирующнй ПТШ, затвор которого является входом, исток подключен кобщей И 1 ине, а сток является выходом иподкл 1 очен и обьединенным электродам затвора и истока нагрузочного нормально открыгого ПТ 111, сток которого подключен кнапряжению питания.Величина опорного напряжения Ыол навыходе инвертора 3 автоматически устанавливается такой, чтобы обеспечить протекание тока считывания 1 оч в пеги истока ПТШнагрузочпого элемента 2, наг:ряжение затвористок которого составляет 1,= .), -1 оч,Если транзисторы инвертора 3 (инвертирующий и нагрузочный), работающие в пологой области вольтамперной...
Формирователь адресных сигналов
Номер патента: 1464211
Опубликовано: 07.03.1989
МПК: G11C 8/00
Метки: адресных, сигналов, формирователь
...которых расположены элементы выборки, каждый из которых состоит из адресной обмотки и развязывавшего диода, катод которого соединен с первым выводом адресной обмотки, вторые выводы адресных обмоток элементов выборки нечетных строк матрицы подключены к соответствующим словарным шинам матрицы формирователя, а аноды диодов элементов выборки нечетных строк матрицы подключены к соответствующим первым разрядным шинам матрицы формирователя, две группы ключевых элементов, каждый из которых состоит из транзистора и двух токоограничительных резисторов, первые выводы которых соединены с эмитгером и коллектором транзистора соответственноа вторые выводы годключены к шине нулевого потенциала и к шине питанчя формировате- ля соответственно,...
Запоминающее репрограммируемое устройство
Номер патента: 1464212
Опубликовано: 07.03.1989
Автор: Кононков
МПК: G11C 11/00
Метки: запоминающее, репрограммируемое
...129, СТИР, 130 блока 5 формирователя одиночных импульсов (фиг. 1, 6) соединены с объединенными входами КР,%К, ЯК элементов накопителя 111 - 126а лица Адрес Номер переключателя50 000000 - 017776 020000 - 037776 040000 в 776 060000 - 077776 100000 в 1177 120000 в 1377 140000 в 1577 1 2 3 4 5 7 55 5 О 15 20 25 30 35 40 45 соответственно, выводы БИС 1 46, БИС 2 4, БИСЗ 48, БИС 4 49 блока 3 управления (фиг. 1, 4) соединены с объединенными входами- 12 В элементов 111 -4, 115 - 118, 119 - 122, 123 - 126 накопителя соотьетственно, выводы 25.(00 - 03) Д(00- - 03), 25. (04 - 07) Д(04 - .07), 25. (08 - 1) Д(08 ), 25.(04 - 07), Д(04- - О) соединены с объединенными входамн ДОО - ДОЗ, ДО 4 - ДО 7, ДО 8 - Д 1, Д 12 - Д 15 элементов 111 - .114, 115 -...
Способ изготовления электретов
Номер патента: 1464213
Опубликовано: 07.03.1989
МПК: G11C 13/02
Метки: электретов
...вакуумный ввод 13, зона 14 разряда, источник 15 питания (НЧ или ВЧ генератор),Для проведения процесса формирования полимерной пленки в послесвечении СВЧ-разряда используют плазмохимический реактор, схема которого изображена на фиг. 2. На схеме (фиг. 2) показаны корпус 16 реактора, разрядная кварцевая трубка 17, волновод 18, фасонная подложка-электрод 19, крышка 20 реактора, патрубок 21 для откачки газов, столик 22.На фиг, 3 изображена зависимость поверхностного потенциала электрета от времени релаксации: 23 - зависимость для электрета из фторполимерной пленки, сформированной в ВЧ-разряде, 24 - зависимость для электрета из фторполимерной пленки, сформированной в послесвечении ВЧ-разряда,На верхний сплошной 7 и нижний сеточный 4...
Динамическое ассоциативное запоминающее устройство
Номер патента: 1464214
Опубликовано: 07.03.1989
Авторы: Березовская, Березовский, Филипский
МПК: G11C 15/00
Метки: ассоциативное, динамическое, запоминающее
...регистра 1 подается на первый вход блока 2 (сигнал Х, фиг, 1), на второй вход которого поступает информация в виде байтового словапризнака Р с первого разряда регистра 3 признака (Хг). На другие входы блока 2 подаются управляющий сигнал Уь и строб-импульс с блока 20, по приходу которого осуществляется сравнение разрядов слов Ь и р,Блок 2 вырабатывает сигнал неравнозначности двух слов и Р (при поразрядном сравнении), который записывается в триггер 13 по входу установки в состояние логическая 1 и хранится в течение времени записи слова в регистр 1, после чего на триггер 13 из блока 20 подается импульс3 сброса (У 7), задержанный на время (= - - 4.относительно восьмого синхроимпульса записи байтового слова (сигнал Хз).В триггер 13...
Асинхронный последовательный регистр
Номер патента: 1464215
Опубликовано: 07.03.1989
Авторы: Варшавский, Кондратьев, Романовский, Цирлин
МПК: G11C 19/00
Метки: асинхронный, последовательный, регистр
...соответствуюшей цепочки 2 второй ячейкипамяти через резистор 9 поступает на вход элемента 3 данной цепочки 2 первой ячейки 1 и ня выходе этого элемента появляется значение 1, которое открывает транзистор 5 и закрывает транзистор 7 элемента 4 этой цепочки 2. После этого на выходе элемента 15, т.е, управляюшем выходе 16 регистра, гОявляется значение О, что свидетельствует о завершении стирания информации в первой ячейке 1 памяти регистра,Стирание информации в каждой следую. шей ячейке 1 памяти протекает аналогично рассмотренюму и заверВяется установкой набора значений 11 на выходах элементов 3 обеих ее цепочек 2.После появления на управляюшем выходе 16 регистра значения 0 источник может снова передать в регистр информацию, установив на его...
Регистр сдвига
Номер патента: 1464216
Опубликовано: 07.03.1989
Авторы: Алюшин, Назаров, Петричкович, Филатов
МПК: G11C 19/00
...ступень - триггеры 7 г, - -г, по сигналу записи, который формируется элементом 9 г потактовому импульсу С (пауза между сигналами 7 и 8).По,сигналу О с выхода триггера 5 з исигналу С формируется сигнал записи втретью ступень - триггеры 7,з - мз. Соответствующая информация (четыре первыхразряда) появляется на выходах триггеровпо фронту сигнала (так как триггеры Й однотактные) .О Аналогичным образом по сигналу О свыхода триггера Бх с помощью элемента 9 кформируется сигнал записи, по которому информация появляется на выходах триггеровчетвертой ступени.Параллельно входная информация записывается через каждые четыре такта в однотактные триггеры 7 первой ступени.Когда сигнал О кольцевого регистра появляется на выходах 12, коммутаторы81 - 8...
Запоминающее устройство
Номер патента: 1465911
Опубликовано: 15.03.1989
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/40
Метки: запоминающее
...элемент 31.1блока 1, но и в элемент 31.2 памятиблока 1.Высокий потенциал на адресной шине 3.1 открывает МДП-транзисторы33.1 и 35.1, и низкий потенциал содного из входов-выходов элемента31,1 памяти блока 1 поступает на соответствующую разрядную шину 5. 0 или 5. 1, 10в результате чего на выходе элемента17, т.е. на выходе 29, появляетсявысокий потенциал, что является приз-наком окончания переходных процессов в этой фазе чтения. 15После этого на входе 25 восстанавливается низкий потенциал, в результате чего на выходах триггера 12 такхе появляются низкие потенциалы, которые, поступив,на входы 3 и 9 управления блока 7 приводят к появлениютаких же потенциалов на выходах всехэлементов 43, т.е, на адресных шинах3 чтения, из-за чего закрываются...
Буферное запоминающее устройство
Номер патента: 1465912
Опубликовано: 15.03.1989
Авторы: Гриц, Лупиков, Олеринский
МПК: G11C 19/00
Метки: буферное, запоминающее
...состояние.Высокий уровень на выходе 23 уп-. равления устройства свидетельствует о том, что устройство готово к выполнению одной из двух операций; записи данных или чтения данных. Низкий и седьмым выходом блока управления,третий вход которого соединен с выходом вычитающего счетчика, информационные входы второго регистра соединены с одними из входов первого коммутатора, четвертый вход блока управления подключен к установочному входу устройства. уровень сигнала на выходе 23 свидетельствует о том, что устройство занято выполнением операции и обращение к нему запрещено,5 Сигналы на выходах 21 и 22 управления устройства, т,е. на выходахдешифратора 9, являются сигналамисостояния блока памяти - пуст и заполнен соответственно.10При выполнении...
Оптоэлектронный регистр сдвига
Номер патента: 1465913
Опубликовано: 15.03.1989
Авторы: Дубчак, Красиленко, Кузьмин
МПК: G11C 19/30
Метки: оптоэлектронный, регистр, сдвига
...вправо, то следует подать напряжение на третий тактовых вход 8 регистра, сняв его. со второго. При этом информация перепишется на третьи ЗП каждого из разрядов, При подаче напряжения на четвертый тактовый вход 9 (и снятии с третьего) информация перепишется на четвертые ЗП в каждом разряде. При этом завершится период сдвига информации влево на один разряд, Таким образом, для сдвига информации вправо тактовые сигналы следует подавать в последовательности б, 7, Я, 9, б и т.д. Для сдвига информации влево тактовые сигналы следует подавать в обратной последовательности - 9, 8, ,7, 6, 9 и т,д. Входная информация при этом поступает на вход 11 а выходная информация снимается с выхода 13.На фиг.2 приведена схема использования регистра для...
Динамическое запоминающее устройство
Номер патента: 1465914
Опубликовано: 15.03.1989
МПК: G11C 21/00
Метки: динамическое, запоминающее
...однозначно определяется парой чисел (х,е), гденомер элемента памяти, в котором онзаписан, а е - его порядковый номерв этом элементе памяти о отношениюк опорному импульсу, формируемомуна выходе селектора 31.40Цикл считывания начинается с Формирования в формирователе 9 двух парчисел (1,е ) и (1,е ), которые поступают на адресный вход блока 8 и определяют старт- и стоп-импульсы соответственно, ограничивающие выделяемый интервал из потока, хранимого в элементе 13 памяти. Значение1=1 поступает на адресный вход мультиплексора Зб, а значение е," на 15 вход счетчика 37, Аналогично распределяются значения =1 и е в селекторе 35, Далее Формирователь 9 Формирует на управляющем входе преобразователя 12 сигнал разблокировки,.а также импульсный сигнал...
Резервированное запоминающее устройство
Номер патента: 1467572
Опубликовано: 23.03.1989
Авторы: Денисюк, Кондратик, Семчук
МПК: G11C 11/00
Метки: запоминающее, резервированное
...поступает на второй и третийинформационные входы контрольногорегистра 8,Положительный импульс с выхода 21элемента 14 задержки н зависимостиот состояния триггера 10 через первый 11 или второй 12 элементы И поступает на первый или второй синхронизирующие входы контрольного регистра 8, производя запись поступающейна его соответствующий инАормацион5 1ный вход информации, Положительнымперепадом импульса на вход 6 выборки триггер 10 переводится в другоеустойчивое состояние и логическийуровень с его прямого выхода 22 подготавливает адрес информации, записанной в других областях памяти первого 1 и второго 2 накопителей,Следующим отрицательным импульсомна входе 6 выборки аналогично производится запись информации и признакаво вторую...
Устройство для контроля программно-логических матриц
Номер патента: 1469504
Опубликовано: 30.03.1989
Авторы: Семерников, Телековец
МПК: G06F 11/26, G11C 29/00
Метки: матриц, программно-логических
...состояние, устройство переходит в режим сравнения полученного эталонного кода состояния выходов ПЛМ (с выходов триггеров 17) с реальным кодом контролируемой ПЛМ, который подается на входы 12 устройства, При наличии инверсных выходов 40 ПЛМ эталонный код инвертируется блоком 4.Если коды ПЛМ и устройства контроля совпадают, то триггеры 15 и 17 обнуляются, в счетчик 9 добавляется единица, и начинается (д+1)-й цикл контроля. При несовпадении кодов триггер 7 сбоя перебрасывается в единичное состояние (по переднему фронту импульса триггера 26 управления).Формирователь 22 импульсов запирается потенциалом триггера 7 сбоя, режим контроля останавливается в 1-м цикле.Блок 5 индикации показывает значение 1-го контрольного кода, при котором...
Устройство для прошивки матриц памяти на ферритовых сердечниках
Номер патента: 1471221
Опубликовано: 07.04.1989
Автор: Алексеев
МПК: G11C 5/02
Метки: матриц, памяти, прошивки, сердечниках, ферритовых
...прошивки аНа фиг. 1 приведено устройство, общий вид; на фиг. 2 - траектория движения провода при прошивке.Устройство для прошивки матрицы выполнено в вице прямой призмы, в основаниях которой имеется многоугольник 1, количество рабочих граней 2 соответствует количеству участков поля матрицы по координате, вдоль которой есть переходы провода 3 из одной строки в другую, а ширина граней 2 соответствует ширине соответствующих участков матрицы, Высота призмы соответствует длине матрицы по другой координате, которая не имеет изгибов координатного провода 4. Ферритовые сердечники 5 сориентированы и зафиксированы на фрагментах 6 поля матрицы, которые закреплены на гранях 2 призыв, например, с помощью легкоплавкого состава воск, канифоль и т,д.),...
Накопитель для перепрограммируемого запоминающего устройства емкостного типа
Номер патента: 1471222
Опубликовано: 07.04.1989
Автор: Вохмянин
МПК: G11C 17/00
Метки: емкостного, запоминающего, накопитель, перепрограммируемого, типа, устройства
...раз" рядных шинах и жестко связаны с адресными шинами. Изобретение относится к вычислительной технике и может быть использовано для создания запоминающих устройств, для которых важным Фактором является воэможность смены информа-ции эа короткое время.Цель изобретения - упрощение накопителя и сокращение времени перепрограммирования.На фиг. 1 представлен Фрагмент накопителя; на Фиг, 2 - конструктивное выполнение разрядных шин с элементами связи.Накопитель содержит адресные 1 и разрядные 2 шины, элементы 3 связи ,:емкостного типа. Разрядные шины 2 выполнены в виде круглых стержней с кольцевыми канавками 4, равномерно расположенными по всей длине стержня. Наружная поверхность стержня покрыта электроизоляционным материалом 5, например стержни...
Цифровое устройство задержки
Номер патента: 1471223
Опубликовано: 07.04.1989
Авторы: Брыч, Древняк, Костик, Яворский
МПК: G11C 19/00, H03K 5/06
...на первом выходном разряде дешфиратора 4 устанавливается значение логической 1"по которому блок 6 памяти переводит ся в режим записи и на его адресномвходе через блок 5 устанавливаетсякод с выхода счетчика 2. Тактовымимпульсом данные с информационноговхода устройства записываются в блок556 памяти по адресу с выхода счетчика2, Следующий тактовый импульс устанавливает код единицы на вь 1 ходе счетчика 1, При этом логическая 1 появляется на втором выходе дешифратора 4, блок 5 переводится в режим вычитания, блок 6 памяти переходит в режим считывания, а на управляющем входе регистра 8 появляется сигнал, разрешающий запись.По тактовому импульсу данные, адрес которых соответствует разности кодов с выхода счетчика 2 и блока 3, считываются...
Устройство для управления регенерацией информации в динамической памяти
Номер патента: 1471224
Опубликовано: 07.04.1989
Авторы: Боженко, Кондратов, Мешков
МПК: G11C 11/00, G11C 21/00
Метки: динамической, информации, памяти, регенерацией
...элемент И-НЕ 19 выдает "0" на выход запроса преобразователя 4 (фиг,4 и, к, с, т). Этот "О" через вход управления преобразователя 4 поступает на его элементы И 18, информационные выходы преобразователя 4 сбрасываются в "0", По сигналу 1.2 это состояние заносится в блок 2 памяти, Одновременно ссстояние "О" на выходе запроса пре" образователч 4 разрешает запись в регистр 5 по сигналу , 1.3 (Фиг,4 г.к) признака внешних обращений по всем АКданного АК (фиг,4 л), который Формирует преобразователь 3 на своем первом информационном выходе, При поступлении следующего адреса сигнал запроса сбрасывается, Так при обращении по всем АКс общим АК во всех разрядах байта, хранящегося в блоке 2 памяти по адресу АК , устанавливаются в "0", а в регистре 5 -...
Резервированное оперативное запоминающее устройство
Номер патента: 1471225
Опубликовано: 07.04.1989
МПК: G11C 29/00
Метки: запоминающее, оперативное, резервированное
...29 блока 28.В режиме мажоритарного резервирования (фиг.4) устройство работает следующим образом.При записи на второй вход блока 3 поступает сигнал управления режимом работы устройства единичного уровня (код двух старших разрядов адреса "00"), Единичный уровень поступает на вход 7 блока 3, на управляющие входы трех групп разрядов регистра 20, открывая их информационные входы, и на элементы И 31, включая их в работу. Элементы И 30 прекращают работу. Блок 3 вырабатывает .сигналы записи и по разрядам выхода 14 переводит в режим записи накопители 10-13. Кроме того, данные сигналы записи по разрядам входов 22 поступают на вход первого элемента 34 задержки. Блок 3 также формирует уп 5равляющий сигнал, который по выходу 19 открывает вход...
Элемент памяти
Номер патента: 1472946
Опубликовано: 15.04.1989
Автор: Орловский
МПК: G11C 11/40
...Над ячейкой устанавливается источник постоянного магнитного поля так, чтобы вектор магнитной индукции В был параллеллен плоскости плавающего затвора. Так как ток утечки представляет собой направленное движение электронов со средней скоростью 7, на них действует сила Лоренца которая смещает электроны рс плавающему затвору. Плавающийзатвор.захватывает электроны до тех пор, пока образовавшееся электростатическое поле не достигнет значения, уравновешива 1 ощего действие силы .Лоренца,Исходное пороговое напряжение запоминающего транзистора 1,8-2,0 В (при отсутствии заряда на плавающемфОГ Я Составитель Л.АмусьеваЛ.Веселовская Техред А.Кравчук Корректор Л,Зайце Редакт 717/50 Тираж 558 ПодписноеГосударственного комитета по изобретениям и...
Магазинное запоминающее устройство
Номер патента: 1472947
Опубликовано: 15.04.1989
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/40
Метки: запоминающее, магазинное
...записи, происходит переключение КБ-триггера, образованного элементами 17 и 18, после которого на выходах обоих элементов 5 и 16, а затем и на выходе элемента 21 появляются высокие потенциалы. Появление высокого потенциала на адресном входе 2, открывает транзисторы 36.1 и 37.1 и через один из них низкий потенциал с одного из входов-выходов элемента памяти 35,1 поступает на вход 3 или 4, что вызывает установку высокого потенциала на выходе элемента 1 О, В режимечтения высокие потенциалы с выходовэлементов О и 2 вызывают переключение управляющего триггера 34, прикотором на выходе его элемента 26появляется низкий потенциал, а на выходе его инвертора 24, т.е, на управляющем выходе 31 устройства, - высокий потенциал, что является...