G11C — Запоминающие устройства статического типа
Запоминающий элемент
Номер патента: 1103290
Опубликовано: 15.07.1984
Авторы: Брикенштейн, Перепеченых, Самойлов, Стукова, Стунжас, Тян, Фиалков, Цвелиховский
МПК: G11C 11/56
Метки: запоминающий, элемент
...время сохранения низкоомного состояния - около 72 ч.Наиболее близким к изобретению является запоминающий элемент, содержащий диэлектрическую подложку с нанесенными на нее двумя электродами и графитирующимся активным слоем, расположенным между ними 2.Однако известное устройство характери зуется недостаточной стабильностью его сопротивления во времени, а также расбросом элементов по параметрам,Цель изобретения - увеличение длитель ности хранения информации.Поставленная цель достигается тем, что в запоминающем элементе, содержащем диэлектрическую подложку с нанесенными на нее двумя электродами и графитирующимся активным слоем, расположенным между электродами, графитирующийся активный слой выполнен из полимерного полупроводника с...
Адаптивное устройство для защиты памяти
Номер патента: 1103291
Опубликовано: 15.07.1984
МПК: G11C 29/00
Метки: адаптивное, защиты, памяти
...числа обращений. к защишаемым ячейкам памяти. Этот сигнал поступает в блок регистрации адреса и на триггеры, которые блокируют последующие обращения к ячейкам памяти. Для дальнейшего выполнения программы оператору ЭВМ необходимо принимать специальные решения 13,Известное устройство позволяет производить защиту ячеек памяти путем предварительной установки триггеров, каждый из которых соответствует зашищаемой ячейке памяти.При работе вычислительной системы в мультипрограммном режиме, реализованном, например, в виде разделения времени, такаяустановка триггеров должна производитьсявсякий раз, когда программа получает доступ к процессору на определенное количество квантов времени. Одновременно счетчик числа неправильных обращений должен...
Устройство для контроля оперативных накопителей
Номер патента: 1103292
Опубликовано: 15.07.1984
МПК: G11C 29/00
Метки: накопителей, оперативных
...третьего триггера подключен к выходу переполнения первого счетчика и первому входу третьего элемента И, второй вход которого соединен с инверсным выходом третьего триггера, выход первого эЛемента И - НЕ подключен к первому вхо ду второго элемента И - НЕ, второй вход которого соединен с прямым выходом четвертого триггера, инверсный выход которого,: мени определения области устойчивой работы при исследовании оперативного накопи, теля.Поставленная цель достигается тем, что в устройство для контроля оперативных накопителей, содержащее генератор ступенчатого напряжения, одни из выходов которого соединены соответственно с первым входом блока управления и с входом первого блока местного управления, выход которого подключен к первому входу блока...
Усилитель считывания
Номер патента: 1104581
Опубликовано: 23.07.1984
МПК: G11C 7/06
Метки: считывания, усилитель
...цель достигается тем, что в усилитель считывания, содержащий переключающие транзисторы, резисторы, диоды, усилительный, управляющие и нагрузочные транзисторы, причем базы первого и второго переключающих транзисторов являются соответственно первым и вторым входами устройства, выходом которого является коллектор усилительного транзистора, эмиттеры переключающих транзисторов соединены с первым выводом первого резистора, а коллекторы подключены соответственно к базе первого управляющего и коллектору первого нагрузочного транзисторов и к базе второго управляющего и коллектору второго нагрузочного транзисторов, коллекторы первого и второго управляющих транзисторов соединены с шиной питания, а эмиттеры подключены соответственно к аноду...
Запоминающее устройство
Номер патента: 1104582
Опубликовано: 23.07.1984
МПК: G11C 11/00
Метки: запоминающее
...к входам записи накопителя, блок управления, входы которого соединены с выходами второго регистра адреса, а выходы - с управляющими входами коммутатора, выходы кото 25 30 35 40 45 50 55 рого являются выходами устройства, введены дешифратор номера корректируемого слова, триггер записи единиц, триггер записи нулей, триггер режима коррекции и триггеры номера корректируемого слова, выходы которых подключены к информационным входам дешифратора номера корректируемого слова, управляющий вход которого соединен с выходом триггера режима коррекции, причем выходы триггера записи единиц, триггера записи нулей и дешифратора номера корректируемого слова подключены соответственно к управляющим входам регистра регенерации, входы коррекции...
Динамический управляемый транспарант для оптоэлектронного запоминающего устройства
Номер патента: 1104583
Опубликовано: 23.07.1984
Авторы: Бондарь, Зюбин, Клин, Нам, Павлов, Петров, Соловьев, Тюменцева
МПК: G11C 13/04
Метки: динамический, запоминающего, оптоэлектронного, транспарант, управляемый, устройства
...переключения элемента памяти, связанная с реализуемым в данном материале механизмом переключения зарождением домена обратной намагниченности. При этом необходимо преодолеть поле анизотропии материала (Н 100 Э), что требует приложить ток для переключения 0,5-1,5 А. Локальное снижение поля анизотропии на дефектах и несовершенствах эпитаксиальной пленки вносит большой разброс в величину порога переключения по площади структуры, что делает указанный транспарант ненадежным в работе.Цель изобретенияснижение энергоемкости переключения элементов памяти транспаранта. 5 10 15 20 25 30 За счет того, что образованный таким образом элемент памяти окружает лабиринтпая структура невытравленной части пленки, меняется механизм переключения...
Многофункциональный запоминающий элемент для логической матрицы
Номер патента: 1104584
Опубликовано: 23.07.1984
Авторы: Горин, Курбатова, Соломатин
МПК: G11C 15/00
Метки: запоминающий, логической, матрицы, многофункциональный, элемент
...и четвертого элементов ИЛИ.На чертеже приведена функциональная схема предложенного многофункционального запоминающего элемента.Предложенный многофункциональныйзапоминающий элемент содержит триггер 1, мультиплексоры 2-5 с первогопо четвертый, элемент И-ИЛИ-НЕ 6,элемент И-ИЛИ 7, элемент НЕ 8, элементы И 9-12 с первого по четвертый,элементы ИЛИ 13-1 б с первого по четвертый, элемент НЕРАВНОЗНАЧНОСТЬ 17.На чертеже показаны входы 18управления записью, управляющие вхо.ды 19-21, информационные входы 2224, входы 25-27 переноса, управляющие входы 28, вход 29 считывания,операционные входы 30, управляющийвход 31, информационный 32 и выход33 переноса,При пОстроении логической матрицы осуществляются следующие соедине.ния: входы 19 и 29 всех...
Аналоговое запоминающее устройство
Номер патента: 1104585
Опубликовано: 23.07.1984
Авторы: Клевцов, Фирстов, Чистяков
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...дешифратора, второй счетчик, вход установки 0 которого соединен с первым выходом блока управления, второй выход которого соединен со счетным входом первого счетчика, введены операционный усилитель, фильтр и элемент компенсации на полевом транзисторе, исток которого соединен с информационным входом накопителя и выходом операционного усилителя, сток - с инвертируюшим входом операционного усилителя и входом фильтра, выход которого соединен с шиной нулевого потенциала, неинвертирующий вход операцион. ного усилителя является входом устройства, другой выход первого счетчика соединен со 10 15 20 счетным входом второго счетчика, выходыкоторого соединены с другими входами дешифратора, выходы второй группы которогосоединены с соответствующими...
Аналоговое запоминающее устройство
Номер патента: 1104586
Опубликовано: 23.07.1984
Авторы: Александрина, Бебнева, Потапов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...изобретения - повышение точности и быстродействия устройства.Гоставленная цель достигается тем, что в аналоговое запоминающее устройство, содержащее первый ключ, сигнальный вход которого является входом устройства, операционный усилитель, неинвертирующий вход которого соединен с выходами первого и второго ключей, выход операционного усилителя соединен с входом инвертирующего повторителя напряжения и с сигнальным входом третьего ключа, управляющий вход которого соединен с управляющим входом первого ключа и с шиной управления, накопительный элемент на конденсаторе, одна обкладка которого соединена с шиной нулевого потенциала, другая обкладка конденсатора соединена с выходом третьего ключа и с входом буферного усилителя,...
Аналоговое запоминающее устройство
Номер патента: 1104587
Опубликовано: 23.07.1984
Автор: Полозов
МПК: G11C 27/02
Метки: аналоговое, запоминающее
...тока соединены с первой шиной питания, причем база второго усилительного транзистора подключена к выходу инвертирующего усилителя, база первого усилительного транзистора и выход инвертирующего усилителя являются входом и выходом устройства соответствен цо, введены ключи, состоящие из диодов, пятого и шестого резисторов и переключающих транзисторов, тип проводимости которых противоположен типу проводимости усилительных и стробирующих транзисторов, причем эмиттер первого переключаюгцего транзистора соединен с анодом первого диода, коллектором первого усилительного транзистора и первым выводом пятого резистора, эмиттер второго переключающего транзистора подключен к аноду второго диода, коллектору второго усилительного транзистора и...
Запоминающее устройство с самоконтролем
Номер патента: 1104588
Опубликовано: 23.07.1984
Авторы: Емелин, Иванов, Лазарев, Макарова
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...элемента И соединен с входом формирователя контрольного адреса, выход которого подключен к одному из входов коммутатора адреса, другой вход которого является адресным входом устройства, а выход коммутатора адреса соединен с входом регистра адреса.На фиг. 1 представлена функциональная схема запоминающего устройства с самоконтролем; на фиг. 2 - пример выполнения блока управления; на фиг. 3 - пример выполнения блока контроля.3 а номи наюшее устройство содержит (фиг. 1) накопитель 1, блок 2 управления, регистр 3 адреса, входной регистр 4 числа, формирователь 5 контрольных разрядов, выходной регистр 6 числа, блок 7 контроля, блок 8 коррекции, коммутатор 9 записи, коммутатор 10 адреса, формирователь 11 сигнала паузы, элемент И 12,...
Устройство для контроля записи информации в программируемые блоки памяти
Номер патента: 1104589
Опубликовано: 23.07.1984
МПК: G11C 29/00
Метки: блоки, записи, информации, памяти, программируемые
...элемента 19 индикации. Таким образом, если адрес формируется правильно и число, принятое в регистр 2, при передаче не исказилось, то на входы элемента И 43 от блоков 13 и 14 поступают сигналы Исправно и сигнал опроса обеспечит на выходе элемента И 43 появление сигнала, который установит в 1 триггер 36 в блоке 6.Потенциал с триггера 36 разрешает поступление тактовой частоты с выхода элемента И 41 на вход генератора 32, который в первом такте вырабатывает импульс анализа сигнала, поступающего из блока 12, в котором происходит сравнение кода ад 110458951015 50 55 реса, передаваемого из регистра 1 в контролируемую микросхему ППЗУ через адресные выходы устройства, с кодом адреса, поступающим на входы устройства с соответствующих контрольных...
Устройство для контроля блоков постоянной памяти
Номер патента: 1104590
Опубликовано: 23.07.1984
Автор: Самойлов
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...второго элемента И - НЕ объединены и являются входом опроса преобразователя.На фиг. 1 приведена функциональная схема предлагаемого устройства; на фиг. 2 схема преобразователя кодов; на фиг. 3 - схема третьего счетчика.Устройство для контроля блоков постоянной памяти содержит (фиг. ) генератор 1 тактовых импульсов, первый элемент И 2, первый 3 и второй 4 счетчики, первый коммутатор 5, формирователь 6 сигналов сброса, третий счетчик 7, группу элементов И 8, второй коммутатор 9, преобразователь 10 кодов, формирователь 11 сигналов оста- нова, первый триггер2, второй элемент И 13, первый элемент НЕ 14, третий элемент И 15, второй триггер 16, формирователь 17 сигналов пуска, первый элемент 18 задержки, второй элемент 19 задержки с...
Устройство для изготовления кодовых жгутов постоянных накопителей
Номер патента: 1105937
Опубликовано: 30.07.1984
Авторы: Балакирев, Бурмистров, Ямпольский
МПК: G11C 5/12
Метки: жгутов, кодовых, накопителей, постоянных
...5, выполненную из отдельных элементов, шаблон 6 с технологическимиштырями 7, наконечник 8; проводоукладчик 9, рычаг 10, механизм качания11, основание 12, механизм разматывания провода 13, шатун 14, механизм отклонения 15 проводоукладчика 9, приводные шестерни 16, электродвигатель 17, паразитную шестерню18, неподвижную зубчатую рейку 19, механизм управления копиром содержитнеподвижный корпус 20, нижний полэун 21, пружину 22, нижний подвижный кронштейн 23 с ограничительнымивыступами, пружину 24, верхний подвижный кронштейн 25 с ограничительнымивыступами, приводной элемент 26, электромагнит 27 с якорем 28, поводок 29с упорным роликом 30, поворотный упор31, ось 32, верхний ползун 33 с гибочными .штифтами 34, штифты 35 и коромысла...
Способ изготовления кодовых жгутов
Номер патента: 1105938
Опубликовано: 30.07.1984
МПК: G11C 5/12
...электроприводом 9. Перемещение иглы 8 вокруг штырей колодки 3 осуществляют приводом 10. Приводы 5,9 и 10 устанавливаются отпрограммного блока 11. Провода укладывают между выступами 12 Фигурных шаблонов, кОторые образуют с основанием шаблона полости 13 дляпровода (фиг.2 а). Колодка 3 выполнена из упругого изоляционного материала с металлическими штырями 14,на которых закрепляют начала проводов, концы проводов укладывают группами 15 между выступами шаблонов.Количество проводов и группе определяется структурной схемой дешифратора, а именно количеством столбцови строк дешифратора. Каждой строке дешифратора соответствует одна группа проводов,Кодовые жгуты включают в себя провода жгута, сохраняющие структурутрассировки, и одну колодку...
Блок считывания информации для доменного запоминающего устройства
Номер патента: 1105939
Опубликовано: 30.07.1984
Автор: Савельев
МПК: G11C 11/14, G11C 7/00
Метки: блок, доменного, запоминающего, информации, считывания, устройства
...подключен к второму входу второго элемента ИЛИ,содержит счетчик, элемент И, группу 939 2элементов И, группу формирователей, выходы которых подключены к входам сумматора, а входы - к соответствующим выходам элементов И группы, входы которых. подключены к выходам первой группы счетчика первый вход которога подключен к выходу генератора, а второй - к выходу первого элемента ИЛИ, причем второй вход первого элемента ИЛИ подсоединен к выходу счетчика выходы второй группы которого подключены к входам элемента И, выход которого подключен к входу формирователя страба.На чертеже представлена блок-схема блока считьвания информации для доменного запоминающего устройства.Блок считывания информации содержит предварительный усилитель...
Буферное запоминающее устройство
Номер патента: 1105940
Опубликовано: 30.07.1984
Авторы: Андреев, Беляков, Еремеев, Светников
МПК: G11C 19/00
Метки: буферное, запоминающее
...И, причем вход второго элементл задержки является одним из входов и выходов синхронизатора, выход второго элемента задержки подключен к первым входам элементов И группы, вторые входы которых соединены соответственно с выходами первого и второго элементов НЕ и с входом первого элемента НЕ, третий вход одного из элементов И группы соединен с входом второго элемента НЕ, а выход - с входом первого элемента задержки, входы элементов НЕ являются другими входами синхронизатора, другими выходами которого являются выходы элементов И группы и первого элемента задержки.На фиг. 1 показан пример геометрической нормализации элемента изображения на фиг. 2 - структурная схема буферного запоминающего устройства, на фиг. 3 - 8 структурные схемы блока...
Способ изготовления запоминающих матриц на цилиндрических магнитных пленках
Номер патента: 1105941
Опубликовано: 30.07.1984
Авторы: Косинов, Кузьменко, Лисица
МПК: G11C 11/14
Метки: запоминающих, магнитных, матриц, пленках, цилиндрических
...каждой группы, имеющей наибольшее превьппение по высоте, и располагают их ниже уровня нейтрального положения технологических струн, а формование проложенного в зев проводника адреснойобмотки производят одновременно вгруппах технологических струн всеми одинаково расположенными технологическими струнами каждой группыдо полной ликвидации компенсирующихпетель.На Фиг. 1 изображено устройстводля изготовления запоминающих матрицна ЦМП по предлагаемому способу;на фиг. 2 - разрез А-А на фиг. 1,на фиг, За - разрез Б-Б на фиг. 1 фна фиг; 386, - стадии формованияпроложенного в зев проводника.10Устройство для изготовления запоминающих матриц на ЦМП содержит технологические струны 1,2,3,4,5, 6.п , натянутые на раму станка 7 в качестве основы,...
Носитель информации
Номер патента: 1105942
Опубликовано: 30.07.1984
МПК: G11C 13/04
Метки: информации, носитель
...частотах, обусловленные квазистатическим взаимодействием Фотоактивных примесей, что ограничивает плотность записи. Для первого выжженного провала выжигание последующих провалов во всей неоднородной спектральной полосе эквивалентно образованию в среде точечных дефектов с концентрацией С10моль/л, что приводит к уширению первого провала до значенияО, 1 - 1 см 1. Тем самым плотность записи, определяет соотношением Д /сР=10 - 10, что на 2 - 3 порядка ниже теоретического предела Л / Г104 10Цель изобретения - увеличение плотности записи и повьппение надежности за счет устранения взаимных помех.Поставленная цель достигается тем, что в носителе информации, содержащем корпус с размещенным в нем активным элементом, выполненным из фотохимически...
Аналоговое запоминающее устройство
Номер патента: 1105943
Опубликовано: 30.07.1984
Авторы: Курицын, Матюхин, Мещеряков, Халикеев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...обкладкой второго конденсатора, второй вход усилителя соединен с первыми входами преобразователя напряжение- напряжение, пикового детектора и с первой шиной питания, выход усилителя соединен с вторым входом преобразователя напряжение-напряжение и является выходом устройства, третийвход преобразователя напряжение-напряжение соединен с третьим входом усилителя и с второй шиной питания, выход преобразователя напряжение- напряжение соединен с вторым входом пикового детектора.На чертеже приведена Функционалйная схема предложенного устройства.Устройство содержит дифференцирующую цепочку 1, накопительные элементы на конденсаторах 2 и 3, усилитель 4, преобразователь 5 напряжение- напряжение, пиковый детектор 6, ключи 7 и 8, шины 9 и 10...
Запоминающее устройство с самоконтролем
Номер патента: 1105944
Опубликовано: 30.07.1984
Авторы: Дрозд, Карпенко, Минченко, Полин, Стручев, Шипита
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...другой вход которого соединенс управляющей шиной 2 3. Недостатком устройства является его сложность.Цель изобретения - упрощение устройства.Указанная цель достигается тем, что в запоминающее устройство с самоконтролем, содержащее блок памяти, входы которого являются информационными входами устройства, блок контроля, входы которого соединены с вы-. ходами блока памяти, а выход является первым контрольным выходом устройства, выходы блока памяти являются 55 информационными выходами -устройства, введены первый и второй коммутаторы, блок управления, дополнительный блок памяти и сумматор по модулю два, причем. информационные входы первого и второго коммутаторов подключены соответственно к входам и выходам блока памяти, вход блока...
Буферное запоминающее устройство
Номер патента: 1107173
Опубликовано: 07.08.1984
Авторы: Бойко, Гаврин, Панасенко
МПК: G11C 19/00
Метки: буферное, запоминающее
...И, причем первый и второй входы блока управления соединены соответственно с первым входом второго элемента И и с первым входом седьмого и вторым входом пятого элементов И, третий вход блока управления является пятью управляющим входом устройства, шестым и седьмым управляющими входами которого являютсясоответственно четвертый и пятый входы блока управления, шестой вход которого и первый вход шестого элемента И объединены и являются восьмым управляющим входом устройства, седьмой вход блока управления соединен с первым входом четвертого элемента И, а восьмой вход подключен к выходу блока сравнения и первому входу адресного блока, второй вход которого соединен с выходом первого элемента И, а выход - с адресным входом накопителя, первый...
Накопитель информации
Номер патента: 1107174
Опубликовано: 07.08.1984
Авторы: Колсанов, Миляев, Раев, Смирнов
МПК: G11C 11/14
Метки: информации, накопитель
...первой группы в виде последовательно расположенных неимплантированных смеж -ных выпуклых элементов, например дис ков, и канал продвижения ЦМД в виденеимплантированной области, ограниченной выпуклыми кривыми линиями,например полуокружностями, и магнитосвязанной с токопроводящей шиной и 65 неимплантированными дисками, содержитвторую группу каналов продвиженияЦМД, выполненных в магнитооднооснойпленке в виде последовательно расположенных имплантированных смежныхэлементов, например ромбов, расположенных с другой стороны токопроводящей шины и магнитосвяэаннь;х с нею.На чертеже изображена конструкцияпредлложенного накопителя информации.Накопитель информации содержитмагнитоодноосную пленку 1 с ЦМД 2, наповерхности которой расположена...
Накопитель информации
Номер патента: 1107175
Опубликовано: 07.08.1984
Авторы: Даниелян, Захарян, Маркаров, Мельников, Шотов
МПК: G11C 11/14
Метки: информации, накопитель
...соответствующих регистров хранения данных.На чертеже изображена принципиаль-.ная схема предложенного накопителяинформации.Накопитель информации содержитмагнитоодноосную пленку 1, на которой размещены регистры 2 храненияданных, подключенные при помощи токовой шины 3 репликации-переключения кканалу 4 ввода-вывода данных и магнитоснязанные с токовой шиной 5 аннигиляции, генератор 6 ЦМД, подключенныйк входу канала 4 ввода-вывода данных,выход которого соединен с датчиками7 и 8 считывания ЦМД, регистр 9 хранения карты дефектов, выходы разрядов 10 которого подключены к каналу 4ввода-вывода данных между входамивыходами соответствующих регистров 2хранения данных.Предложенный накопитель информацииработает следующим образом,Первоначально с...
Запоминающее устройство
Номер патента: 1107176
Опубликовано: 07.08.1984
Авторы: Верниковский, Конопелько, Урбанович
МПК: G11C 29/00
Метки: запоминающее
...и являются первым упс шиной выборки кристалла 21. равляющим входом устройства, тактоНедостатком известного устройст- вый вход первого триггера и третий ва является повышенное потребление 50 вход первого формирователя сигналов мсщности вследствие многократной за" записи-считывания объединены и являписи стирания пронерочной информации ются вторыми, управляющими входами в нескольких дополнительных ЭП за устройства, другие входы блока кодивремя непрерывной эксплуатации между рования и входы дешифратора адреса включением и выключением питания, 55;столбца соответственно объединены иявляются одними из адресных входов устройства, введены резервные усилитель и накопитель, числовые шины которого соединены с числовыми шинами дополнительного...
Запоминающее устройство
Номер патента: 1107177
Опубликовано: 07.08.1984
Авторы: Бородин, Верниковский, Конопелько, Лосев
МПК: G11C 29/00
Метки: запоминающее
...блок 7 содержит первую группу элементов 23 памяти и блок 24 сравнения. Каждый блок 17 содержит вторую группу элементов 25 памяти и элементы ИЛИ 26-30. Одни из входов элементов ИЛИ 9 и 26-30 соответственно объединены и являются управляющими входами 31 устройства. Элемент ИЛИ 9 имеет выход 32. Элементы И 13 и 14 имеютвыходы 33 и 34. Все блоки и элементы, показанные на фиг. 1, составляют запоминающий блок 35.Элементы. И 13-15 работают следующю образом.Когда уровни сигналов на выходе 32 элемента ИЛИ 9 и выходах 20-22 блока 17 высокие, элементы И 13-15 находятся в проводящем состоянии, сли же эти сигналы имеют низкий уро- )0 ень, то элементы И 13-15 находятсязакрытом состоянии, характеризующемся высоким выходным сопротивлением,и не влияют...
Способ записи оптических изображений
Номер патента: 1108385
Опубликовано: 15.08.1984
Авторы: Андриеш, Васильев, Гриншпун, Тридух, Циуляну
МПК: G11C 11/34
Метки: записи, изображений, оптических
...проявляющего слоя 2 через прозрачную основу структуры 3 и нижнего электро. да 4, который в этом случае также является прозрачным.Засветка производится до максимального потемнения проявляющегослоя 2. Фотографическое или голографическое изображение проецируется наслой 5 халькогенидного стеклообразного полупроводника через полупрозрачный алюминиевый электрод 6, и одновременно с помощью ключа 7 к алюминиевому электроду 6 прикпадывается постоянное электрическое напряжение от источника 8 с положительной поляр ностью. При этом в местах засветления происходит электродиффузия алюминиевого электрода 6 в слой 5, в результате чего оптическая плотность структуры уменьшается, т.е. изображение оказывается зафиксированным. Затем структура отключается...
Формирователь сигналов сброса для блоков памяти
Номер патента: 1108504
Опубликовано: 15.08.1984
Авторы: Журавский, Забуранный, Загребной, Мусиенко
МПК: G11C 7/12
Метки: блоков, памяти, сброса, сигналов, формирователь
...а второй вывод - с входомодновибратора и первым выводом конденсатора, второй вывод которого соединен с шиной нулевого потенциала Г 2 2,Однако этот формирователь не позволяет формировать. сигналы сбросапо включению источника питания снапряжением, превышающим напряжение питания микросхемы, а такжеорганизовывать отладочные режимы, 4что ограничивает его область применения.35 50 55 Цель изобретения - расширение об" ласти применения формирователя за счет обеспечения формирования сигналов сброса в различных режимах работы блоков памяти и при различных напряжениях питания,Поставленная цель достигается тем, что в формирователь сигналов сброса для блоков памяти, содержащий ограничительные и накопительные элементы, причем первый вывод...
Полупостоянное запоминающее устройство
Номер патента: 1108505
Опубликовано: 15.08.1984
Автор: Савельев
МПК: G11C 11/00
Метки: запоминающее, полупостоянное
...входу регистра числа, дополнительные усилители считывания, входы которыХ соединены с выходами дополнительных накопителей, причем другой выхол регистра числа и другие входы Формирователей разрядных токов, входы Формирователей адресных токов, вторые входы регистра числа и основных усилителей считывания являются соответственно одним из выходов и одними из входов устройства, введены формирователи сигналов, элементы ИЛИ, триггер, элемент И, элемент НЕ и два ограничителя уровня сигналов, вход одного из которых подключен к выходу первого дополнительного усилителя считывания, а выход - к входу первого формирователя сигналов, выход которого соединен с одним из входов первого элемента ИЛИ, другой вход которого соединен с выходом второго...
Способ записи и стирания информации на электролюминесцентной структуре
Номер патента: 1108506
Опубликовано: 15.08.1984
Авторы: Багинский, Горбань, Работкина, Яновский
МПК: G11C 11/42
Метки: записи, информации, стирания, структуре, электролюминесцентной
...при стирании- приложение к структуре электрического поля, при записи формирование электролюминесцирующих областей производят локальным нагреванием электролюминесцентной структуры,а при стирании к структуре прикладывают электрическое поле, противоположное полю, прикладываемому при записи, и одновременно нагревают электролюминесцентную структуру до температуры, не меньшей температуры локального нагрева структуры при записи информации.На чертеже показано устройство для осуществления указанного способа, разрез,Устройство представляет собой слоистую структуру, включающую ситалловую подложку 1, металлические электроды 2, поликристаллическую пленку электролюминофора 3, проводящую фазу (сульфид меди) 4.Суть способа заключается в том, что те...