Программатор для постоянных запоминающих устройств

ZIP архив

Текст

(51)4 С 17 00 ПИСАНИЕ ИЗОБРЕАВТОРСКОМУ СВИДЕТЕЛЬСТВ Ю 4 Ь ЯР ГОСУДАРСТВЕННЫЙ НОМИТЕПО ИЗОБРЕТЕНИЯМ И ОТНРЫТПРИ ГННТ СССР(56) Авторское свидетельство СССРУ 1134964, кл. О 11 С 7/00, 1982.Лукьянов Д,А, Схемотехнйка универсальных программаторов ПЗУ, - Микропроцессорные средства и система,1985, В 3, с,84-88, рис,1,(54) ПРОГРАММАТОР ДЛЯ ПОСТОЯННЫХ ЗАПОМИНАЮЩИХ УСТРОЙСТВ(57) Изобретение относится к вычислительной технике и может быть использовано для программирования ПЗУ ссовмещенной шиной "Адрес/данные",Программатор содержит адаптер 1, регистры адреса 2 и данных 4, блок Э управления, программируемый источник5 питания, блок 6 памяти временныхдиаграмм, блок 7 ключей. 2 ил, 1456994Изобретение относится к вычислительной технике и может быть использовано для записи информации в программируемые постоянные запоминающиеустройства (ПЗУ),Цель изобретения - расширениефункциональных возможностей устройства эа счет оперативного измененияпрограммирования для новых типов ЭВМ, 10На фиг,1 приведена структурнаясхема программатора; на фиг,2 " стру"ктурная схема блока памяти временныхдиагр амм,Программатор ПЗУ содержит адаптер 51, регистр 2 адреса, блок 3 управления, регистр 4 данных, програмируемый источник 5 питания, блок 6 памяти временных диаграмм, блок 7 ключей,Блок 6 памяти временных диаграмм содержит генератор 8, делитель 9 с программируемым коэффициентом деления,регистр 10 хранения с переменным коэффициентом деления, программируематаймер 11, блок 12 запуска, блок 13оперативной памяти,Программатор работает следующимобразам,Из микроЭВМ через адаптер 1 в:блок 6 памяти записывается программапрограммирования конкретной микросхемы, установленной посредствомразъема на плате 8, В блок 5 программируемого источника питания по сигналу от блока 3 управления записывается код, устанавливающий необходимые напряжения программирования. Врегистр 2 адреса записывается адреспрограммируемой ячейки. В регистр 4данных записываются данные, подлежащие программированию в ПЗУ, Обменинформацией между микроЭВМ и блокамипрограмматора прои.водится при помощи блока 3 управления, После занесения в программатор всей предваритель ной информации из микроЭВМ блоком 3управления выдается команда запускапрограмм, записанной в блоке б памяттиВ соответствии с временной диаг"раммой программирования на микросхему ПЗУ подается адрес ячейки.из регистра 2 адреса, программируемые данные из регистра 4 данных и высоковольтные импульсы программированияиз программируемого источника 5 питания через ключи блока 7. При этомперед программированием конкретноймикросхема ПЗУ из обслуживающей прог.раммы заносится в регистр 10 блока 6 необходимый коэффициент делителяисходной частоты генератора 8, Этонужно для различной дискретизациичастоты при формировании временныхдиаграмм в диапазоне 0,1 - 10 мкс(для прораммирования различных типовмикросхем ПЗУ), В блок 6 записывается про гр амма временной ди агр азы, Впрограмируемый таймер 11 заноситсякод необходимых временных задержек всоответствии с частотой дискретизации, После этого происходит запусктаймера 11 по сигналу от микроЭВМ,который включает блок 12, Информацияс выхода блока 13 управляет силовымиключами блока 7 и выдачей информациис регистров 2 и 4,Длительность интервалов временнойдиаграммы формируется с помощью программируемого таймера 11, который назаданное время блокирует прохождениетактовой частоты для считывания оперативной памяти, Блок 12 запуска со"держит триггер признака программиро-.вания, который устанавливается призапуске блока оперативной памяти ипереключается обратно по окончаниицикла программирования по сигналу стаймера 11,По окончании цикла программирования управление снова передается микроЭВМ, Следующий цикл программирования начинается после записи новыхзначений в регистры 2 и 4 адреса иданных, Информация с выхода этих регистров передается на программируемуюмикросхему только по сигналам с выхода блока 6. памяти, т,е, по программе,Это дает возможность программироватьмикросхему ПЗУ с совмещенной шиной"Адре с/д анны е",Формула изобретенияПрограмматор для постоянных запоминающих устройств, содержащий адаптер, регистры адреса и данных, блок ключей, программируемый источник питания, блок управления, блок памяти временных диаграмм, состоящий иэ генератора и таймера, первая и вторая группа входов адаптера являют ся входами программатора, первая группа выходов адаптера соединена с информационными входами регистров адреса и данных, и программируемого источника питания и таймера, вторая группа выходов адаптера соединена с входами задания режима блока управ1456994 Составитель Н,ЛустовТехред Л.Олийнык Корректор Н, Гунько Редактор С,Пекарь Заказ 7553/49 Тираж 558 ПодписноеВННИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д, 4(5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 ления, выходы регистров адреса и данных являются информационными выходами программатора, выходы программируемого источника питания соединены с первой группой входов блока ключей, выходы которого являются выходами программатора, первый выход блока уп, равления соединен с входом синхронизации адаптера, второй, четвертый, 0 пятый и шестой выходы - с входами управления записью регистров адреса и таймера, регистра данных и программируемого источника питания соответственно, о т л и ч а ю щ и й с я тем,15 что, с целью расширения функциональных возможностей за счет оперативного изменения программирования для новых типов микросхем, в программатор введены делитель, регистр хране ния, блок запуска и блок оперативной памяти, причем выход генер атор а соединен с тактовым входом делителя, входы задания коэффициента деления которого соединены с информационнымивыходами регистра хранения, выход, делителя соединен с тактовым входомблока запуска, входы задания режимакоторого соединены с выходами таймера, выход блока запуска соединен суправляющими входами блока оперативной памяти, вход управления записьюкоторого соединен с седьмым выходомблока управления, а информационныевходы - с первой группой выходовадаптера, первый, второй, третий ичетвертый выходы блока оперативнойпамяти соединены с вторыми входамиблока ключей, пятый и шестой выход.блока оперативной памяти соединеныс входами управления чтением регист;ров адреса и данных, третий вход блока управления соединен с входом управления записью регистра хранения,информационные входы которого соединены с первой группой выходов адап-,тера,

Смотреть

Заявка

4192477, 09.01.1987

ПРЕДПРИЯТИЕ ПЯ Г-4250

АЛФЕРЬЕВ НИКОЛАЙ НИКОЛАЕВИЧ, РАДИЕВСКИЙ СЕРГЕЙ ВЯЧЕСЛАВОВИЧ, ЩЕРБАКОВ АЛЕКСАНДР ГАЛАКТИОНОВИЧ, ВАСИЛЬЕВА ОЛЬГА АЛЕКСАНДРОВНА, КОЧКИН ВАЛЕРИЙ ДМИТРИЕВИЧ, ШУНИН ВЛАДИМИР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающих, постоянных, программатор, устройств

Опубликовано: 07.02.1989

Код ссылки

<a href="https://patents.su/3-1456994-programmator-dlya-postoyannykh-zapominayushhikh-ustrojjstv.html" target="_blank" rel="follow" title="База патентов СССР">Программатор для постоянных запоминающих устройств</a>

Похожие патенты