G11C — Запоминающие устройства статического типа
Ассоциативное запоминающее устройство
Номер патента: 646373
Опубликовано: 05.02.1979
Автор: Кирпичев
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...индикаторов 5 каждой ячейки соединены со входами соответствующих элементов ИЛИ 10, выходы которых соединены с одними входами элементов И 13, другие входы которых через элементы НЕ 12 соединены с выхода- ми элементов ИЛИ 11, входы которых подключены к выходам вторых индикаторов 9. Выходы элементов И 13 соединены с управляющими входами элементов И 14, информационные входы которых соединены с одноименными основными элементами памяти 2 и 3 ячеек 1. Выходы элементов И 14 по каждому разряду всех ячеек соединены со входами соответствуюцих элементов ИЛИ 15, выходы которых подключены ко входам одноименных разрядов выходного регистра 16. При этом в ячейках 1 и 6 одного адреса, если в определенном разряде ячейки 1 установлен элемент 2, сигнал...
Ассоциативное запоминающее устройство
Номер патента: 646374
Опубликовано: 05.02.1979
Автор: Хмельник
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...К(В), группу из и элементов ИЛИ 3 для выполнения поразрядной операции Ълб группу из п 45 элементов ИЛИ 4 для выполнения поразрядной операции у,ч 6 дешифратор 5, детектируюшие блоки 6, в состав которых входят триггеры 7, блока 8 опроса состояния триггера и детекторы 9. Одни входы 10 блоков 6 подключены к блоку управления 11, выходы блоков 6 соединены со входами шифратора 12, имеющего выход 13. ра 5 соединены с другими входами детектирующих блоков 6,Устройство работает следуюшим образом, Для ассоциативного поиска в регистры 1 и 2 записываются ключевой и базисный коды соответственно. Для записи или стирания некоторого хода в регистр 1 записывается код 1111, а в регистр 2 - данный код.В соответствии с описанным свойством дешифратор...
Устройство для контроля блоков памяти
Номер патента: 646375
Опубликовано: 05.02.1979
Автор: Иванов
МПК: G11C 29/00
...диаграмму считывания, записи, стирания или регенерации, Временное положение и длительность управляющих сигналов для проверяемого блока памяти 17 задаются программируемыми лийиями задержки (на чертеже не показаны) формирователя в счетчиках 5. С выходов формирователя 4 управляющие сигналы поступают в формирователь 6. Амплитуда выходных сигналов задается кодом счетчика 7. С выходов формирователя 6 сигналов сигналы управления заданной амплитуды поступают на входы испытуемого блока 17. Питание испытуемого блока 17 производится от блока питания 8. Значения питающих напряжений блока питания 8 оп ределяются кодами, хранящимися в счетчиках 9. Испытуемый блок 17 заключен в термостат. Задание температуры окружающей среды производится датчиком...
Адресный коммутатор тока
Номер патента: 647741
Опубликовано: 15.02.1979
Автор: Гаврилов
МПК: G11C 7/00
Метки: адресный, коммутатор
...коммутатора тока.Адресный коммутатор тока содержит трансформаторные переключатели 1, построенные на ферритовых сердечниках с линейной петлей гистерезиса и вклк- чвющие в себя первичные обмотки 2 и вторичные обмотки основные 3 и дополнительные 4, объединенные в одинаковые группы, диодные матричные дешифрвторы основные 5 и дополнительные 6, электронные ключи основные 7 и дополнительные 8, подключенные к вторичным обмоткам трансформаторных нереключателей 1.актор Н. Каменская шкови аз 323/45 ЫНИИПИ Государс. по делам из 113035, Москва, Жфилиал ППП "Патент, г, Ужгород, ул. Прое Адресный коммутатор тока работаетследующим образом. Входные сигналы в виде. импульсов напряжения поступают на первичные обмотки 2 трансформаторных переключа...
Магнитное оперативное запоминающее устройство
Номер патента: 647742
Опубликовано: 15.02.1979
Авторы: Голоборщенко, Романков
МПК: G11C 11/00
Метки: запоминающее, магнитное, оперативное
...адреса У и 20блока перезаписи устройство получаетадрес первого слова и число одновременно читаемых слов. На основанииадреса Х и числа из блока перезаписиблок 6 выбора формирователей Х выбирает нужное количество формирователей7 адресного тока Х. Число включенныхформирователей адресного тока Х равно заданному числу из блока перезаписи. В результате этого в накопителеадресные токи по координатным обмоэкам приведут в состояние полувозбуждения ряд сердечников, помехи подувозбуждещи с которых последуют во всеусилители. Б приведенном примере число одновременно обрабатываемых словравно двум, однако оно может быть доведено до числа, равного 6, когда выбираются все формироватеди адреса Х.На основании дешифрации адреса Увыбирается один нужный...
Постоянное запоминающее устройство трансформаторного типа
Номер патента: 647743
Опубликовано: 15.02.1979
Автор: Милош
МПК: G11C 17/02
Метки: запоминающее, постоянное, типа, трансформаторного
..."-5 информация "1, Четные адресные сер дечники четных адресных формирователей возбуждаются, как только на их общий вход подается управляющий импульс и одновременно на их входы по- З 0 ступает адресный сигнал с информацией "Оф. Б числовых обмоткех 6, проходя-, щих через, адресные и считывающие трансформаторы индуцируются при этом электродвчжущие силы, положительные или отрицательные, в зависимости от направления обмотки возбуждения и типа укладки адресного провода. Отрицательные электродвижущие силы не проявляются, твк как в каждой числовой обмот" л 0 ке провода включен диод 9, поляризове- ный соответствующим образом. Положительные электродвижущие силы вынуж дают ток проходить через адресные обмотки только в том случае, если сумма...
Устройство для буферизации данных
Номер патента: 648983
Опубликовано: 25.02.1979
Авторы: Абражевич, Тихович, Яловега
МПК: G11C 19/00
Метки: буферизации, данных
...соответствующие бу(еанаму р гитруУстройства загружается информацией через регистры от в да (Гп - Ь + 1)) где Б (Б ", .(:) - количества аднавремен" нО эагОУжае)Гых буферных регистров и разгружается через регистры 1, 2 до Б (па одному и - разрядному славу или группами с)1 ОВ От ОднагО до 1 з), Сдвиг информации осуществляется от и-го к 1-му буферному регистру.Рассмотрим работу устройства призагрузке его через шестой и пятыйбуферные регистры, предполагая, чтоустройства является пустьюл, Новходу 10 сигналам ТИ 3-3 па входам 39устанаьлииаются триггеры 47, 46 хра 648983нения шестого и пятого буферных регистров и по входам 32 информациизаносится в шестой и пятый буферныерегистры, т,е. информация заноситсяв триггеры 75 - 75 и 80 - 80...
Устройство для выборки информации из блоков памяти
Номер патента: 649034
Опубликовано: 25.02.1979
Авторы: Волков, Городний, Корнейчук, Солодкая, Сосновчик
МПК: G11C 7/00
Метки: блоков, выборки, информации, памяти
...кода, и при записи очередного числа возбуждается соответствуюгцийвыход дешифратора, подключенного к единичным входам регистра результата опроса на 2" разрядов и в соответствующем разряде регистра результата опроса записывается единица. Упорядочение по возрастаниюмассивов информации в данном случае осушествляется в пределах от 0 до 2 - 1. Вэтом режиме счетчик последовательно формирует все числа от 0 до 2 - 1, т. е. изисходного состояния переходит в каждоепоследующее при прибавлении единицы насоответствующем входе,- что позволяет сформировать все числа от 0 до 2 - 1, Возбужденный выход дешифратора в соответствиис содержимым счетчика в каждом состоянии инициирует появление сигнала на выходе одного из элементов 4,так как на первый вход...
Программируемый элемент памяти
Номер патента: 649035
Опубликовано: 25.02.1979
Авторы: Гусева, Куриленко, Невядомский, Опенько, Сидоренко, Яровой
МПК: G11C 11/40
Метки: памяти, программируемый, элемент
...подключен к шине записи, а сток его соединен со стоком второго МДП-транзистора, исток которого подключен к шине считывания, а затвор - к шине выборки и к затвору первого МДП-транзистора, причем МДП-транзисторы выполнены с индуцированным каналом, при записи применяется режим прямого туннелирования, а при стирании - лавинная инжекция 31.Однако этот элемент памяти имеет сложную систему адресации и управления, так как в режиме записи необходимо коммутировать высоковольтные сигналы, а в режиме считывания - низковольтные. Следствием этого является увеличение мощности, потребляемой элементом памяти в режиме6490353записи, и усложнение управляющей электроники.Целью изобретения является уменьшение мощности, потребляемой элементом памяти,...
Оптический элемент памяти
Номер патента: 649036
Опубликовано: 25.02.1979
Автор: Юрген
МПК: G11C 11/42
Метки: оптический, памяти, элемент
...информацию и выходит из элемента памяти.25При освещении элемента памяти неоднородности в электрическом поле появляются только на поверхности сегнетоэлектрического материала, в то время как в более глубоких областях 30 поле является полностью однородным и невозможна дифференцированная переориентация. Поэтому известный элемент непригоден для применения в оптическом запоминающем устройстве с высокой 35 плотностью записи.Цель изобретения - повышение плотности записи.Поставленная цель достигается тем, что между прозрачными электродами размещена многослойная структура, выполненная в виде чередующихся слоев из сегнетоэлектрического.и фотопроводникового материалов, причем слои, примыкающие к электродам, выполнены из фотопроводникового...
Логическое запоминающее устройство
Номер патента: 649037
Опубликовано: 25.02.1979
Авторы: Балашов, Нестерук, Пузанков
МПК: G11C 15/00
Метки: запоминающее, логическое
...записи, информация, поступающая на входы 18 входного регистра 14, имеет байтовый формат и заносится по сигналу в управляющей шине 17 во все группы разрядов входного регистра 14, соответствующиегруппам 2 блоков памяти 1, а при выполнении операции считывания, байт информации, считываемый в любой из групп 2,заносится по сигналу в управляющей шине 19 в определенную группу разрядов выходного регистра 16, предназначенную для вывода информации байтового формата. В первом такте на управляюЩую шину 11 стробирования подается сигнал, переводящий все блоки памяти 3 в активное состояние.Во втором такте при выполнении операции записи по сигналам, поступающим на шину опроса 9 и на управляющую шину 17, производится опрос адресноГо сечения блоков...
Ассоциативное запоминающее устройство
Номер патента: 649038
Опубликовано: 25.02.1979
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...адреса первой ячейки областипамяти накопителя 6, выделенной дляинформации, соответствующей 3-муэталону; в разрядах с (Ь + 1) по (Ь + в)-ый - число занятых ячеек вэтой области.В режиме приема информации код поступает на входной регистр 1.Содержательная часть входной информации поступает в накопитель 6Стар ший разряд регистра 1 устанавливает в блоке управления 14 режим прием.Код признака с регистра 1 поступает на вход накопителя 21, в котором одновременно во всех линейках производится сравнение принятого кода призна 45 ка с эталонами - содержимым регистров, образованных триггерами 45 ячеек памяти 36.Сравнение кодов признака и эталонов происходит следующим образом. 5 ОПроизводится последовательное поразрядное сравнение этих кодов,...
Постоянное запоминающее устройство
Номер патента: 649039
Опубликовано: 25.02.1979
Авторы: Волков, Городний, Корнейчук, Миргородская
МПК: G11C 17/00
Метки: запоминающее, постоянное
...в числовом блоке 2, азначения инверсных кодов, за исключением старших разрядов, записываютсяв регистрах инверсных кодов б.На практике при изготовлении матрицы числового блока 2 возникаютдефекты, которые могут совпадать сзаписываемой информацией (нулевойотказ или иметь разные направления с записываемым битом (единичный отказ). Нулевые отказыне оказывают влияния, но для маскирования единичных отказовнеобходимо проинвертировать значениясоответствующих разрядов записываемой информации. Например, если необходимо записать столбец с кодом1110101, и в месте записи первогои второго разрядов в матрице числового блока 2 есть соответственноединичный и нулевойф отказы,то необходимо выбрать такой инверсный код, при котором инвертируется1-ый...
Накопитель для постоянного запоминающего устройства
Номер патента: 649040
Опубликовано: 25.02.1979
МПК: G11C 17/00
Метки: запоминающего, накопитель, постоянного, устройства
...обмотки 4 во внутренних отверстиях сердечников за логический 0.Предложенный накопитель работает следующим образом.В такт считывания по выбранному информационному проводу 2 течет ток считывания. При этом на выходных обмотках 3 считывания возникают импульсы напряжения положительной полярности, соответствующие логической 1, и отрицательной полярности, соответствующие логическому 0С ростом емкости устройства, как правило, растет количество сердечников на инФормационном проводе 2, Это Ведет к возрастанию индуктивности в цепи информационного провода 2. С целью уменьшения индуктивности в цепи выбранного информационного про40 Формула изобретения,Составитель Ю,Розенталькина Техред Э. Чужик; КорректорЛ,Веселовск акто 80 но ен Ра Подписноо...
Накопитель для запоминающего устройства с зарядовой связью
Номер патента: 649041
Опубликовано: 25.02.1979
Автор: Ракитин
МПК: G11C 11/35
Метки: запоминающего, зарядовой, накопитель, связью, устройства
...образованных шинами 4 хранения информации, областями 3 диэлектрика с захватом заряда и полупроводниковойподложкой 1. Выше и перпендикулярношинам 4 сформированы тактовые элект- рроды 5, отделенные от шин 4 вторымизолирующим слоем 6. Электроды 5 переноса "вместе со слоями 2, 6 и подложкой 1 образуют систему связанныхМДП-конденсаторов - регистроз ПЗС,отделенных друг от друга шинами 4.В целом накопитель представляет собойсовокупность ПЗС - регистров, к каждомуэлектроду 5 переноса которого примыкает запоминающий конденсатор, образующий вместе с шиной 4 изолирующую 30область между ПЗС-регистрами.Накопитель работает следующимобразом.Предварительно стирается ранеезаписанная информация, Для этого на 35шины 4 подается отрицательный...
Аналоговое запоминающее устройство
Номер патента: 649042
Опубликовано: 25.02.1979
Авторы: Артемьев, Забелин, Федин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...записи, соединенные с выходами. блока записи, введены вторые ключи и формирователи напряжения, выходы которых соединены с выходами устройства, а входы -649042 формула изобретения аэ 568/4 ЮНИИП ираж 6 дпис филиал ППП Патент с входами интеграторов и через вторые ключи - с информационной шиной.На фиг.1 дана структурная схема устройства; на фиг.2 показаны эпюры напряжений в различных точках устройства: а - напряжение на выходе интегратора, б - сигнал обнуления интегратора; в - выходное напряжение интегратора; г - сигнал записи.Аналоговое запоминающее устройство содержит блок записи 1, шину 2 управления, шину 3 запоминаемого сиг нала, выход 4 блока записи 1. К выходу 4 подключена информационная шина 5, к выходу блока записи подключена...
Аналоговое устройство для хранений и выработки информации
Номер патента: 649043
Опубликовано: 25.02.1979
Авторы: Генкин, Голубев, Скворцов, Шагурин
МПК: G11C 27/02
Метки: аналоговое, выработки, информации, хранений
...После окончания управляющего сигнала ключи 3 и 4 закрываются и устройство переходит в режим хранения.Величина напряжения, запомненная конденсатором 1, передается через повторитель 5 на выход устройства и на первый вход элемента сравнения 9, на второй вход которого подается напряжение с конденсатора 2 через повторитель 8. Конденсаторы 1 и 2 выбираются различной величины, что обеспечивает разные постоянные времени их разряда.В связи с этим разность напряжений, подаваемых на входы элемента 40 сравнения 9, с течением времени начинает возрастать, По достижении порогового значения элемент сравнения 9 вырабатывает управляющий сигнал, запускающий генераторы импульсов 10 45 и 11, обеспечивающие подзаряд конденсаторов 1, 2 импульсами...
Запоминающее устройство
Номер патента: 649044
Опубликовано: 25.02.1979
Авторы: Борисов, Конопелько, Лосев
МПК: G11C 29/00
Метки: запоминающее
...этом вентили 8 и 26 заперты, а сигнал о состоянии элемента памяти матрицы 2поступает с выхода блока считывания9 на первый вход элемента И 28. Навторой вход элемента И 28 подаетсясигнал с выхода 29 блока коррекцииошибки 17. На выходе элемента 2 И-НЕ32 будет нулевой сигнал, если вдефектный элемент памяти 4 записывался нулевой символ, и единичныйсигнал - в противном случае. Сигналс выхода 29 блока коррекции ошибки,поступая на элемент И 28, производит исправление ошибки.В случае, если опрашивается исправный элемент памяти 3, то нулевойсигнал на выходе элемента ИЛИ 19установит на выходе 29 блока коррекции ошибки 17 единичный сигнал, который, поступив на элемент И 28, откроетего для прохождения сигнала с исправного элемента памяти 3,...
Запоминающее устройство
Номер патента: 650101
Опубликовано: 28.02.1979
Авторы: Акушский, Мальцева, Сакун, Сасковец, Шелков
МПК: G11C 11/00
Метки: запоминающее
...генератора 1 устанавливает счетчик 3 в состояние 100 - 1. При этом возбуждается первая шина ДШ, дешифратора 4, которая управляет элементом И 13 блока 6 анализа единичного состояния. При этом элемент И 13 вь 1 деляет импульс, который поступает через элемент ИЛИ 14 блока 6 анализа и элемент И 15 схемы 7 запуска на счетный вход цепи сложен 1 реверсивного счетчика 8 адреса. При совпадении трех сигналов: с первой шины дешифратора 4, с шины Выработка адреса через линию задержки 16 и элемент 17 блока 6, с выхода первого разряда накопителя, который выделяет сигнал только находясь в единичном сос-,о:,;11,первый разряд накопителя находится в нулевом состоянии, то сигнала на вход сче-чика 8 не поступает, и счетчик 8 остается в нулевом...
Элемент ассоциативной запоминающей матрицы
Номер патента: 650102
Опубликовано: 28.02.1979
МПК: G11C 15/00
Метки: ассоциативной, запоминающей, матрицы, элемент
...с помоцью модулятора света, подавая эти переменные ца два сто управляющих входа. Рассмотрим подробнее работу элементав режиме функциональных вычислений,Ассоциативцсс ЗУ условно делится ца дваполя: И-матрицу и ИЛИ-матрицу. В строках И-матрицы записываются элементарные конъюнкции реализуемых функций. Если некоторая переменная входит в элементарную конъюнкцию без отрицания, то в .Соотретствующем элементе И-матрицы записывается код О 1, если с отрицанием 10 Код 00 (г(лгг 11) в И-матрице используется для вцутрснцсго маскирования элемента в тех случаях, когда кон ьюнкцця существенно не з:зцсцт от данной перемен. ной. Это позеолясг хранить функцио в соО 15 20 25 зо 35 40 45 кращенных формах, что значительномсцьшает необходимый объем...
Логическое запоминающее устройство
Номер патента: 650103
Опубликовано: 28.02.1979
Авторы: Гельман, Петров, Спиридонов
МПК: G11C 15/00
Метки: запоминающее, логическое
...информационный вхол второго дополнительного элемента И 50 (для К=1), т. е. из старшего разряда сигнал с выхода межразрядного элемента ИЛИ 49 поступает непосредственно на информационный вход второго дополнительного элемента И 50, при подаче сигнала на изину 46 проходит на вход установки в 1 триггера 48 признака перестановки. В то жс время триггер 47 останется в первонача:п.ном состоятттттт из-за отсутствия сигнала на шине 34.Все вышсттзложеттттое имеет место только в том случае, когда Х)У. Если,У)Х, то лля любого К-го разряда, в котором ху,= =1, существует такой А-разряд (где КгК), в котором хлу,=1, при этом Й-й триггер 43 находится в состоянии 1, и сигнал из т-го разряда пе может пройти на информационный вход триггера 48 перестановки и...
Устройство для считывания цилиндрических магнитных доменов
Номер патента: 651410
Опубликовано: 05.03.1979
Автор: Юров
МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...
Метки: доменов, магнитных, считывания, цилиндрических
...ку с расп осной пле ник поля достаткомность его Наиб нием к для счи как и п женной ЦМД, в электрич достаткоолее, бди изобрете тывания редложен на ней м озбужда еские п м извест Фтроймной эким техническим решению является устройство ЦМД, которое содержит, ное, подложку с располоагнитоодноосной пленкой с ющий и приемный пьезореобразователи 2. Не- ного устройства для считы 6/18-24 (51) М. Кл.651410 Формула изобретения фиг рО-у Составитель Ю. Розенталь Редактор Л. Утехина Техред О. Луговая Корректор М. Заказ 8 5/49 Тираж 680 Подписное ЫНИИПИ Государственного комитета СССР по делам изобретений и открытий3035, Москва, Ж, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4шко поперечной линейно поляризованной...
Способ считывания цилиндрических магнитных доменов
Номер патента: 651411
Опубликовано: 05.03.1979
Автор: Юров
МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...
Метки: доменов, магнитных, считывания, цилиндрических
...этом частотуволны .й и поле анизотропии О элементавыбирают так, чтоЛ- = а,=(Ой + О ),где й, - частота спиновой волны, возбуждаемой в магнитострикционном элементе полем рассеяния ЦМД;- гиромагнитное отношение материала магнитострикционного элемента:О- радиальная составляющая полярассеяния ЦМД.В магнитострикционном элементе возбуждается магнитоупругий резонанс в момент наличия ЦМД на расстоянии от элемента, не более двух диаметров домена.Затем принимают поверхностную акустическую волну и измеряют сигнал как в момент резонанса (что соответствует наличию ЦМД), так и при отсутствии резонанса (что соответствует отсутствию ЦМД) иопределяют величину перепада между уровнями этих сигналов.Предложенный способ основан на том,что при...
Буферное запоминающее устройство
Номер патента: 651412
Опубликовано: 05.03.1979
МПК: G11C 19/00
Метки: буферное, запоминающее
...сброса 6 все триггеры регистра 2 устанавливаются в нулевое состояние, и на выходе элемента И-НЕ 4 формируется нулевой потенциал, который определяет единичный потенциал на выходе элемента И-НЕ 5 (в это время на выходе элемента ИЛИ-НЕ 3 присутствует единичный потенциал, определяемый нулями на сигнальных шинах устройства). С выхода элемента 5 этот единичный потенциал открывает элементы И 1, подготавливая устройство к записи. Входной код виде импульсов единичного уровня, по651412 фесв,с к,,.вВФ- г .Фпая на входы элементов И 1, устанавливает соответствующие разряды регистра 2 в единичное состояние. При,этом на выходе элемента И-НЕ 4 появляется единичный потенциал. Однако единичный потенциал на выходе элемента И-НЕ 5 не исчезает, так как он...
Устройство для стабилизации тока выборки магнитного накопителя
Номер патента: 651414
Опубликовано: 05.03.1979
Авторы: Борисова, Головков, Рыбин, Федоров
МПК: G11C 11/02
Метки: выборки, магнитного, накопителя, стабилизации
...последний содержит измерительный и балластный резисторы и транзистор, база которого соединена с выходом дифференциального усилителя, эмиттер транзистора подключен к измерительному резистору, балластный резистор включен между коллектором и эмиттером транзистора. При этом одни из входов ключей выборки соединены с шиной питания, а другие - с коллектором транзистора,На чертеже изображена принципиальная схема устройства.Устройство содержит дифференциальный усилитель 1, ключи выборки 2 и 3, одни из выходов которых соединены с шиной питания 20 + Е, а другие - с коллектором транзистора 4, включенного по схеме с общим эмиттером, База транзистора 4 подсоединена к выходу усилителя 1, выполненного на транзисторах 5, 6 и резисторах 7, 8,...
Устройство для считывания информации на цилиндрических магнитных доменах
Номер патента: 651415
Опубликовано: 05.03.1979
Авторы: Потапов, Раев, Смирнов
МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...
Метки: доменах, информации, магнитных, считывания, цилиндрических
...6.Место магнитной связи 13 отстоит отдатчиков 11 и 12 на одинаковом расстоянии.ЦМД 14 и 15 находятся соответственнов основном 3 и первой ветви дополнительного каналов 4, ЦМД 16 и 17 находятся во второй ветви 6.Домены 14, 15, 16, 17 содержатся в пластине 1. Резисторы 18, 19, соединенные с датчиками 11, 12 в мостовую схему, находятся вне пластины 1.Устройство работает следующим образом, Работа устройства для считывания информации на ЦМД начинается с момента, когда от непрерывно действующего источника 9 второй ветви 6 в место магнитной связи 13 подходит ЦМД 16. В это время по основному каналу 3 и от делителя 10 по первой ветви 4 продвигается одна и та же информация, которая продвигается симметрично относительно ветви 6, выраженная...
Ассоциативное запоминающее устройство
Номер патента: 651416
Опубликовано: 05.03.1979
Автор: Кирпичев
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...значение 1, вследствие чего ни один из элементов И 8 первой группы также не формирует значение х, а на выходе элемента ИЛИ 35 формируется 0, по которому сигнал с выхода элемента НЕ 34 через элемент ИЛИ 33 поступает на вход элемента 21 задержки, задерживающего данный управляющий сигнал на один такт.. При этом в первом такте обращения ни один из блоков 19 и 20 не срабатывает,так как еще ни одна ячейка не попала в занятую зону, поэтому регистр 16 во все последующие такты обращения остается в нулевом состоянии.Во втором такте сигнал с выхода элемента 21 задержки поступает на первый управляющий вход первого коммутатора 25, через который по сформированному на выходе блока 14 адресу разрешает запись информации через элементы И 30 в...
Трансформаторное постоянное запоминающее устройство
Номер патента: 651417
Опубликовано: 05.03.1979
Авторы: Журавский, Самофалов, Селигей, Тростянецкий
МПК: G11C 17/00
Метки: запоминающее, постоянное, трансформаторное
...согласующего трансформатора.Устройство содержит П запоминающих трансформаторов 1 с обмотками считывания, 2, соединенными с базами транзисторов 3 разрядных усилителей считывания. Коллекторы транзисторов 3 соединены с выходными шинами 4, а эмиттеры подключены к коллектору. транзистора 5 и к выводу резистора 6, другой вывод которого соединен с источником питания + Е, База транзистора 5 соединена с обмоткой считывания 7 согласующего65141 г,СоставитеТехред О. ЛТираж 680 ль Л. това Амусьевая Корректор М. РПодписноеитета СССРи открытийкая наб., д. 4/5од, ул. Проектная, 4 лактор Л. Утехинказ 815/49.НИИПИпо18085,йилнал ПП Государственного коделам изОбретенийосква, Ж-З 5, Рауш-Патент, г. Ужго трансформатора 8, Числовые провода 9 последовательно...
Регистр сдвига
Номер патента: 651418
Опубликовано: 05.03.1979
Автор: Воробьев
МПК: G11C 19/00
...следующим образом.При режиме последовательного приемакода в регистр по входам К триггеры регистра (кроме триггера младшего разряда) устанавливаются в исходное состояние О, амладший разряд регистра (триггер 1, ) - всостояние 1 по входу Я. На вторые входы(3.,)-го и 3-го элементов И 2 подаетсясигнал, соответствующий логической 1.Таким образом, в исходном состоянии регистра на прямых выходах триггеров в1 сигналы соответствуют О, а на инверсных выходах - 1, на выходах (к+1)-го, 20(к+2)-го, (к+3)-го, (к+5)-го,., (Зк - 1)го элементов И 2 сигналы соответствуютО. По синхроимпульсам, подаваемым наС-входы, 1 из триггера первого разряда25последовательно сдвигается Зк-й (к+6)-й,(к+4)-й, (к+2)-й элементы И 3 фактически осуществляют свертку по О, т....
Запоминающее устройство с самоконтролем
Номер патента: 651419
Опубликовано: 05.03.1979
Авторы: Городний, Зеленин, Корнейчук, Ткаченко, Торошанко
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...импульсов через элементы И 22 и 23 соединены с входом дополнительного регистра 13. Кроме этого выход формирователя 21 подключен к триггеру 24. Прямой выход этого триггера, через элемент И 25 соединен с триггером 16, Прямой выход триггера 24, инверсный выход триггера 16 и выход дополнительного регистра 13 подключены через элемент И 26 к коммутатору 6. Выход элемента И-НЕ 9 и второй выход триггера 24 через элемент И 27 подключены ко второму триггеру 16.Запоминающее устройство с самоконтро. и м работает следующим образом.В случае появления в слове двойной ошибки от дешифтатора 3 поступает сигнал, который устанавливает триггер 4 в единичное состояние, и одновременно записывается в дополнительный регистр 13 накопителя. Изменение уровня...