G11C — Запоминающие устройства статического типа

Страница 74

Магнитный запоминающий элемент

Загрузка...

Номер патента: 516098

Опубликовано: 30.05.1976

Авторы: Балашов, Водяхо, Тимофеев, Шумилов

МПК: G11C 11/08

Метки: запоминающий, магнитный, элемент

...д разрядна обмотка - через центральное отверстие. Это упрощает прошивку элемента, тдк кдк в кдж дом отверстии пластины располдгдется л 11 шьодна обмотка. На фиг. 1 показана прош 11 вкя п 1)едлдгдех 10.здпомппд 1 ощего элемента; пд фиг. 2 - граф перехода сердечнпкд выбранного элемента.Мдгннтпый здпом 171 д 1 ощнй элсмс 1;т (ф 1 г. 1) содержит ферритовую пластину 1 с большим крайним и двумя малымп отьерстпям:1. Перемычки, прплега 1 ащие к малым отверстиям, равны по сечению, а перемычка, прилегающая к большому крайнему отверстпо с внешней стороны, имеет более чем в три раза большее поперечное сечение, чем каждая из перемы 516098чек, прилегающих к малому отверстию, Числовая обмотка .2 прошита через центральное и малое крайнее отверстие в...

Магнитный запоминающий элемент

Загрузка...

Номер патента: 516099

Опубликовано: 30.05.1976

Авторы: Балашов, Водяхо, Тимофеев, Шумилов

МПК: G11C 11/08

Метки: запоминающий, магнитный, элемент

...малые отверстия в противоположных направлениях,В предлагаемом элементе каждое отверстие пластины прошито только одной обмоткой.На фиг. 1 показан магнитный запоминающий элемент; на фиг. 2 - граф переходов сердечника выбранного элемента,Магнитный запоминающий элемент (фиг.1) содержит ферритовую пластину 1 с большим крайним и четырьмя малыми отверстиями, расположенными вдоль оси симметрии пластины и разделенными равными по сечению перемычками, разрядную обмотку 2 записи, прошитую через четвертое малое кр айнее отверстие, первую координатную обмотку 3, прошитую через третье малое отверстие, вторую координатную обмотку 4, прошитую через первое и второе малое отверстия в противоположных направлениях и выходную обмотку 5, прошитую через большое...

Магнитный запоминающий элемент

Загрузка...

Номер патента: 516100

Опубликовано: 30.05.1976

Авторы: Балашов, Водяхо, Тимофеев, Шумилов

МПК: G11C 11/08

Метки: запоминающий, магнитный, элемент

...малое крайнее отверстие в противоположном направлении.Конструкция предложенного элемента позволяет получить разнополярные выходные сигналы 1 и О.На фиг. 1 показана прошивка запоминающего элемента, выполненного согласно изобретению; на фиг. 2 - граф переходов сердечника при считывании и записи.Магнитный запоминающий элемент (фиг.1) содержит ферритовую пластину 1 с большим крайним и двумя малымп отвер тпями, расположенными вдоль оси симметрии пластины и разделенными разными по сечению перемычками. Числовая обмотка 2 проходит через малое центральное и два раза через малое крайнее отверстие в противоположном направле 516100нии. Разрядная обмотка 3 записи прошита через крайнее малое отверстие, выходная обмотка 4 - через малое крайнее...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 516101

Опубликовано: 30.05.1976

Авторы: Терзян, Чахоян

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...устапяпливаст счетцпк 8 В нулевос состояние, а также снимает сигналы об ошиб,ке с вторых выходов блока контроля 5, на которых сигналы о первоначальных ошибках сохраняются вплоть до сигнала окончания цикла считывания. При обнаружении ошибки в первом и повторном считывании из накопите 10 15 20 25 30 35 40 45 50 55 60 65 ля 3 блок:; б В Оаботе устройств,. Ис ча 1 В, - К ГОднако, если при повторном считывании т;овь Выдает сигнал ошибки блок 5, то с СГ- чик 8 станяВливяетс 51 сиГнялом От элемента В олоке управления 9 программу записи и сцнтывапия с инвертированием по тому же адресу. При этом блок 9 Временно (до окончания указанной программы) блокирует пергые Выходы блока контроля 5, а на Вторых его выходах сохраняется информация об отказах...

Устройство для контроля блока постоянной памяти

Загрузка...

Номер патента: 516102

Опубликовано: 30.05.1976

Авторы: Борискин, Иванов, Пресняков, Тимашов

МПК: G11C 29/00

Метки: блока, памяти, постоянной

...регистра 1.Предложенное устройство работает слсдуогцим образом,При составлении микропрограмм, хранимых в блоке 3 постоянной памяти, в дополнительный разряд блока 1 заносится единица всякий раз, когда все управляющие сигналы микропрограммного устройства управления должны быть равны нулю. Обычайно это бывает в конце каждой из микропрограмм, но встречаются случаи, когда такая ситуация набл 1 одается в середине микропрограммы. Поскольку все выходы регистра 1 подключены к элементу ИЛИ 4, то на его выходе оказывается единичный потенциал всякий раз, когда один з триггеров регистра находится например, в единичном состоянии. Если обозначить единичное состояние выхода элемента ИЛИ 4 через А, а единичное состояние дополнительного разряда блока 3...

Устройство для контроля матриц памяти

Загрузка...

Номер патента: 516103

Опубликовано: 30.05.1976

Авторы: Голоборщенко, Леневич, Силуянов

МПК: G11C 29/00

Метки: матриц, памяти

...и вторым входами элемента И 14, выход которой подключен к входу блока управления печатью.Устройство работает следующим образом.Блок 6 управления выдает по программе один или несколько циклов запись - считывание информации по всем адресам контро. лирусмой матрицы 10. Записываемая и считываемая информация сравнивается в блоке 5 выявления сбоев, При совпадении записанной и считанной информации на выходе блока выявления сбоев появляется один сигнал, например низкий уровень, он подается на блок 3 управления печатью и блок 4 печати, печатает знак, например , определяющий область работоспособности проверяемой матрицы 10. В случае несовпадения записанной и считанной информации на выходе блока выявления сбоев образуется другой сигнал,...

Временной селектор для магнитного запоминающего устройства

Загрузка...

Номер патента: 517050

Опубликовано: 05.06.1976

Авторы: Гусев, Ермилов

МПК: G11C 7/00

Метки: временной, запоминающего, магнитного, селектор, устройства

...а другой - с выходом согласующего усилителя. Вход дифференцирующей цепочки подключен ко входу формирователя.На чертеже показана блок - схема предлагаемого временного селектора.Временной селектор содержит блок стробирования 1, соединенный с лопческим блоком 2, зле. мент "ИЛИ" 3, один иэ входов которого соединен с выходол логического блока, а другой - с выходом согласующегося усилителя 4, Усилитель 4 и днфференцирующая ВС-цепочка 5 образуют блок кор. рекции. Генератор импульсов опроса 6 последовательно соединен с формирователем 7 опросных, Опрос" ставнтель В, ГордоновТанкред М, Левицкая Ред текина Корректор Н, Ковалева-- т" -Тираж 756 СПИ Государственного комн ло делая изобретен 113035. Москва, Жказ 92 б 1 Подлиснтета Сонета Министровнй н...

Запоминающее устройство

Загрузка...

Номер патента: 517051

Опубликовано: 05.06.1976

Автор: Шведов

МПК: G11C 11/08

Метки: запоминающее

...на выходной шине 12 наводится помеха, аьш 1 втуда которой пропорционально зависит от количестве чисел ЗУ. В результате формиро Щаюе раэряд 1 ого тока раньше адресноГо пОвышает надежность работы усилителей считывания и всего ЗУ.Первый адресьщ щпульс тока, сформированный по амплитуде и длчтельносгп, раснределите лем 13, пройдя выход 14, шину опроса 9 ЗЭ 1 и ЗЭ 2, не изменяя сосожчя "Ор" ЗЭ 1, перемагичивает ЗЭ 2 иэ состояния "1 р" в состояние "Ор", Выходной сигналнаведенньй в выходной шине 12 ЗЭ 2, поступает на усижпель считывания 21, где от усиливается. В вьходной шине 12 33 1 и, следова. тельно, на выходе усилителя 19 сигнал отсутствует.Перед форьированием второго адресного импульса тока подаются сигналы управленя на вход дополиительного...

Запоминающее устройство

Загрузка...

Номер патента: 517052

Опубликовано: 05.06.1976

Авторы: Габбасов, Невольниченко, Скрипко, Толшин

МПК: G11C 19/00

Метки: запоминающее

..."пус той", т.е, во всех разрядах данной выборки.символы нулей. Такая выборка в регистрах 2 на записывается, и на выходе элемента "ИЛИ" 4 сигнала нет.При этом тактовый сигнал ТИ проходит через,элемент "Запрет" 6 на его выход и поступает надругой вход триггера 7, который перебрасывается,и иа его выходе появляется сигнал. Он проходитчерез элементы ".ИЛИ" 10 считывает код числа изсчетчика 8. Признак значимости из блока 11(код 1) поступает иа управляющий вход коммута.тора 12 в качестве сигнала продвижения, На выходекоммутатора 12 появляется сигнал, и код 1101 за.писывается в разрядах первого регистра 3. Сигнал с выхода триггера 7 поступает также через элементзадержки 14 блока 11.Одновременно с выхода элемента "Запрет" 6сигнал через...

Запоминающая ячейка для аналогового накопителя

Загрузка...

Номер патента: 517053

Опубликовано: 05.06.1976

Автор: Егоров

МПК: G11C 27/02

Метки: аналогового, запоминающая, накопителя, ячейка

...1, элемент сравнс.ния 2, инвертор 3, апериодическое звено 4, ключи5 - 11, логический элемент "И" 12, нстопщкн сину.соидального и пилообразного напряжения 13 и 14 ишины управления с напряжепимнОп,ОП +О - О,Х,У,Е,. Ячейка работает следующим образом, 3Напряжение выхода элемента 2 отрицательно, если пилообразное напряжение по абсолютной величине меньше полояапельного напряжения выхода интегратора 1. При нх равенстве сигнал на выходе элемекта 2 становится положительным до конца периода, До этого момента ключи 6, 9 заперты, и интегратор 1 не управляется от звена 4, а звено 4 управляется синусоидальным напряжением через ключи 7, 8, После этого момента ключи 7, 8 зепи.раются напряжением выхода элемента 2 и отрицательным напряжением выхода...

Запоминающее устройство

Загрузка...

Номер патента: 517934

Опубликовано: 15.06.1976

Авторы: Гриц, Светников, Чибисов

МПК: G11C 11/00

Метки: запоминающее

...соответственно. Один из входов вентиля 16 подключен к другому выходу распределителя 13. Один из входов вентиля 17 соединен с шиной пуска 18, а другие входы вентилей 16 и 17 подключены к нулевому выходу триггера блокировки 19, единичный выход которого соединен с шиной блокировки обращения 20. Один из входов этого триггера подключен к другому выходу распределителя 13, а другой вход - к выходу третьего вентиля 21. Входы вентиля 21 через элементы задержки 22 и 23 соединены с шиной 18 пуска и с выходом триггера 15 пуска соответственно.В исходном состоянии триггеры 15 и 19 установлены в нуль, а сигнал с шины блокировки 20 отсутствует. При поступлении сигнала по шине пуска 18 триггер пуска 15 устанавливается в единичное состояние, так как...

Запоминающее устройство

Загрузка...

Номер патента: 517935

Опубликовано: 15.06.1976

Авторы: Лаврентьев, Тимофеев, Шумилов

МПК: G11C 11/06

Метки: запоминающее

...дешифратор 13, выходы которого подключены 30 к формирователям линейных токов 9, и блокуправления 14. Дополнительное оборудование включает дополнительный накопитель 15, схему сравнения 16, выход которой подключен ко входу дополнительного формирователя 17, и разрядный формирователь 18 дополнительного накопителя. Вход этого формирователя подключен к блоку управления, а выход - к разрядной шине записи дополнительного накопителя, Дополнительный накопитель 15 имеет выход в виде двух шин, подключенный ко входу схемы сравнения 16. Одна шина внутри дополнительного накопителя подключена ко всем его линейным шинам, другая - является продолжением разрядной шины записи дополнительного накопителя.Работает ЗУ в три такта - считывание, запись, дозапись...

Магнитный накопитель

Загрузка...

Номер патента: 517936

Опубликовано: 15.06.1976

Авторы: Гогин, Гутин, Красноперов, Салямов

МПК: G11C 11/08

Метки: магнитный, накопитель

...резистор, а формирователь импульсов напряжения соединен через разделительный диод с отрицательной шиной питания и через дополнительный резистор и конденсатор с шиной нулевого потенциала.На чертеже дана схема описываемого накопителя.Многоотверстные ферритовые пластины 1 с разрядными шинами 2 соединены числовыми шинами 3 с кординатными трансформаторами 4 магнитного дешифратора 5. Координатная цепь, содержащая формирователь 6, шины трансформаторов 4, ключи 7 х и 7 у, и шина смещения с резйстором 8 и индуктивным сопротивлением 9 объединены общим источником питания для того, чтобы совпали начала изменений напряжений на координат517936 Составитель Ю. РозентальРедактор А, Пейсоченко Техред Е, Подурушина Корректо бровольская Заказ...

“матричный накопитель для запоминающего устройств

Загрузка...

Номер патента: 517937

Опубликовано: 15.06.1976

Авторы: Мальцев, Нагин, Поспелов

МПК: G11C 11/40

Метки: запоминающего, матричный, накопитель, устройств

...числовые шины столбцов соответственно.Информация записывается в матрицу за два цикла: в первом цикле происходит запись состояния 1 во все транзисторы матрицы, а во втором - избирательная запись состояния О. Запись 1 осуществляется подачей на все числовые шины импульса напряжения определенной полярности, при котором пороговые напряжения всех транзисторов становятся одинаковыми. При этом подложка 17 заземлена. Избирательная запись О осуществляется подачей импульса противоположной полярности на выбранную числовую шину, например первую числовую шину 23 первого столба. При этом вывод подложки 17, невыбранные числовые шины 22, а также разряд, Тюрина Техред Е. Подурушина Корректор Т, Добровольская Рсдакт 723министров СССЙд. 4/5 Изд. М 1430...

Накопитель матричного типа

Загрузка...

Номер патента: 517938

Опубликовано: 15.06.1976

Авторы: Лашевский, Нусинов, Сэйгаль

МПК: G11C 11/40

Метки: матричного, накопитель, типа

...чего происходит искаже 25 ние картины распределения параметров исследуемых элементов накопителя.Целью изобретения является повышение надежности работы устройства, В предложенномустросйтве это достигается тем, что в нем каж 30 дая координатная шина содержит дополнительные контактные площадки, электрическисоединенные между собой.На чертеже представлена схема предложенного устройства.Накопитель образован в виде матрицы, содержащей т строк и а столбцов, с общим количеством т и элементов. Координатные шины строк и столбцов оканчиваются контактными площадками. Контактные площадки на координатных шинах по строкам сгруппированыв к групп по количеству зондов по строкам ив 1 групп по количеству зондов по столбцам:А, - А - й групп координатных шин...

Запоминающее устройство

Загрузка...

Номер патента: 517939

Опубликовано: 15.06.1976

Авторы: Борискин, Везенов, Тимашев

МПК: G11C 17/00

Метки: запоминающее

...накопителя 1. Вторые входы б усилителейсчитывания 2 соединены с выходом усилителя10 мощности 4, вход которого соединен с выходом дополнительного усилителя считывания 3.Вход дополнительного усилителя считывания3 соединен с шиной нулевого потенциала 5.Сигналы считываются из накопителя 1 и15 усиливаются с помощью разрядных усилителей считывания 2, в общем случае не имеющих внутренней обратной связи,Дополнительный усилитель считывания 3выполнен по схеме, аналогичной схеме усили 20 телей считывания 2, и помещен в аналогичные с ними условия.Под воздействием дестабилизирующих факторов (изменение температуры окружающейсреды, наводки на шине нулевого потенциала,25 изменение питающего напряжения и т. п.) напряжение на выходе усилителя 3...

Радиочастотное постоянное запоминающее устройство

Загрузка...

Номер патента: 517940

Опубликовано: 15.06.1976

Авторы: Молодкин, Мухопад, Смолов, Федченко

МПК: G11C 17/00

Метки: запоминающее, постоянное, радиочастотное

...шины к другой, так как количество единиц в 10 коде при групповом кодировании постоянно и не зависит от величины числа. Однако при групповом кодировании информации в предлагаемое ПЗУ, кроме блока распределения сигналов опроса 2 и блока развязки 3 адрес ных шин, должны быть дополнительновведены декодирующие устройства (шифраторы) 7 перевода чисел из группового кода в двоичный позиционный код (ДПК), а каждая адресная шина 4, соединенная с дешифратором 20 (на чертежах не показан), подключена к определенному полосковому кольцевому разветвителю блока распределения сигнала опроса 2, количество развязанных выходов разветвителя постоянно и каждый выход кольцевого 25 разветвителя через числовой блок 1 связан с одним из разветвителей каждого...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 517941

Опубликовано: 15.06.1976

Авторы: Кравченко, Михайлуца

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...Анод стабилитрона 9 схемы стабилизаций 8 подключен к базе транзистора 10 и через гасящий резистор 11 - к шине нулевого потенциала. Катод стабилитрона 9 подключен к плюсовой шине постоянного напряжения, Эмиттер транзистора 10 соединен с эмиттером транзистора 5 и выходом усилителя 1, а коллектор подключен к базе транзистора 6. Резисторы 2 и 3 через масштабирующий резистор 4 подключены к базе транзистора 5. Выход истокового повторителя 13 соединен с выходом аналогового запоминающего устройства.Входной сигнал непрерывно подается на базу транзистора 5. До поступления стробирующего импульса электронный ключ на транзисторе 6 разомкнут, что обеспечивается подключением его базы к шине нулевого потенциала через открытый диод 7 и...

Диодно-трансформаторный дешифратор

Загрузка...

Номер патента: 518802

Опубликовано: 25.06.1976

Авторы: Авакян, Акопян

МПК: G11C 8/10, H03M 7/22

Метки: дешифратор, диодно-трансформаторный

...У 1 с обшей шиной, при этом выходные обмоткй трансформаторов подключены к нагрузкам, . кроме того шины Х "записи" через вторые( рееиоторы ооеинины меыоу собой, е о(иньХ "чтения" через третьи резисторы также ,соединены между собой,Однако известные устройства имеют не.-достаточное быстродействие.Белью изобретения является повышение. быстродействия,2Для этого в дешифратор введены два клююча, прй этом выход одного из них пою-; лючен к точке резисторов, соединенных сшинами Х фзаписифй выход другого к обЙей точке резисторов, соединенных с шинамихчтенияфй а входы их объединены и пор-ючен к бшей шине кл ы оНа чертеже приведена принципиальнаяэлектрическая схема дешифратора, 10Диодно-трансформаторный дешифратор 1, содержит управляюшке...

Каретка для прошивки постоянных наполнителей

Загрузка...

Номер патента: 519758

Опубликовано: 30.06.1976

Авторы: Белогорский, Князев, Ламехов, Минишев, Ямалтдинов

МПК: G11C 5/12

Метки: каретка, наполнителей, постоянных, прошивки

...прошивки постоянных накопителей, содержащая стержень проводоукладчика, связанный кинематически с механизмомЗо отклонения и механизмом вращения, подключенным к электроприводу, и корпус, отл ич а ю щ а я с я тем, что, с целью упрощения каретки, в ней установлена на валу механизма отклонения подвижно вдоль него на шпонЗд ке муфта, а на корпусе связанная с муфтойчерез рычаг программная копирная линейка, муфта имеет пазы, а механизм вращения и корпус каретки - ответные штыри и упругий элемент, расположенный между корпусом и 40 муфтой. Каретка для прошивки накопителей содержит стержень-проводоукладчик 1, шаговыйдвигатель 2, взаимодействующий через зубчатую передачу 3 с блок-шестерней 4 механизма 5 вращения, Блок-шестерня свободнопосажена на...

Многоуровневое запоминающее устройство

Загрузка...

Номер патента: 519759

Опубликовано: 30.06.1976

Авторы: Попов, Цаплин

МПК: G11C 11/063

Метки: запоминающее, многоуровневое

...6.Г 1 ри воздействии на сердечник импульсатока, длительность которого меньше времени переключения сердечника, процесс переключе ния заканчивается вместе с окончанием импульса и сердечник оказывается в некотором промежуточном состоянии намагниченности. Это состояние зависит как от амплитуды, так и от длительности импульса тока. При соответствующих временных соотношениях между длительностями импульса тока и процесса переключения, а также фиксированной амплитуде импульса тока получается возможность задать число устойчивых промежуточных состояний. На фиг. 2, 3, 4 рассмотрен случай, когда это соотношение подобрано таким образом, что импульс тока переключает примерно /з магнитного потока, где 7 - адресные, 8 - разрядные импульсы...

Накопитель для полупостоянного запоминающего устройства с электрической перезаписью информации

Загрузка...

Номер патента: 519760

Опубликовано: 30.06.1976

Авторы: Бублик, Дариевич, Кролевец, Невядомский, Орлов, Радугин, Сидоренко, Хцынский

МПК: G11C 17/00

Метки: запоминающего, информации, накопитель, перезаписью, полупостоянного, устройства, электрической

...информации, записанной в запоминающих МДПтранзисторах матрицы накопителя, осуществляется подачей положительных импульсов перезаписи по всем адресным шинам 2 строк накопителя.Для уменьшения напряженности электрического поля в областях сток - затвор, исток - затвор запоминающих транзисторов, их истоковые и стоковые области заземляются через транзисторы 5, 6 блокировки, на затворы которых по шине 4 подается напряжение логи- чекой 1 синхронно с импульсом стирания. При этом все запоминающие транзисторы выбранной строки накопителя одновременно устанавливаются в состояние логического О.Записывается информация избирательно, т. е. логическая 1 может быть записана в какой-либо транзистор выбранной строки без искажения информации и других...

Запоминающее устройство

Загрузка...

Номер патента: 519761

Опубликовано: 30.06.1976

Авторы: Смирнов, Софийский

МПК: G11C 19/00

Метки: запоминающее

...разрядные шины 7, дешифратор 8, сумматор 9, элементы И 10 по количеству ячеек 2. Входы сумматора 9 подключены к выходам счетчика 4 и шинам 5, выходы - к входам дешифратора 8, а вы ходы дешифратора - к управляющим входам соответствующих элементов И 10, входы которых соединены с ячейками 2, а выходы - с блоками 6.Работает устройство следующим образом.15 В случае отсутствия обращений к запоминающему устройству информация, записанная в запоминающих ячейках 2 кольцевых сдвиговых регистров 1, потактно сдвигается со скоростью, определяемой частотой работы ге нератора 3.При обращении к запоминающему устройству код адреса, поступающий по шинам 5, складывается с текущим значением счетчика 4 при помощи сумматора 9. Полученный сум марный код...

Запоминающая ячейка для регистра сдвига

Загрузка...

Номер патента: 519762

Опубликовано: 30.06.1976

Авторы: Золотаревский, Некрасов, Сидоренко, Ткачук

МПК: G11C 19/28

Метки: запоминающая, регистра, сдвига, ячейка

...через малое внутреннее сопротивление генератора первых тактовых импульсов. Прп этом уровень О на информационном входе 8 схемы не влияет на состояние триггера, Уровень 1 может открывать транзистор 6, однако, первый диод 13 ограничивает ток потребления от генератора вторых тактовых импульсов при открытом первом переключающем транзисторе 2, что исключает ложпь.е срабатывания схемы при записи информации,519762 Составитель Г, Веременкоедактор И. Грузова Текред А. Каиышникова Корректор Т. Добровольска Изд.1430Государственног по делам пзо3035, Москва, 71( Тираж 723 комитета Совета Минпст бретений и открытий 35, Раушская иаб., д. 4 аказ 1556/17ЦНИИП Подп испоСССР нпография, пр. Сапунова 1)СЛП Н 2 Г)Ерву)О ТЯКТОВ) Ю Шипу 10 ГдГ)Н...

Запоминающая ячейка для регистра сдвига

Загрузка...

Номер патента: 519763

Опубликовано: 30.06.1976

Авторы: Зуб, Маленцов, Семенович

МПК: G11C 19/28

Метки: запоминающая, регистра, сдвига, ячейка

...питания дополнительное напряжение на затвор зарядного транзистора 1. При наличии на входе 9 логической единицы и на шине 10 импульса питания транзисторы 1 и 2 открываются и на выход 16 первого каскада ячейки передается логическая единица. После окончания действия импульса на шине 10 транзистор 2 закрывается и на емкости выхода 16 хранится логическая единица. При поступлени;л импульса на шину 13 питания, разрядный транзистор б открывается, емкость выхода 15 ячейки разряжается на шину 14 нулевого потенциала и на выходе 15 устанавливается логический нуль (напряжение меньше порогового напряжения МДП-транзистора). С приходом импульса на шину 11 питания конденсатор 8 передает на затвор транзистора 4 дополнительное напряжение,...

Циклическое запоминающее устройство

Загрузка...

Номер патента: 519764

Опубликовано: 30.06.1976

Авторы: Баранов, Данченко, Лисинецкий, Мороз

МПК: G11C 21/00

Метки: запоминающее, циклическое

...накопителе 1 и вырабатывает сигнал, поступающий на один пз входов сумматора 4 и разрешающий: в первом случае перепись информации, имеющейся в накопителе, во втором - изменение кода времени хранения на число един;щ, задаваемых извне через одни входы сумматора 4. По импульсу переписи, вырабатываемому блоком 2 синхронизации, информация, содержащаяся в накопителе 1, и новый код с выходов сумматора 4 записываются в первые ячейки накопителя. На выходе накопителя записанная информация появляется вновь через промежуток времени, определяемый числом ячеек накопителя и тактовой частотой,)1 Г 64 Ф о р м ул и изоб ретсния Составитель А. ВоронинТехред А, Камыпникоаа Корректор Т. Добровольская Рсдсктор И, Груаова чвк" 1556 19 Иад. Ле 1430 Тираж 723...

Аналого-динамическое запоминающее устройство

Загрузка...

Номер патента: 519765

Опубликовано: 30.06.1976

Авторы: Вишневский, Немировский, Ходак

МПК: G11C 27/00

Метки: аналого-динамическое, запоминающее

...времени задержки элемента 2, сигнал появится ц выходе этого элемента в топке /1 ц переключит триггер управления 17 в противоположное остояцне, в результате чс:о входной формирователь будет закрыг для прохокдения сигнала. Таким образом, ня вход элемента заде;жки 2 через вхо,Но 1 фо 1 мировате 1 ь 1 могут поступать сгналы, дггс,г Ность кэгорях меньше времеПи зяд=ржки т. Если на первый вход входного формирователя 1 воз"," и "тву"т игц" г ""т ".т и превышающей т, д цепи, содержащей элементы задержки 2, 3, аттецюатэр 4, усилитель 5, фоомцру 10 щп 1 каска;1 6, бугст циркулирОВять сть и лсдусмого нспегОди Сскогс сигналя, длительность которой равна Лт.В результте перек,г 1 очецця твцг;сря управления в состояние, црэт 51 вэпо.гож:эе иходцо...

Устройство для контроля ферритовых матриц оперативной памяти

Загрузка...

Номер патента: 519766

Опубликовано: 30.06.1976

Авторы: Балашов, Гебгарт, Петрушина, Шумилов

МПК: G11C 29/00

Метки: матриц, оперативной, памяти, ферритовых

...блока 3 поступают сигналы с выходных шин матрицы 12.Блок 4 предусмотрен для регистрации результатов проверки матрицы.Регистр 5 числа служит для хранения во время записи информации, сформированной в блоке 6 управления кодом числа.Блок 6 используется для формирования кода числа во время записи в различных режимах работы устройства,Блок 7 необходим для выработки временной последовательности сигналов, управляющих разрядными токами в первых двух циклах проверки матрицы, а также для выработки кода числа, переменного в зависимости от адреса, к которому проводится обращение.Блок 8 предназначен для выработки временной последовательности адресных и разрядных токов испытательной программы в третьем цикле проверки матрицы.Блок 9 служит для...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 519767

Опубликовано: 30.06.1976

Авторы: Городний, Корнейчук, Небукин, Слипченко

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...из регистра 11 через эле менты ИЛИ 12 записывают обратный код считанного числа и считывают его на регистр 9. Таким образом, на регистрах 9, 11 будут находиться соответственно обратный и прямой коды числа, считанные из отказавшей ячейки. 40Блок 20 по совпадению содержимого одноименных разрядов регистров 9, 11 определяет отказавшие разряды ячейки накопителя 1 и запоминает позиции отказавших разрядов, Преобразователь 19 запрещает запись разря дов резервного адреса в разряды регистра 11, соответствующие отказавшим разрядам ячейки накопителя 1, обеспечивая развертку (распределение) адреса по разрядам регистра 11, которым соответствуют исправные разряды 50 ячейки. Для иллюстрации изложенного рассмотрим пример.Допустим, в ячейку,...

Накопитель для оперативного запоминающего устройства

Загрузка...

Номер патента: 520619

Опубликовано: 05.07.1976

Авторы: Гогин, Станина

МПК: G11C 11/04

Метки: запоминающего, накопитель, оперативного, устройства

...отверстиях несущих плат 1 рицами возбуждения 11. Не-о накопителя является низкая помехозащищенность.Наиболее близким техническим решениемк данному изобретению является накопитель 5для ОЗУ, который содержит, как и предложен.ный стержни с магнитным покрытием, расположенные в отверстиях несущих плат, рай, деленных экрвццруюшим магцитцым слоем,и расположецць;е ца цесуцих платах шины Зттвозбуждения 12 1,Недостатком известного накопителя является малая плотцость записи информации.Белью изобретения является повышениетцтотности записи ицфор иапци в накопителе. я ны возбуждести контура экранирую 3). Шины в ожное напра тий 4 ряда, ци 5 с маги: ВЖОбХЗФнОй онана н соОеннне оеаероеннн рана вюеФ о р и р а а е е о б р е е е а н а1 от противоположные...