G11C — Запоминающие устройства статического типа
Формирователь импульсов записи
Номер патента: 1297114
Опубликовано: 15.03.1987
Авторы: Груданов, Сидоренко, Хоружий
МПК: G11C 5/02
Метки: записи, импульсов, формирователь
...равногоЧ . которое через последующие цепи дешифрации битовых шин передается на стоковую область выбранной ячейки памяти в накопителе ЗУ. Таким образом, напряжение записи на стоковых областях ячеек памяти накопителя ЗУ ограничивается на уровне напряжения Ч, которое определяется напряжением начала лавинного пробоя р - и перехода стока транзистора 12, и как следствие исключается работа ячеек памяти накопителя в области лавинного пробоя.Однако в накопителе реального ЗУ может иметь место разброс величины напряжения лавинного пробоя для различных ячеек памяти, что связано с различием таких структурных параметров как длина и ширина канала, толщина изолирующих окислов, которые в значительной степени влияют на величину напряжения лавинного пробоя...
Буферное запоминающее устройство
Номер патента: 1297115
Опубликовано: 15.03.1987
Авторы: Веселовский, Гриц, Маслеников, Светников
МПК: G11C 19/00
Метки: буферное, запоминающее
...накопителя 1. В то же время выходной сигнал 63 триггера 73 операций блока 4 разрешает поступление на адресные входы всех накопителей 11., кода адреса записи с выходов счетчика 6 адреса записи и младших разрядов адреса записи со вторых информационных выходов 45 первого блока 10 формирования номеров накопителей. В конце цикла записи блок 4 управления формирует сигнал 42 Модификация текущего номера накопителя при записи, поступающий на трегий 42 и четвертый 43 управляющие входы первого блока 10 формирования номеров накопителей. В результате этого следующий элемент строки записывается в следующий накопитель 1 по адресу, отличающемуся от предыдущего на величину объема зоны канала, равную восьми для случая, когда строка содержит 4096...
Устройство для сдвига информации с контролем
Номер патента: 1297116
Опубликовано: 15.03.1987
МПК: G11C 19/36, G11C 29/00
Метки: информации, контролем, сдвига
...на второй вхд блока 5 с выхода блока 3 элементов И. На третий вход блока 5 с выхода элемента И 7 подается сигнал, учитывающий четность вдвигаемых единиц при выполнении в устройстве арифметического сдвига вправо. Этот сигнал ра 1297116вен единице только в том случае, когда в устройстве выполняется арифметический сдвиг вправо на нечетное число разрядов отрицательного числа (в этом случае на входах 13, 14 и 17 устройства присутствуют единичные сигналы). На выходе блока 5 образуется значение предсказываемой четности результата.С помощью первого блока 4 сложения по модулю два осуществляется формирование фактических четкостей для групп разрядов (например, байтов) выходной информации блока 1 сдвига. Значения этих четностей подаются на выход 19...
Оперативное запоминающее устройство с обнаружением ошибок
Номер патента: 1297117
Опубликовано: 15.03.1987
Авторы: Бобров, Кулик, Попов, Унтилов
МПК: G11C 29/00
Метки: запоминающее, обнаружением, оперативное, ошибок
...3 и задним фронтом запускает его. При этом на первом выходе блока 3 вырабатывается сигнал Запись 1, с помощью которого в блоки 7 происходит запись инверсного числа 010, гак как элементы И в И 6 оказываются открытыми для прохождения сигналов с инверсных выходов триггеров 12 регистра 8что легко проследить по чертежу, при этом на регистре 1 сохраняется код первого адреса).После прохождения сигнала Запись 1 на втором выходе блока 3 вырабатывается сигнал Считывание 1, с помощью которо 1 О 1 с 2 ц 25 0 го происходит считывание из блоков 7 в регистр 9 инверсного числа 010,аким образом в регистрах 8 и 9 записываются соответственно числа 10.1 и 010, которые поступают на входы блока 10, в котором производится сложение по модулю два этих...
Устройство для записи и контроля программируемой постоянной памяти
Номер патента: 1297118
Опубликовано: 15.03.1987
МПК: G11C 29/00
Метки: записи, памяти, постоянной, программируемой
...в регистр 5 данных. В информационной части кода операции ЭВМ выдает на общую шину адрес проверяемой ячейки постоянной памяти. Сформированный блоком 4 управления тактирующий сигнал фиксируется в регистре 5 данных.Второе обращение - ввод(вывод. В адресной части кода операции указана команда Запись в регистр адреса памяти, по которой полный адрес выбранной ячейки постоянной памяти из регистра 5 данных переписывается в регистр 15 адреса программируемого блока постоянной памяти, старшая часть адреса поступает далее на входы дешифратора 14 чтения программируемого блока 18 постоянной памяти для выборки определенной линейки матрицы 19 элементов постоянной памяти.Третье обращение - ввод. В адресной части кода операции указана команда Разрешение...
Запоминающее устройство с самоконтролем
Номер патента: 1297119
Опубликовано: 15.03.1987
Авторы: Габсалямов, Лашевский, Шейдин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...от состояния накопителя 1. Таблица 1 получена в предположении наличия только одного дефекта по двум разрядам одноименных адресов.При считывании информации на входы устройства поступает код адреса по входу 28, сигнал Пуск на вход 30, сигнал Считывание на вход 32, Первый триггер3 через второй элемент ИЛИ 16 устанавливается в состояние, соответствующее первой половине накопителя 1. Второй триггер 14 через пятый элемент ИЛИ 19 устанавливается в положение Считывание. Запись информации в регистр адреса происходит по переднему фронту сигнала Пуск. На втором 1 О управляющем входе накопителя 1 появляется сигнал Пуск накопителя через интервал времени, определяемый третьим элементом задержки 22 и третьим элементом ИЛИ 17.Информация из...
Запоминающее устройство с исправлением ошибок
Номер патента: 1297120
Опубликовано: 15.03.1987
Автор: Урбанович
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...разноименных разрядах разных БИС (в обоих случаях общее число ошибок не больше Ь), то на выходе элемента ИЛИ 17 появляется единичный сигнал, который через элемент И 15 устанавливает на управляющем входе коммутатора 5 сигнал, который устанавливает на входах 3 накопителя 1 инверсное по отношению к считанному кодовое слово, которое записывается в те же ячейки накопителя. Затем производится контрольное считывание инверсного кодового слова, которое в блоке 8 сравнивается со считанным ранее (прямым кодовым словом). Состояние регистра 7 не кзменяется, На выходах 21 блока 8, соответствующих отказавшим разрядам, будут единичные сигналы, поскольку даже при записи в отказавшую ячейку инверсного сигнала ее логическое состояние не изменится. Если...
Запоминающая матрица
Номер патента: 1298798
Опубликовано: 23.03.1987
Авторы: Олейник, Толочек, Яблонский
МПК: G11C 5/02
Метки: запоминающая, матрица
...пазам 7. Боковые стенки 3 с отверстиями 4 для проводов 9 записи выполнены в виде прямоугольных планок2 с посадочными отверстиями 13 вдоль их продольной оси. Планки 12 посадочными отверстиями 13 насажены на установочные шипы 1 опорных планок 2 и жестко скреплены с ними, например склеиванием поверхности установочных шипов1 с поверхностью посадочных отверстий 13 или оплавлением выступающих из посадочных отверстий 13 концов установочных шипов1, с образованием Н-образных изоляционных обойм. Биаксы 5, заполняющие сквозные пазы 7, образуют в каждом из них ряд, Зазоры между этими рядами из биаксов 5 гарантируются за счет выполнения сквозных пазов 7 в опорных планках 2 с определенным шагом. При этом зазор между указанными рядами из биаксов...
Устройство управления блоками памяти
Номер патента: 1298799
Опубликовано: 23.03.1987
Авторы: Дрель, Мугинштейн
МПК: G11C 7/10
...и поступаю щий через элемент И 26 на вход сброса регистра 23. После приема адреса на ре 1298799гистр 23 на входах блока 24 сравнения оказываются одинаковые сигналы, что приводит к появлению на его выходе единичного потенциала, поступаюгцего на вход 10 блока 4 синхронизации.Разрядность регистра 23 и соответственно количество разрядов, поступающих с регистров 23 и 14 на входы блока 24 сравнения. определяются числом разрядов в адресе, необходимых для задания различных номеров блоков памяти, к которым осушест- О вляется обращение. Например, при наличии в группе выходов 8 блоков памяти емкостью по 8 К слов каждый для задания номера, при шестнадцатиразрядном адресе, достаточно трех старших разрядов адреса.По сигналу на выходе 20 блока 4...
Запоминающее устройство
Номер патента: 1298800
Опубликовано: 23.03.1987
Авторы: Бостанджян, Жигалов, Перельмутер
МПК: G11C 11/00
Метки: запоминающее
...информация с выходов 48 и 49 выходного регистра 40 поступает на выходы запоминаюцего устройства без коррекции, гго позволяет, в случае необходимости, сравнивать в процессоре, который использует предлагаемое запоминающее устройство, зписывасхую и транслируемую информацию, что дает возможгость проверять информационные цепи.Сигнал с отвода 111 элемента 107 задержки через выход 5 блокауправления поступает ца вход 75 формирователя 74 и далее ца вход 99 элемента 2 И 98, но ца выход этого элемента оц не проходит, так как на входе 100 элемента 2 И 98 присутствует заирецающий уровень, поступивший туда с второго выхода 69 регистра 66 команд через вход 76 формирователя 74. В режиме -(тонне на входы 2 - 24 регистра 20 адреса поступает код адреса,...
Шифратор
Номер патента: 1298801
Опубликовано: 23.03.1987
МПК: G11C 11/06, H03M 7/28
Метки: шифратор
...элемент И 23 на вход реверсивного счетчика 24, который производит суммирование или вычитание входных импульсов в зависимости от сигналов, выдаваемых. дополнительным шифратором 26. Дополнительный дешифратор 26 настроен на два состояния, реверсивного счетчика 24, соответствующих числам О икаПри числе, равном 0, дополнительный, дешифратор 26 выдает сигнал на реверсивный счетчик 24, обеспечивающий суммирование входных импульсов, а при числе, равном 1 - вычитание входных импульсов из результата, зафиксированного в реверсивном счетчике 24. , соответствует максимальной величине уровня напряжения, выдаваемого цифроаналоговым преобразователем 25. Коды числа, фиксирующиеся реверсивным счетчиком 24, выставляются на выход шифратора с шины 33...
Шифратор
Номер патента: 1298802
Опубликовано: 23.03.1987
МПК: G11C 11/06, H03M 7/22
Метки: шифратор
...отсутствуют. Прохождение подряд трех опорных импульсов обозначает, что пропал импульс в сигнальной последовательности, при этом единица в регистре 2 сдвигается до третьего разряда, следующий опорный импульс вызывает появление сигнала и на четвертом разряде, что идентифицируется как снятие сигнальной последовательности, так как сбой в виде пропадания двух импульсов подряд маловероятен.Прохождение подряд двух сигнальных импульсов вызывает появление сигнала на выходе второго разряда регистра 3 и идентифицируется как сбой в сигнальной последовательности в виде появления лишнего импульса так как в контрольно-поверочной аппаратуре могут быть использованы известные способы обеспечения малой вероятности сбоев.Сигнал о наличии сигнальной...
Полупроводниковое запоминающее устройство
Номер патента: 1298803
Опубликовано: 23.03.1987
Авторы: Алексеев, Барановская, Ковалев, Кугутов, Петропавловский, Росницкий, Савельев, Степанян
МПК: G11C 17/00
Метки: запоминающее, полупроводниковое
...сигнал блокировки записи корректирующего кода. В этом случае с выхода элемента НЕ 5подается сигнал на пятые входы блоковпамяти, разрешающий запись в них корректирующего кола, Это обеспечивает возможность контроля тех частей блоков 1 памяти, где хранятся коды коррекции за счеттого, что появляется возможность сохранить код коррекции в накопителях от предыдущей записи, изменяя при этом кодчисла последующей записи, а затем, анализируя результат коррекции нового кодачисла, определить правильность их функционирования, Таким образом организован аппаратный контроль корректирующего кода,расширена возможность контроля накопителей,Надежность функционирования полупроводникового запоминаюгцего устройства повышена и за счет особой организации...
Регистр сдвига
Номер патента: 1298804
Опубликовано: 23.03.1987
Авторы: Подколзин, Подкользина
МПК: G11C 19/00
...ЯП в потактном режиме, этот сигнал поступает на управляющие входы элементов И 20 и 21, обеспечивая параллельное соединение друг с другом первого и второго триггеров во всех ЯП. На входы 1 и 12 поступают импульсы обеих тактовых последовательностей.По такту Т входная информация поступает на входы 2 левых ЯП. Проходя через элементы И 15, ИЛИ 23, она запоминается триггерами 26 ячеек памяти первого столбца матрицы.По такту Т 2 на входы 2 левых ЯП поступают вторые разряды входной информации. Проходя через элементы И 20, ИЛИ 24, эти разряды запоминаются триггерами 2 ячеек памяти первого столбца матрицы. Кроме того, информация, хранящаяСя на триггерах 23 первых ЯП, проходя через эле. менты И 21, ИЛИ 25 ячеек памяти первого столбца матрицы,...
Регистр сдвига единичного кода
Номер патента: 1298805
Опубликовано: 23.03.1987
МПК: G11C 19/36
Метки: единичного, кода, регистр, сдвига
...потенциалом с инверсного выходя Ю-триггера первого разряда, т.е. с выхода элемента И - НЕ 3, а конденсатор 13 таким образом остается перезаряженным, причем потенциал выхода элемента И - НЕ 2 разблокирует для последующего срабатывания элемент И - -НЕ 4 второго разряда.При поступлении второго положительного импульса по шине 1 О переходит в единичное состояние триггер на элементах И - НЕ благодаря импульсу, действующему на выходе элемента И - НЕ 4, длительность которого определяется перезарядом конденсатора 14 через коллекторные резисторы элементов И - НЕ 5 и 6 аналогично перезаряду конденсатора 13 че рез коллекторные резисторы элементов И -НЕ 2 и 3 первого разяда.При поступлении третьего положительного импульса по шине 10 в...
Регистр сдвига
Номер патента: 1298806
Опубликовано: 23.03.1987
Авторы: Копыл, Рева, Торчинский, Утяков
МПК: G11C 19/28
...такого же напряжения заряжаетсязатвор транзистора 11 (узел в). Детектирование состояния заряда конденсатора 4последнего элемента памяти происходит вовремя спада импульса Ф 2, В первом случае(при отсутствии заряда) транзистор 8 открытнапряжением вольтдобавки и узел разряжается через транзистор 8 одновременно соспадом напряжения Ф 2. При этом в начальной стадии процесса транзистор 11 экранирует узел ь от тактового напряжения Ф 2, не позволяя разряжаться затвору транзистора 8. В конечной стадии процесса запирается транзистор 9 и, следовательно, протекание тока в цепи транзисторов 11 и 9 невозможно.Во втором случае, если информационный заряд достаточен для того, чтобы компенсировать величину вольтдобавки до такой степени, что...
Устройство для укладки кодовых жгутов в накопитель постоянной памяти
Номер патента: 1300556
Опубликовано: 30.03.1987
МПК: G11C 5/12
Метки: жгутов, кодовых, накопитель, памяти, постоянной, укладки
...распределителя высокочастотных колебаний. На пластине закреплен набор стержней 5, ориентирующих матрицу накопителя (паблон) 6 и пьезокерамические вибраторы , связанные с высокочастотным блоком питания 8.Б верхней части матрицы установлены конусообразные колпачки 9, на которые надетыкладынаемые кодовые жгуты 10, поджатые грпжимной рамкой 11.Устройство работает следующим образом.,Чля укладки кодовых жгутов 10 в матрице накопителя 6 последнюю ориентируют посредством стержней 5 и закрепляют на основании 1.Затем на конусообразные колпачки 9 надевают укладываемые кодовые жгуты 10 и накладывают прижимную рамку 11. После этого подается питание на вибратор 2, который приводит основание 1 в колебательное движение низкой частоты и питание на два...
Устройство для прошивки запоминающих матриц
Номер патента: 1300557
Опубликовано: 30.03.1987
Авторы: Кирлаускас, Рагульскис, Судинтас, Федаравичюс
МПК: G11C 5/12
Метки: запоминающих, матриц, прошивки
...противоположную направлению прошивки (справа налево по чертежу). В промежуток времени, когда вибраторы 5 (уь уъ ., у) совершают колебательное движение в вертикальном направлении, сила трения между прошивающим проводом 9 и ферритовыми сердечниками 7 значительно уменьшается. Поэтому при упомянутом движении (справа налево) шаблона 6 прошивающий провод 9 на определенный шаг, соответствующий амплитуде низкочастотных колебаний, пронизывает ферритовые сердечники 7. В течение следующего полупериода низкочастотных колебаний, когда платформа 4 с шаблоном 6 совершают перемещение в сторону прошивки (слева направо) по команде блока управления 13, блок 12 прекращает подачу высокочастотных сигналов к вибраторам 5 (уьуу), К тому же подача этих...
Устройство для прошивки трехпроводных матриц цифровых накопителей
Номер патента: 1300558
Опубликовано: 30.03.1987
Авторы: Острась, Рагульскис, Федаравичюс
МПК: G11C 5/12
Метки: матриц, накопителей, прошивки, трехпроводных, цифровых
...работает следующим образом.С помощью струй сжатого воздуха (не показаны) ферритовые сердечники 5 сдуваются по координатным проводам 4 в сторону кареток 6 с магнитными головками и под действием создаваемого ими магнитного поля фиксируются и ориентируются сверху прорезей упомянутых кареток. Затем от блока управления устройства прошивки осущест - вляется управление выполнением операции прошивки координатным и разрядным проводами. Справа прошива ются координатным проводом сердечники 5, установленные сверху правых кареток 6 (рис. Зб). После прошивки этого ряда опять с помощью гнетов 12 провод надавливается вниз, образуется его запас и проводится отрезка.Для проведения прошивки разрядным проводом ферритовые сердечники с помощью диамагнитных...
Устройство для считывания цилиндрических магнитных доменов
Номер патента: 1300559
Опубликовано: 30.03.1987
Авторы: Кузнецов, Матвеев, Шотов
МПК: G11C 11/14
Метки: доменов, магнитных, считывания, цилиндрических
...3 сигнал полокителягой полярности устанавливает регистр данных 11 в состояние логической , Нри этом схема выбора компараторов обеспечивает выбор дополнительного компаряторя 9. Если на входе компяратора сигнал отсутствует (ЦМД присутствует о 11 новременно В датчиках 1 и 4 или 2 и 3 или щобгце отсутствует), то в регистре данных1 Охраняетс 51 предыдущее состояние, а иг появлении ЦМД В датчиках 2 или 4 т. е.с приходом сигнала отрицательной полярности, регистр данных1 переходит в состояние,гогицеского О, а блок выбора ком 8 подк;ггочяег ко вход, реИстралапых 1 компаратор 7.Госледовательность появлен и я ЦМД в д 1 тчикях сле 1 ующгя.Внгчггге ЦМД из первого капала вывода проходит рабочий датчик 1, а затем в следуюпем акте он появляется в...
Способ определения числа слоев в доменосодержащей пленке
Номер патента: 1300560
Опубликовано: 30.03.1987
Авторы: Дудоров, Логунов, Рандошкин
МПК: G11C 11/14
Метки: доменосодержащей, пленке, слоев, числа
...предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к микроэлектронике и вычислительной технике и может быть использовано.для неразрушаюшего контроля качества материалов с цилиндрическими магнитными доменами.Цель изобретения - повышение чувствительности и точности определения числа слоев в доменосодержащей пленке. Способ осушествляют следующим образом.На доменосодержашую пленку, намагниченную до насыщения постоянным магнитным полем, воздействуют импульсным однородным полем обратной полярности и, увеличивая амплитуду импульсного магнитного поля Н до величины, превышающей эффективное поле анизотропии доменосодержашей пленки Нкэ, регистрируют (например, фотоэлектрическим способом) зависимость обратной величины...
Канал для продвижения цилиндрических магнитных доменов
Номер патента: 1300561
Опубликовано: 30.03.1987
Автор: Хавич
МПК: G11C 11/14
Метки: доменов, канал, магнитных, продвижения, цилиндрических
...для продвижения ЦМД.Каььал для продвижения ЦМД содержит магнитоодноосную пленку 1, на которойпоследовательно расположены пермаллоевыеэлементы 2 в форме несимметричных полудисков, у которых приемные перемычки3 выполнены большей длины, чем передающие перемычки 4, и расположены под углом я=43 - 47 к оси канала, причем зазор о между смежными несимметричными 5полудисками 2 равен среднему значениюди ам етра ЦМД г.Указанное расположение элементов 2 поотношению к оси канала позволяет минимизировать расстояние между приемной 3 ипередающей 4 перемычками, которое в данном случае равно ширине зазора о (илидиаметру ЦМД д), что примерно в 1,8 раза меньше, чем в прототипе. В результате этого градиент магнитных нолей рассеивания увеличивается в 1,8...
Блок управления полем подмагничивания для доменной памяти
Номер патента: 1300562
Опубликовано: 30.03.1987
Автор: Статейнов
МПК: G11C 11/14
Метки: блок, доменной, памяти, подмагничивания, полем
...памяти.На чертеже изображена блок-схема предлагаемого устройства.Блок управления полем подмагничивания для доменной памяти содержит дешифратор 1, выходы которого подключены к управляющим входам формирователей 2 - 2 и 3 - 3, выходы которых подключены к одним выводам соответствующих резисторов 41 - 42 вторые выводы которых объединены и являются выходом блока управления. Вход дешифратора 1 подключен к выходу аналогоцифрового преобразователя 5, входы которого являются входами блока,Выход блока управления соединен с одними выводами г-катушек 61 - 6 микросхем доменной памяти 7 - 7, другие выводы которых соединены с шиной нулевого потенциала. Выходы микросхем 71 - 7 соединены с входами усилителей считывания 8 - 8 д и соответствующими входами...
Программируемое постоянное запоминающее устройство
Номер патента: 1300563
Опубликовано: 30.03.1987
Авторы: Гладштейн, Комаров, Тверецкий
МПК: G11C 17/00
Метки: запоминающее, постоянное, программируемое
...о том, что испробованы все варизцтц коррекции и, слс- ЛОВаТЕЛЬНО,;53 ПИСЬ ЛЗ ИНОГО ЧдСИВс 1 В Лдцное ПГ 1 ЗУ 8 невозможна. В эточ случае исполняется про раях)3 3 блок 51, в хогс котОРОГО В РсГистР 1 с) Вы Воля ВыволитсЯ слово, обеспсчивдюпс свече 1 ис ицлик 1 т)р 1 Бряк в грхппс элсмсГСОВ 16 инлик;псин. В эточ случае 1111 ЗУ 8 признагЯ бр;1 кО- ванным и лолжцо быть з 11)ццс) лругич.Если же корректируюцсс сг)си)с) цс р;1 вно 111, то проверены ц Все Взризцтц коррекции и нсобхолимо перейти и Глук)- 1 цемм. ДЛ 53 ЭТОГО ВЫПОГ 1 Н яТС 51 ПрОГрс с М ИЬ 1 И блок 37, в холе которого инкрхсцтирут - ся текупгсе зцдчсцис коррсктирук)цгс ГО с 1)- ва. Далее управлецис передастся прО рзмчи)- лу блоку 33, цс)еле чего микрО-ЭВМ 91, 3 На 10 ГИЧНО РДССХ...
Программируемое постоянное запоминающее устройство
Номер патента: 1300564
Опубликовано: 30.03.1987
Авторы: Гецко, Гусейнов, Исмаилов, Мамедов
МПК: G11C 17/00
Метки: запоминающее, постоянное, программируемое
...18 программирования .и вход 19 разрешения программирования устройства.В работе устройства можно выделитьтри режима: режим нормального функционирования, режим коррекции и режим функционированияя после коррекции. Первый и третий режимы являются рабочими режимами,в которых устройство выполняет возложенные на него функции. Второй режим является промежуточным режимом, в которомосуществляется программирование дополнительного модуля 2 памяти, т. е. пережигание перемычки по адресу, который равенадресу восстановленной перемычки в одномиз модулей 1 памяти,В режиме нормального функционирования устройство работает следующим образом.В этом режиме входы питания и выборки дополнительного модуля 2 памяти черезнормально замкнутые контакты 9 и 10...
Постоянное запоминающее устройство
Номер патента: 1300565
Опубликовано: 30.03.1987
МПК: G11C 17/00
Метки: запоминающее, постоянное
...напряжение на горизонтальной шине и соответствующего коду ноль. Все транзисторы связи накопителя 2 имеют нормальное значение порогового напряжения,При достижении на выбранной горизонтальной шине значения порогового напряжения начинается разряд вертикальных шин второй группы Р и Р., связанных с выбранной вертикальной шиной Е первой группы матричного накопителя, если соответствующие транзисторы связи имеют нормальное значение порогового напряжения, и второй вертикальной шиной дополнительного накопителял я.При этом изменяется потенциал на вторых входах дифференциальных усилителей и на выходах последних устанавливается значение единицы (если соответствующие транзисторы связи имели нормальное значение порогового напряжения)....
Статический регистр
Номер патента: 1300566
Опубликовано: 30.03.1987
Автор: Имнаишвили
МПК: G11C 19/00
Метки: регистр, статический
...И-НЕ 6 появляется низкий потенциал, который на выходе 3; устанавливаетлогическую единицу. При этом на выходе14; также присутствует логическая единица.После снятия управляющего сигнала с входа 15 на выходе 14, устанавливается логический ноль, а на выходе 13; логическаяединица остается. Время задержки сигналав элементе 11 задержки должна бытьт) 3 т,; где т,.р - задержка сигнала в одном логическом элементе И-НЕ.Если на информационном входе 12, присутствует логическая единица, то элемент И-НЕ 6 соответствующего разряда 1 не открывается. При этом после снятия управляюгцего сигнала с входа 15 высокий потенциал на выходе 4; сохраняется. В статическом регистре обеспечивается выполнение поразрядных логических операций от двух переменных.Будем...
Аналоговое запоминающее устройство
Номер патента: 1300567
Опубликовано: 30.03.1987
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...поясняюгцие работу устройства. 10Предлагаемое устройство содержит компаратор 1, накопительные элементы на конденсаторах 2 и 3, повторители 4 и 5 напряжения, вычитатель 6, элемент 7 развязки, ключ 8, ограничитель 9 напряжения, шину 10 управления и шину 11 нулевого потенциала. 15Устройство работает следующим образом.В момент замыкания ключа 8 напряжение на конденсаторах 3 и 4 начинает возрастать с постоянщ)й времени т, стремясь к напряжепик) на выходе компаратора 1. До момента времени достижения напряжения ца конденсаторе 4 величины ограничения двустороннего ограничителя 9, напряженияс выходов повторителей 4 и 5 взаимно компенсируются в вычитателе 6. Затем напряжение ца выходе устройства начинает воз растать пропорционально...
Запоминающее устройство с исправлением многократных ошибок
Номер патента: 1300568
Опубликовано: 30.03.1987
Авторы: Орлов, Смирнова, Шетько
МПК: G11C 29/00
Метки: запоминающее, исправлением, многократных, ошибок
...2. Эти сигналы появляются на входа 18 и 15 блока 7 г, и элемент 2 И-ЗИЛИ 11 блока 7 г открывается, в результате на выходе элемента И 12 также появляется единичный потенциал, Ошибочный разряд складывается с единичным потенциалом с выхода элемента И 12, т.е. инвертируется, проходит через элемент ИЛИ 13 г и на сле дующем такте считывания, уже исправленный, записывается в регистр 5 г, Ни в одном другом блоке 7, 7 -7не возникает ситуации совпадения сигналов Х, У, Е и информация с выходов соответствующих регистров 5 проходит на их входы без изменения (Нерез элементы И 12 , ИЛИ 13 г) . Аналогичное положение характерно и для остальных блоков 1 -1 , так как ни в одном из них не возникает единичных сигналов Х и У. В случае возникновения двойной...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1300569
Опубликовано: 30.03.1987
Авторы: Березин, Еремин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...что означает полное использование резервных столбцов первого дополнительного адресного накопителя 2.Тактовым сигналом сдвигового регистра 20, на входе которого постоянно поддерживается состояние1 является сигнал с выхода блока 2 1 сравнения уровня " 1", означающий несовпадение считанной информации с ранее записанной.После установки на втором выходе сдвигового регистра 20 (выход (К+1)-го разряда, если К - число резервных столбцов) состояния " 1 для всех обнаруживаемых дефектнь:х элементов памяти производится их строчная замена. Появление состояния " 1" на первом выходе 28 сдвигового регистра 20 означает превышение числа дефектных элементов памяти над воэможностями их замены, что приводит к отбраковке устройства,Формула из...