Патенты с меткой «мдп-транзисторах»

Динамический элемент на мдп-транзисторах

Загрузка...

Номер патента: 294252

Опубликовано: 01.01.1971

МПК: H03K 17/66

Метки: динамический, мдп-транзисторах, элемент

...выход 8. 2Устройство работает следующим образом.Пусть в исходном состоянии на входе 7 элемента поддерживается высокий уровень напряжения, достаточный для отпирания транзистора 4 (эпюра 7, фиг. 2). Первый тактовый импульс (эпюра 5, фиг. 2) открывает транзистор 2, и конденсатор 1 заряжается от источника постоянного напряжения питания до потенциала, соответствующего высокому уров ню. По окончании первого импульса на входб подается второй тактовый сигнал (эпюра 6, фиг. 2), который через открытый транзистор 4 воздействует на затвор транзистороа 3 ц отпирает последний. За время действия второго 15 тактового импульса конденсатор 1 разряжается через канал открытого транзистора 3, и на выходе 8 устанавливается низкий уровень напряжения (эпюра 8,...

Динамический элемент «исключающее или» на мдп-транзисторах

Загрузка...

Номер патента: 307518

Опубликовано: 01.01.1971

Автор: Шагурин

МПК: H03K 17/66

Метки: динамический, или, исключающее, мдп-транзисторах, элемент

...низкий потенциал, 15 недостаточный для отпирания транзисторов 8и 4, а также транзисторов 10 и 11, Тактовый импульс положительной полярности через шину 14 заряжает конденсатор 7 через диод 9 и, действуя через емкости 5 и б на затворы тран зисторов 3 и 4, препятствует отпиранию последних. По окончании импульса диод 9 закрывается, а полов ительно заряженная обкладка конденсатора 7 оказывается заземленной через внутреннее сопротивление генерз тора тактовых импульсов.Таким образом, затвор пнвертирующеготранзистора 8 оказывается под отрицательным потенциалом, достаточным для отпирания транизстора, Орицательный тактовый им пульс по шине 15 открывает нагрузочныйЗаказ 2241/14 Изд.877 Тираж 473 ПодписноеЦНИИПИ Комитета по делам...

Триггер на мдп-транзисторах

Загрузка...

Номер патента: 352376

Опубликовано: 01.01.1972

Авторы: Ордена, Сонин, Телемеханики

МПК: H03K 3/353

Метки: мдп-транзисторах, триггер

...подключен к затвору ускоряющего транзистора противоположного плеча. ние электродов стоков ускоряющих в б и 6 к источнику тактовых имтличие от известного триггера, вподключены к источнику питаляет снизить потребляемую мощысить уровень логической единив статическом состоянии электроя при нулевом потенциале, и и сток - исток транзисторов 6, 6 Подключе транзпсторо пульсов в о котором они 5 ния Е, позв ность и пов цы, так как ды находят утечка в це 10 отсутствует.изобретения ред тения - повышение н Достигается она тем предлагаемого тригг ранзистора соединен с тветствующим входом т Цель изобр ти триггера. аждом плече скоряющего вором и с соо дежночто в а сток его заиггера,Триггер на МДПщий в каждом плеч вательно активный и ры, общая точка...

Инвертор на мдп-транзисторах

Загрузка...

Номер патента: 388366

Опубликовано: 01.01.1973

Автор: Андреев

МПК: H03K 19/094

Метки: инвертор, мдп-транзисторах

...подключен к стоку инвертирующего транзистора.С целью расширения функциональных воз можностей инвертора в предлагаемое устройство введен дополнительный транзистор, подключенный затвором к затвору инвертирующего транзистора, а истоком и стоком - соответственно к истоку и затвору нагрузочного 20 транзистора пушпульного выходного каскада.На чертеже представлена схема инвертора на МДП-транзисторах.Схема содержит инвертирующий транзистор 1, пушпульный выходной каскад, состоя щий из переключающего 2 и нагрузочного 3 транзисторов, дополнительный транзистор 4, затвор которого связан с затвором инвертирующего транзистора 1, сток подключен к затвору нагрузочного транзистора 3 пушпуль- ЗО диого каскада, а исток - к истоку ого транзистора 3, входную...

Динамическая ячейка памяти на мдп-транзисторах

Загрузка...

Номер патента: 395900

Опубликовано: 01.01.1973

Автор: Карахан

МПК: G11C 11/40

Метки: динамическая, мдп-транзисторах, памяти, ячейка

...предназначенные для оперативных ЗУ.Однако в них происходит стирание информации при считывании,Для сохранения информации при считывании предлагаемая ячейка содержит буферный 1 Отранзистор, затвор и подложка которого подключены к запоминающему конденсатору,сток - к шине считывания кода, исток - кадресной шине считывания кода.На фиг. 1 приведена схема предлагаемой 15ячейки хранения; на фиг. 2 - схема, отражающая регенерацию кода в предлагаемой ячейке хранения. В течение деиствия на шине 20 первого тактового импульса заряжается конденсатор 13, так как сигнал считывания на входе 26 отсутствует инапряжение истока (относительно общей точки) равно напряжению питания схемы. Во времядействия на,шине 21 второго тактового импульса сигнал...

Ассоциативное запоминающее устройство на мдп-транзисторах

Загрузка...

Номер патента: 408374

Опубликовано: 01.01.1973

Автор: Хавкин

МПК: G11C 15/04

Метки: ассоциативное, запоминающее, мдп-транзисторах

...к потенциалу шины нулевого потенциала, что определяется малыми выходными сопротивлениями транзисторов 7. В то же время на вход регистра 8 числа подается код числа и признак записи, В зависимости от введенной информации, на выходе регистра фиксируется потенциал, соответствующий логической 1 или О. В зависимости от этого открывается транзистор 9 или (через инвертор 10) - транзистор 11.При подаче на вход формирователей 12 записи-сравнения импульсной команды записи на их выходах появляется отрицательный импульс, который заряжает емкости шин 4 или 5 и открывает один из вентильных транзисторов 2 в каждом запоминающем элементе, При этом к одному входу триггера каждого запоминающего элемента 1 выбранного слова при 408374 ложен нулевой...

Запоминающее устройство на мдп-транзисторах

Загрузка...

Номер патента: 421045

Опубликовано: 25.03.1974

Авторы: Воронцов, Грызлов, Доценко, Изобретени

МПК: G11C 11/40

Метки: запоминающее, мдп-транзисторах

...с насыщенными транзисторными ключами 9, выходы которых подключены к входам дифференциальных усилителей 4 через базовые резисторы 10.Устройство работает следующим образом.Формирователь сипалог, выборки 2 в режиме записи формирует на словарных шинах импульсы напряжения перепадом от +6 в до - 6 - 8 ь, а формирователь 6, включаемый сигналом со схемы управления 3 создает ца разрядных шина.; импульсы положительной полярности +6 в при записи 1 или нулевой потенциал при записи О - в соответствии с записанным колом. Сигналы записи 1 подаются через олин из диодов 5 на разрядную шину, а следовательно, и на первый вход усц лцтеля 4 и через другой диод - на второй его вход. При этом персгрузкц усилителя 4 не421045 3 11 рсдмст изобретения Жюлю...

Четырехтактный динамический регистр на мдп-транзисторах

Загрузка...

Номер патента: 438106

Опубликовано: 30.07.1974

Автор: Шагурин

МПК: H03K 17/693

Метки: динамический, мдп-транзисторах, регистр, четырехтактный

...к генераторам импульсов б и а, а затвор ключевого транзистора 4 и зарядный конденсатор 6 второго инвертора - к генераторам импульсов г и 8. Входом каждого из инверторов являются затворы управляющих транзисторов 3 - 3, Выходами каждого из инверторов служат средние точки ключевых транзисторов и зарядных конденсаторов, к которым подключены паразитные диоды 7 - 7, образованные границей раздела стоковых областей ключевых транзисторов и подложки 5.Устройство работает следующим образом.Если в исходный момент на входе действует низкий уровень напряжения (фиг. 2,д), то транзистор 3 в первом каскаде заперт. Положительный тактовый импульс (фиг. 2,а) через диод 7 и сопротивление толщи подложки заряжает конденсатор 6. По окончании...

Мультивибратор на мдп-транзисторах

Загрузка...

Номер патента: 440772

Опубликовано: 25.08.1974

Автор: Андреев

МПК: H03K 3/281

Метки: мдп-транзисторах, мультивибратор

...1 и 2 выключены.Напряжение на выходах инверторов в начальный момент определяется как разность напряжений источника питания и пороговых напряжений транзисторов, связывающих выход схемы с клеммой 28. При этом инверторы 1 и 2 должны обеспечивать напряжение, достаточное для включения транзисторов 22 и 24 и, соответственно, для запирания транзисторов 19 и 20. Достаточно лишь небольшого по мощности входного отпирающего воздействия, возникающего во время переходного процесса установления напряжения питания, чтобы ввести схему в режим автоколебаний, Схема управления времязадающими транзисторами 19 и 20 построена таким образом, что они запираются всегда, когда фазы выходных сигналов на выходах инверторов 1 и 2 совпадают, что бывает при...

Буферное устройство на мдп-транзисторах

Загрузка...

Номер патента: 458099

Опубликовано: 25.01.1975

Авторы: Прокофьев, Сидоренко, Сирота, Таякин

МПК: H03K 19/08

Метки: буферное, мдп-транзисторах

...с первой шиной импульсного напряжения, ц с затвором второго зарядного транзистора, сток которого соединен с второй шиной импульсного напряжения, а между его истоком и затвором включен конденсатор положительной обратной связи, лричем исток второго зарядного транзистора соединен со стоком второго разрядного транзистора и с затвором зарядного транзистора выходного каскада, сток 11 458099состоянию логической 1, затвор транзистора 14 разряжается в интервале времени сдвига фазы Ф; и Ф; (т,) через транзисторы 2 и 3 и транзистор 14 закрывается.Во время действия имлульса фазы Ф, напряжение фазы передается на затвор транзистора 13 через открытый транзистор 10, транзистор 13 открывается и заряжает емкость нагрузки до уровня логической 1....

Формирователь импульсов регенерации для запоминающих устройств на мдп-транзисторах

Загрузка...

Номер патента: 500581

Опубликовано: 25.01.1976

Авторы: Кравец, Кузнецова, Хцынский

МПК: H03K 5/159

Метки: запоминающих, импульсов, мдп-транзисторах, регенерации, устройств, формирователь

...подключен к выходу пятого инвертора, затвор второго - к второму тактовому генератору, затвор третье го - к первому тактовому генератору. содержит тактовые клеммы 1 и 2, пятьинверторов, выполненных на нагрузочныхтранзисторах 3-1 - 3-5 и активных транзисторах 4-1 - 4-5 соответственно, блокировочный транзистор 5 второго инвертора,транзисторы 6, 7 и 8 импульсной цеписмещения, конденсаторы 9 и 10, времязадающую цепь из конденсатора 11, зарядноготранзистора 12 и разрядного транзистора13, делитель напряжения на транзисторах14 и 15, а также выходные клеммы 16 и17, причем истоки транзисторов 3-2 - 3-5,8, 12, 14 и затворы транзисторов 3-3,3-5, 14 подключены к шине питания, затворы транзисторов 3 - 2, 3 - 4, 5 и 8 подключены к тактовой клемме 1,...

Формирователь импульсов на мдп-транзисторах

Загрузка...

Номер патента: 503353

Опубликовано: 15.02.1976

Автор: Солод

МПК: H03K 5/02

Метки: импульсов, мдп-транзисторах, формирователь

...транзисторы 1 и 5, 3 и 9, 7 и 12, при этом потенциалы в точках а, б и в стремятся достигнуть потенциала, равного Е - Уо, где 1.1 о - пороговое напряжение МДП-транзисторов,ираж 1 Изд.11 Заказ 1504 И одписное Типография, пр. Сапунов С приходом на вход положительного перепада и установления на затворах транзисторов 5, 9 и 12 напряжения ниже порогового, последние закрываются и начинает увеличиваться потенциал в точке д, в точке а также возрастает отрицательный потенциал, составляющий сумму из уровня напряжения в точке в (Со) и напряжения на накопительном конденсаторе 2, которое равно Е - Ио, при этом транзистор 1 закрыт, так как напряжение между его затвором и истоком меньше порогового напряжения а= с - Епит - УОПри достижении напряжения в...

Многоканальный генератор импульсов на мдп-транзисторах

Загрузка...

Номер патента: 512570

Опубликовано: 30.04.1976

Авторы: Андреев, Жуков

МПК: H03K 3/78

Метки: генератор, импульсов, мдп-транзисторах, многоканальный

...цгц"5.:кехцем ца выходе 10 мультивибрато",2, НЯИО 5 жецс ца выходе элемента НЕ - ИЛИ разно г лю цз-за высокого готецциалая сс Входе, подклочегц 10 м к Выходху 32 ОдсЦ,";РДР.1:ТОЛЯ Ц.,ПЛЬСОВ.Б момент запирация усилителя 3 цапрякение ца его входе прцолизцтельцо равно поро- ГОВОМУ ЦаПРЯжЕЦИЮ У ТРЯНЗИСТОР 1, ВРСМЯЗЯ- дающий конде:сатор 9 зарякец до цапряже;ия Е - У;, а времязадающий конденсатор 8 рязр 5 и;Рп. Перспад напряжения запцряция, равьц 1 1:апряжеццо источника питания Е, пас.,пясг че;ез конденсатор 8 ца вход хсцли"ся 5 2 и Отпирает ОГО, 1 ОПВР 1 сатоо 9 Оазочжяеся:срез Выходию цепь открытого .Ри 1 ПТРЛя 2, 00 Ц,О ШИПМ ИСТОЧ,ИКОВ НаПО;1 жеи;я н стоковые р - и-переходы транзисторов 6 ц 7, смещенные В прямох цапОЯВлецци цяпряжением ца...

Формирователь суммы на мдп-транзисторах

Загрузка...

Номер патента: 516038

Опубликовано: 30.05.1976

Авторы: Кукин, Милославский

МПК: G06F 7/50

Метки: мдп-транзисторах, суммы, формирователь

...1 иг. 2). Высокий уровень напряжения по шине 19 поддерживает в закрытом состоянии проходные транзисторы 11 и 12 и в открытом состоянии - ключевые транзисторы 13, 14 и 18. Блокировочный транзистор 17 в это время открыт по затвору отрицательным уровнем напряжения по шине ".,О. Благодаря этому триггер суммы способен ранить информацию при условии подачи потоянного напряжения - Е по шине 22 относительно шины 21. Динамический режим сложения входных величин а, в и с в схеме обеспечивается при подача сдвинутых друг относительно друга двух последовательностей тактовых импульсов (см.,фиг. 2).При поступлении отрицательного импульса по шине 19 открываются по затворам проходные транзисторы 11 и 12 и закрываются по истокам ключевыа транзисторы 13, 14...

Ячейка памяти на мдп-транзисторах

Загрузка...

Номер патента: 533988

Опубликовано: 30.10.1976

Автор: Тенк

МПК: G11C 11/40

Метки: мдп-транзисторах, памяти, ячейка

...нуль), то тактовый импульс Ф, не проходит через запертый запоминающий транзистор 1. В итоге не происходит подзаряда конденсатора 2.Р е ж и м з а п и с и, Адресный импульс на шине 9 отпирает адресный транзистор 5 одновременно с поступлением тактового импульса Ф на шину б импульсного питания. Через открытые транзисторы 5 и 4 обкладка конденсатора 2, соединенная с затвором запоминающе. го транзистора, подключается к числовой шине 10. Если записывается логическая единица, то цепь заряда конденсатора 2 замыкается через открытый запоминающий транзистор 1. При записи нуля заряда конденсатора 2 не происходит либо он разряжается через транзисторы 5, 4 и 1, если ранее был заряжен.Режим считыв апня. Числовая шина 10 предварительно разряжается,...

Одновибратор на мдп-транзисторах

Загрузка...

Номер патента: 540359

Опубликовано: 25.12.1976

Авторы: Дедикова, Моралев, Солод, Яровой

МПК: H03K 3/284

Метки: мдп-транзисторах, одновибратор

...соединен с затвором транзистора 14 и выходом 20 одновибратора, выход 21 которого 15 подсоединен к выходу статического триггера.Одновибратор работает следующим образом.При поступлении на вход триггера отрицательного импульса он перебрасывается и с 20 его правого выхода поступает на выход 21отрицательный передний фронт первого выходного импульса, а с другого выхода триггера на первый вход элемента ИЛИ - НЕ и на затворы запускающих транзисторов 9 и 15 25 поступает положительный запирающий перепад напряжения, формирующий на выходе 20 отрицательный передний фронт второго выходного импульса, Одновременно на затворы блокирующих транзисторов 10 и 14 поступа540359 Формула изобретения Елип Составитель А. Степанов Корректор Л, Ьрахнина...

Ассоциативный запоминающий элемент на мдп-транзисторах

Загрузка...

Номер патента: 542243

Опубликовано: 05.01.1977

Автор: Барашенков

МПК: G11C 15/04

Метки: ассоциативный, запоминающий, мдп-транзисторах, элемент

...эткрывается транзистор записи 2 и заряжается конденсатор 4 в зависимости отзначения сигнала "0" или "1 ф, подаваемэгэна числовую шину 5 при нулевом потенциале шины опрэса 8 и шины считывания 6.В режиме считывания информации принулевэм потенциале на шине записи 7 подается импульс на шину эпроса 8, а затемимпульсом, подаваемым пэ шине считывания 6, открывается транзистор 1. 20В случае, если конденсатор 4 заряжен(хранит ф 1 ф), заряжается паразитный кэнденсатор 11, при незаряженнэм конденсаторе 4 (хранит "0") конденсатор 11 не заряжается, чем обуславливается дискриминадия сигнала на числэвой шине 5,При пэиске информации элемент работает следующим эбразэм.В режиме пэиска на числовую шину 5подается импульс, кэтэрый через транзистэр 1,...

Формирователь потенциалов для накопителя запоминающего устройства на мдп-транзисторах

Загрузка...

Номер патента: 546015

Опубликовано: 05.02.1977

Авторы: Андрейцев, Воронцов, Грызлов, Доценко

МПК: G11C 11/4063, G11C 7/00

Метки: запоминающего, мдп-транзисторах, накопителя, потенциалов, устройства, формирователь

...10 открыт и насыщен, поэтомутранзисторы 6 и 1 закрыты, ток в коллекторе транзистора 1 не протекает и вне зависимости от наличия сигнала в первой входнойшине 4 на резисторе 15 отсутствует падениенапряжения, т. е. на выходе формирователян а пряжение равно +Е.Во время прихода сигнала Выборка Хпо входной шине 4 транзистор 10 закрывается, и через резистор 18 и диод 9 в эмиттертранзистора 6 задается ток, определяемыйнапряжением в точке соединения резистора17 и диода 13 и величиной сопротивлений резистора 18. Так как транзистор 6 является 15 2 О 25 30 35 40 45 50 55 60 б 5 повторителем тока, то в его коллекторе протекает практически такой же ток, как и в эмиттере, Этот ток вызывает падение напряжения на цепочке: диод 7 - резистор 8. В...

Счетчик импульсов на мдп-транзисторах

Загрузка...

Номер патента: 552705

Опубликовано: 30.03.1977

Авторы: Стоянов, Хорошунов

МПК: H03K 23/08

Метки: импульсов, мдп-транзисторах, счетчик

...а конденсатор 9 заряжен до напряжения источника питания 4. В результате на выходе 8 счетчика будет высокий уровень напряжеступлеции первого запускающего имранзистор 1 открывается, и конденса оказываются включенными паралПри этом конденсатор 9 разряжается нзистор 1, заряжая конденсатор 6, апряжение Еисточника питания 4 еличины порогового напряжения Уп 0 р оров 1 и 2 и амплитуда входного сиг552705 Составитель А. СумановТехред И. Карандашова Редактор С, Заика Корректор Е, Хмелева Заказ 755/17 Изд. Мо 340 Тираж 1054 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Типография, пр, Сапунова, 2 нала по крайней мере вдвое превышает величину 4, то...

Ячейка памяти на мдп-транзисторах

Загрузка...

Номер патента: 631987

Опубликовано: 05.11.1978

Автор: Кабанов

МПК: G11C 11/40

Метки: мдп-транзисторах, памяти, ячейка

...Первая разряднаяшина 4 соединена с истоком транзистора3, затвор которого подключен к адресной шине 5, а сток - к истоку транзистора 1 и затвору транзистора 2, Стокитранзисторов 1 н 2 соединены со второй631987 Составитель Г, МилославскийРедактор Л, Утехина Техред М. Петко Корректор Д. Мельниченко Тираж 675сударственного комит по делам изобре 113035, Москва,акаэ 6359/52 ЫНИИПИ Го Подпнснота Совета Министровений н открьггнйЖ-Э 5, Раушская нвб д. 4/5 атент", г. Ужгород, ул. Проектная, 4 филиал П разрядной шиной 6, Емкость 7 представляет собой емкость затвора транзистора 1 и емкость истока. транзистора 2 на подложку 8, Транзисгоры 1 - 3 представляют собой Й -канальные МДП-транэисто- ры (принцип работы ячейки сохраняется и цла р канальных...

Квазистатический счетный триггер на мдп-транзисторах

Загрузка...

Номер патента: 632060

Опубликовано: 05.11.1978

Автор: Солод

МПК: H03K 3/286

Метки: квазистатический, мдп-транзисторах, счетный, триггер

...ВЫХОДЕ ВЫХОДНОГО ЦНСРОРсНИЗКИЙ ОтРцЯтсльцый, нс Бхйлс Вх(ьтцГО 1 нвс 1 п 01)Я ЦЗК;И ЦОГЕЦЦЦЯ1 с 1 К КяК 15 ЭТОТ МОМСН 1 цроиц Ч 111- транзистор 5 открыт отрица ГолцЫм цо.Ц11)1101 ЦЯ ЦЦ Ц(, с 1 КТВ ЦХ 11:ИХ ГЬСОВ 1. С, Оцц Х В ц р)(1 ИБО(1 1. С СНЕц Ь) цссгяццс СГОЙИВО(., ц срез гкрццс трялист,)ц 6 и 7 на Обк,Ялк)1 х кцдссяГ 1)с 1 10 (001 е("ВснцО устяц(В 5 Г 1 В(ЮТСЯ ВЫСОКИЙ И ЦЦ.КийТРИ ЦЯТСГЬЦЦЕ Ц НЦИсГ 11.13 ьСк:11 трицательный потенциал Откры)сет повторяю; шц ЧД 11-тра нзцсОр 8 ц, Гск и) .Ня цццс .3 В это Врс)я Отстствет счс ццй ц.цмльс, Г. с. имеется низкий стри- Зс и;)ели ц НО)(цилс)л, то на выходе4 г;)ккс ц изкц ЙГ)и иятсг 1 ьн ь Й поСниц ЯГ . КОН;(сцсс)той ЗЯР 51 кастс 51 та 1(им 01 язох, ч 10 НЯ егобк.алке, цолклочеццой к...

Триггер на мдп-транзисторах

Загрузка...

Номер патента: 641633

Опубликовано: 05.01.1979

Авторы: Андреев, Жукова

МПК: H03K 3/286

Метки: мдп-транзисторах, триггер

...записи, а на затворе транзис 15тора 9 - напряжение логического нуля.Транзистор 6 запирается по истоку, и на выходной шине 7 - напряжение логической единицы, а на выходной шине 4 - напряжение логического нуля.В триггере исключены шины тактовых 20 сигналов для заряда конденсатора хранения,отсутствуют ограничения на момент записи информации, что упрощает устройство и расширяет область его применения. Формула изобретения ненных управляющих транзистора, у одного из которых затвор подключен ко входной шине, а у другого - к шине записиистоки управляющих транзисторов подключены к общей шине, введены два параллельно соединенных транзистора, у одного нзкоторых затвор соединен с шиной записиа у другого - со входной шиной, исток одного и сток...

Управляемый инвертор на мдп-транзисторах

Загрузка...

Номер патента: 641655

Опубликовано: 05.01.1979

Авторы: Еремин, Кармазинский, Черников

МПК: H03K 19/40

Метки: инвертор, мдп-транзисторах, управляемый

...одна обкладка которогоподключена к истокам нагрузочноготранзистора и второго транзистора 15смещения, а вторая - к истоку первоготранзистора смещения, к стоку второго транзистора смещения и к затворузарядного транзистора.На чертеже представлена принципиальная электрическая схема устройства.Затвор и сток транзистора предварительного заряда 1 подключены к шине питания 2, а чсток - к затворунагрузочного транзистора 3, между затвором и истоком которого включен ускоряющий конденсатор 4. Сток транзистора 3 подключен к шине питания 2,а исток - к стоку переключающеготранзистора 5, к истоку транзисторасмещения 6, к одной обкладке ускоряющего конденсатора 7, вторая обкладкакоторого подключена к стоку трачзистора смещечия б, к истоку...

Инвертор на мдп-транзисторах

Загрузка...

Номер патента: 646441

Опубликовано: 05.02.1979

Авторы: Стоянов, Сухоруков, Хорошунов

МПК: H03K 19/08

Метки: инвертор, мдп-транзисторах

...шиной 7. Затвор и сток транзистора 1 и сток транзистора 4 подключены к шине 8 питания, истокитранзисторов 3 и 5 - к общей шине9, а затворы последних - ко входнойклемме 10.Работает инвертор следующим об.разом,При подаче на входную клемму 10уровня логической единицы отпираютСя транзисторы 3 и 5, Приэтом назатвортранзистора 4 подается низкий уровень напряжения, этот транзистор закрыт, и на выходной шине 7формируется напряжение логическогонуля. На выводе конденсатора, подключенном к истоку транзистора 1,действует напряжение, определяемоеделителем напряжения, состоящим изпоследовательно включенных транзисторов 1-3. Размеры (а следовательно и крутизна)первогонагрузочноготранзистора 2 выбирают такимй,чтобы это напряжение было близко кЕ -,....

Логический элемент на мдп-транзисторах

Загрузка...

Номер патента: 664297

Опубликовано: 25.05.1979

Авторы: Галахтин, Герасимов, Кармазинский, Салгус, Филатов

МПК: H03K 19/08

Метки: логический, мдп-транзисторах, элемент

...транзистора12 и сток транзистора 13 подключены кшине 4 питания, сток транзистора 12 иисток транзистора 13 - к входу 2 выходного инвертора 1, а затворы - квыходу 3 выходного инвертора 1.Логический элемент работает следующим образом.Предположим, что в исходном состоянии на всех входных шинах 9-11 элемен - " та - напряжение логического нуля. Следовательно, транзисторы 6-8 закрыты,Напряжение на входе 2 выходного инвер"тора 1 равно напряжению логической единицы, так как открыт транзистор 12 сканалом р-типа, При этом напряжениена выходе 3 выходного инвертора 1равно напряжению логического нуля.Увеличение напряжения на одной из входных шин элемента, например на шине 9,приводит к отпиранию входного логического транзистора 6. Порог срабатывания...

Ассоциативный запоминающий элемент на мдп-транзисторах

Загрузка...

Номер патента: 708417

Опубликовано: 05.01.1980

Авторы: Булгаков, Еремин, Лементуев, Сонин

МПК: G11C 15/04

Метки: ассоциативный, запоминающий, мдп-транзисторах, элемент

...нулю.4 оЗапись информации в триггер осуществля. ется путем одновременной подачи логической единицы на шину 1; и на одну из разрядных пщн, в данном случае 16, Другая разрядная ши. яа 15 при этом имеет нулевой по,енциад, При 45 записи происходит одновременно заряд емкости узловой точки 22 через транзисторы 6 и 10 и разряд емкости точки 21 через транзисторы 5 и 9. Поскольку разряд емкости через МЛП. транзистор происходит значительно бьстрее, 50 чем заряд, транзистор 14 быстро запирается, а транзистор 13 только увеличивает скорость разряда емкости точки 21.При маскироьании слова шина 17 имеет нулевой потенциал, транзисторы 5 и 6 закрыты ы и состояние триггера не изменяется. При маски. ровании разряда эбе разрядныс шины 15 и 16 имеют нул ьой...

Реверсивный счетчик на мдп-транзисторах

Загрузка...

Номер патента: 711690

Опубликовано: 25.01.1980

Автор: Солод

МПК: H03K 23/30

Метки: мдп-транзисторах, реверсивный, счетчик

...- импульсы переноса обратного счета,Устройство работает следующим образом.Пусть в начальный момент, когда нет счетных импульсов прямого и обратного счета нашинах 22, 23, 28, на выходе 1 первого инвер 30тора установится высокий отрицательный потенциал 04, а следовательно, на выходе 6 второ.го инвертора - потенциал близкий к нулю, который через открытый проходной транзистор 7будет поддерживать транзистор 2 в закрытомсостоянии, Так как в это время на шине 28высокий отрицательный потенциал Оз, то черезоткрытый транзистор 12 на затворах транзисторов 8 и 13 устанавливается высокий отрицательный потенциал с выхода 1 первого инвертора,На шине 22 потенциал близкий к нулю, поэтому запоминающий конденсатор 25 заряжаетсячерез открытый транзистор...

Усилитель считывания на мдп-транзисторах

Загрузка...

Номер патента: 721852

Опубликовано: 15.03.1980

Авторы: Еремин, Стоянов, Сухоруков, Хорошунов

МПК: G11C 11/4091, G11C 7/06

Метки: мдп-транзисторах, считывания, усилитель

...сток первого переключающего транзистора подключен к входу-выходу усилителя и к затвору второго переключающего транзистора, а Сток второго - к затвору первого, два нагрузочных транзистора, стоки которых подключены к шине питания, исток первого нагрузочного транзистора соединен со стоком первого переключающего транзистора, исток второго-со стоком второго нагрузочного транзистора, балансцый транзистор, исток которого соединен с затвором одного из переключающих транзисторов, сток - с затвором другого, а затворс шиной управления, о т л ц ч а ю ш и йс я тем, что, с целью повышения надежности устройства, оно содержит дополнительный транзистор, управляемый коцдецсатор и две дополнительные шины управления, причем исток дополнительного...

Усилитель записи-считывания для запоминающего устройства на дополняющих мдп-транзисторах

Загрузка...

Номер патента: 739643

Опубликовано: 05.06.1980

Авторы: Баранов, Герасимов, Кармазинский, Савостьянов

МПК: G11C 7/06

Метки: дополняющих, записи-считывания, запоминающего, мдп-транзисторах, усилитель, устройства

...транзисторы 9 и 10открыты, а транзисторы 5-8 закрыты, ина выходах усилитела поддерживаетса напряжение логического нуляВ режиме считывании транзисторы 7 20и 8 остаются закрытыми, Первоначальносигнал логического нуля подается на шину 13,запирая транзисторы 9 и 10. Узловые емкости на выходах триггера изолированы от источников питания и одна из них 25начинает заряжаться током считывания отвыбранной ячейки памяти, которая черездополнительные транзисторы в памяти подключена к выходам усилителя записи-считывания. После того как напряжение на 30одном из выходов усилителя превысит некоторую величину (разбаланс усилителя),на.вторую шину 1 4 управления подаетсясигнал логического нуля и открываютсянагрузочные транзисторы 5 и 6, После 35этогэ...

Оперативное запоминающее устройство на мдп-транзисторах

Загрузка...

Номер патента: 744726

Опубликовано: 30.06.1980

Автор: Хавкин

МПК: G11C 15/00

Метки: запоминающее, мдп-транзисторах, оперативное

...устройства 31 на блокеформирования прямого н инверсного кода адреса происходит заряд паразитных ем. костей шин прямого хода адреса в тех разрядах, где на вхоле запоминающего устройства (ЗУ) устанавливается логическая 1, и разряд в тех, где на входе устанавливается логический 0. стробирующих транзисторов 4 блока формирования прямого и инверсного кода адреса, нагрузочных транзисторов 7 дешифратора строк, нагрузочных транзисторов 2 прикладываются напряжения фазы 111, Поочередная подача фаз 1 и 1 И на эти затворыосуществляется элементом 21 ИЛИ, ко входам которого присоединены шины фаз и 111,Во время лействия фазы 111 во входныхцепях и в дешифраторе протекают те жепроцессы, только происходит заряд емкостейадресных формирователей второй цепи,...