G11C — Запоминающие устройства статического типа
Устройство для хранения и выборки информации
Номер патента: 982096
Опубликовано: 15.12.1982
МПК: G11C 27/02
Метки: выборки, информации, хранения
...ток в выходном плече дифференциального каскада делится между нагрузочным элементов 11 (20/В) и транзисторами 6 и 7 порогового ограничителя (0,51 - 2 Ом/В), Токи транзисторов 6 и 7, 8 и 9 равны, что достигается использованием в качестве 6 и 8, 7 и 9 согласованных пар транзисторов.Для перевода устройства в режим хранения управляющее, напряжение изменяется так, чтобы ток через транзистор 5 стал равен нулю, В известном устройстве этот переход сопровождается значительными погрешностями из-за различных постоянных времени уменьшения токов через транзисторы 2 и ч, что приводит к существенному (до 100 мВ) сдвигу напряжения, хранимого на конденсаторе 12, относительно истинного значения, а также вследствие сравнительно медленного умень-, шения...
Устройство для контроля постоянных блоков памяти
Номер патента: 982097
Опубликовано: 15.12.1982
Авторы: Закиров, Латыпов, Матвеев, Чирухин
МПК: G11C 29/00
Метки: блоков, памяти, постоянных
...которой нодключены к выходам 5 счетчика 2, а выходк "входу 20 разрешения чтения эталон ного блока памяти, единичный выход 4нулевого разряда счетчика 2 подключенк входу 21 разрешения сравнения блока15 сравнения.Устройство работает следующим образом,Перед началом контроля проверяемогоблока 18 производится запись информации, соответствующей проверяемому блоку, в эталонный блок 13, если в качестве такого блока используется оперативное запоминаюшее устройство. Записьинформации производится с помощью управляющей ЭВМ. Она возможна также слюбого другого стандартного устройстваввода и, наконец, с аналогичного проверяемому постояшлого блока памяти, предварительно прошедшего проверку и принятого, таким образом, за эталонный.После окончания записи...
Запоминающее устройство с исправлением ошибок
Номер патента: 982098
Опубликовано: 15.12.1982
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...накопителя и45 первому выходу коммутатора, а другой вход является одним из управляющих входов устройства, одни из входов блока декодирования и входы Формирователя сигналов некорректируемой ошибки подключены к выходам формирователя50 контрольных сигналов, вход которого и другой вход блока декодирования соединены с выходом второго регистра.На чертеже изображена Функциональная схема запомйнающего устройства с исправлением ошибок.Устройство содержит адресный блок 11 первый регистр 2, служащий для 8 4хранения входной информации, блок 3кодирования, накопитель 4, второй регистр 5, служащий для коррекции инФормации, формирователь б контрольныхсигналов, выполненный в виде двухуров.невого генератора синдрома ошибки,блок 7 декодирования,...
Запоминающее устройство с контролем цепей коррекции ошибок
Номер патента: 982099
Опубликовано: 15.12.1982
МПК: G11C 29/00
Метки: запоминающее, контролем, коррекции, ошибок, цепей
...соответственнона регистр 1 и регистр 2, Информационные сигналы с регистра 1 поступают на вход . шифратора 5. При отсутствии ошибок в считанной инфор-мации и правильной работе шифратора5 контрольные сигналы, сформированные шифратором 5, полностью совпадают с сигналами, хранимыми в регистре 2, Соответственно на выходах схефо мы 6 сравнения все сигналы должныбыть равны нулю, и при правильнойработе схемы 6 сравнения и дешифра"тора 9 на третьем выходе последнегодолжен быть сигнал единицы (выбран Я нулевой выход дешифратора 9), Еслиже при считывании произошла ошиб-ка, то на выходах схемы б сравнениясигналы отличны от нуля, т,е. Форми982099 бв четвертой графе - смысловоезначение соответствующих сочетанийзначений сигналов в первых трех гра-...
Устройство для контроля памяти
Номер патента: 982100
Опубликовано: 15.12.1982
Авторы: Батырев, Нуров, Павлов, Пасенков, Черенков
МПК: G11C 29/00
Метки: памяти
...зт блока 3 управления генератор, случайных чисел вырабатывает независимые простейщие случайные потоки двоичных сигналов со средним зна 50 чением щ и среднеквадратическим отклонением 0, Тактовая частота генера.тора 1 соответствует рабочей частоте контролируемого полупроводникового ОЗУ, Экспоненциальное распределефф ние простейиих случайных потоковнаиболее близко соответствует характеру распределения информационныхпотокбв в реальных условиях работы ОЗУ,5. -9821Далее случайные потоки двоичных: сигналов поступают на блок 2, который по команде с блока 3 управления, в зависимости от типа контролируемого ОЗУ, организует временные задержки по каждому каналу для Формирова; ния требуемой временной диаграммы контроля. Крома того, блок 2 реализует...
Резервированное запоминающее устройство
Номер патента: 983752
Опубликовано: 23.12.1982
Авторы: Дворецкий, Петровский, Шастин
МПК: G11C 11/00
Метки: запоминающее, резервированное
...На первые входы сумматора 8 поступает информация из резервного блока 4.Поразрядная сумма по модулю два информации, поступившей из блоков 3 и 4 памяти, с выхода сумматора 8 поступает на вторые входы коммутатора 12 (фиг. 1). Если блоком 7 не зарегистрировано искажение информации, поступившей с выхода коммутатора 5, то он вырабатывает сигнал, разрешающий прохождение этой информации через коммутатор 12 на вторые входы элементов И 11 и на первые входы сумматора 9. Если результат контроля отрицательный, то через коммутатор 12 на вторые входы элементов И 11 и на первые входы сумматора 9 поступает информация с выходов сумматора 8. Поразрядная сумма по модулю два информации, поступившей с выходов коммутатора 12 и информационных...
Запоминающее устройство
Номер патента: 983753
Опубликовано: 23.12.1982
Авторы: Акопян, Ерофеев, Ушаков
МПК: G11C 11/22
Метки: запоминающее
...и величина остаточной поляризации под электродом 5 пластины 2 как при 10 записи, так и при считывании информации остается неизменным. Перед на.чалом записи на шину 9 подаетая сигнал, который отключает генератор 12 и подключает входы усилителей 10 че рез ключи 8 к шине нулевого потенциала для предохранения усилителей от воздействия импульсов записи. Запись "1" ("0") осуществляется подачей импульса записи положительной (отрицательной) полярности на выбранные шины 7. При считывании информации на шину 9 подается сигнал, отключающий входы усилителей 10 от шины нулевого потенциала и включающий генератор 12, с первого выхода которого напряжение возбуждения прямоугольной (или синусоидальнойформы с амплитудой, много меньшей амплитуды напряжения...
Элемент памяти
Номер патента: 983754
Опубликовано: 23.12.1982
Авторы: Адилов, Азимходжаев
МПК: G11C 11/34
...- 8-10 мкм) изолирующим слоем 5 из слюдяной пластинки,перпендикулярно расположенный относительно электродов 2, полученныйкатодным распылением платины на поверхность слюдяной пластины 5 (фиг.1).На однороднополупрозрачную металлическую пластину, которая являетсятретьим электродом 4, над электродом. сток 2 наклеивают специальным клеемсветонепропускающую диэлектрическуюпластину - полоску из непрозрачнойслюды шириной 1 500 мкм, котораяявляется дополнительным изолирующимслоем б,Аналогичные результаты дает и дру"гой вариант исполнения, заключающийсяв образовании более толстого светонепропускающего слоя из платины (ширинойЙ500 мкм),30Принцип-работы предлагаемого элемента памяти заключается в следующем.На входы 11 и 12 элемента памяти,равномерно...
Ассоциативное запоминающее устройство
Номер патента: 983755
Опубликовано: 23.12.1982
Автор: Радченко
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...являются входами ассоциативных признаков Х. Общие "земляные" шинч, соединяющие генераторы 7 с преобразователями 6 и 6,.не показаны, чтобы не усЛожнять чертеж. Модулирующнй вход источника 1 света присоединен к источнику записываемого текста Ч. Выходные сигналы У снимаются с выхоца фотоприемника 5.Предлагаемое устройство работает следующим образом.Каждый генератор 7 с помощью электроакустических преобразователей б и 6 возбуждает в пластине синтезатора 2 по крайней мере две ультразвуковых волны, которые взаимодействуют, образуя стоячие волны и, тем самым, динамический транспарант, являющийся эквивалентом одной йазово-рельефной пластины известного устройства. Множество генераторов 7, нагруженных на другие комбинации преобразователей б и...
Запоминающее устройство
Номер патента: 983756
Опубликовано: 23.12.1982
Автор: Кайма
МПК: G11C 19/00
Метки: запоминающее
...комбинациями единиц. В результате перемножения указанной информации образуются столбцы частныхсомножителей. В этих столбцах содержится необходимая информация для ЭВМ.Линейка сжатой информации - пакетф 1-разрядных комбинаций на все сочетания, сжатий в линейку со значительно меньшим числом разрядов, чем впакете. Пакеты состоят из одно-, двухи И -разрядных комбинаций на всесочетания. Для каждого пакета комбинаций имеется соответствующая линейка сжатой информации.,Так, например, для пакета четырехразрядных комбинаций на все сочетания0 1 2 3 4 5 б 7 8 9 10 11 12 13 14 15 0000000011111111 00001111000 О 1 1 1 1 00110011001 1 00101010101010101 имеется линейка сжатой информациииз девятнадцати разрядов1 1 О 1 0 0 1 1 В лИнейке сжатой...
Устройство для контроля памяти
Номер патента: 983757
Опубликовано: 23.12.1982
Авторы: Дудалев, Колосков, Шебеко
МПК: G11C 29/00
Метки: памяти
...третий 15 коммутаторы, выполненные программируемыми, Второй коммутатор 14 может быть выполнен, например в виде наборного поля,Устройство работает следующим образом.Входная информация со входов 3синхронно, с частотой, определяемой 35генератором 1 и счетчиком б, поступает через элементы И 2 в элементы 1 "памяти. Счетчик 5 и дешифратор 4обеспечивают последовательное;заполнение всех элементов 1 памяти. Считы вание каждого бита информации, поступающей в заданный разряд каждогозаранее заданного элемента 1 памяти,производится с помощью регистра 8.При этом номер разряда, который следует считывать из элементов 1 памяти, устанавливается с помощью программируемого коммутатора 14. Импульсыс выходом дешифраторов 11 или 4, открывая для записи...
Усилитель считывания для запоминающего устройства
Номер патента: 985826
Опубликовано: 30.12.1982
Авторы: Караханьян, Стоянов
Метки: запоминающего, считывания, усилитель, устройства
...заключаетсяв .его более высоком по сравнению с,прототипом, быстродействии. управляющего транзистора, сток которого соединен с затвором первого управляющего транзистора и истоком второго транзистора связи, стоки первого и второго транзисторов связи являются соотве ственно первым и вторым информационнь ми входами усилителя, а затворы являют ся однимииз тактовых входов усилителя, введены ключевые транзисторы, причем стоки первого и второго ключевых транзисторов соединены соответственно с . стоком первого и стоком второго транзисторов связи, затворы первого и второ го ключевых транзисторов соединены соответственно с затворами первого и второго управляющих транзисторов, а истоки подключены к стоку третьего управляющего транэистора, исток...
Буферное запоминающее устройство
Номер патента: 985827
Опубликовано: 30.12.1982
Автор: Оржевский
МПК: G11C 19/00
Метки: буферное, запоминающее
...памятисодержит триггеры 3-10, входы С которых объединены и подключены к шиневвода, Блок 2 управления содержит алемент И 11 первой группы, элемент И 12 20второй группы, триггер 13, элемент И 14первой группы, элемент И 15 второйгруппы, триггер 16. Кроме того, устройство содержит формирователь 17 сигналов, формирующий сигнал окончания 25сдвига и включающий в себя элементИЛИ 18, элемент И 19, триггер 20, атакже тактовый генератор 21,Устройство работает следующим образом, зоВ исходном состоянии триггеры блокапамяти и блока управления выключены,а триггер 20 включен, Ввод информациии сдвиг ее из разряда в разряд блокапамяти происходят по заднему фронту 35импульса записи. При выводе информациииз блока 1 памяти сигналом Считывание" триггер 20...
Аналоговое запоминающее устройство
Номер патента: 985828
Опубликовано: 30.12.1982
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...перезаряда конденсатора и падения напряжения на резисторе тока заряда. Кроме того, для уменьшения погрешностизапоминания при малых амплитудахвходного сигнала использованы управляемые генераторы тока, величина тока которых прямо пропорционально за-,висит от амппитуды входного сигнала.На чертеже представлена функциональная схема устройства,. Устройство включает в себя компараторы 1 и 2, повторитель 3 напряжения, генератор М вытекающего тока, генератор 5 втекающего тока, разрядныйблок.:6, блок 7 управления, конденсатор 8, резистор 9, элемент ИЛИ 10,первую шину 11 управления, вторую шину 12 управления, вход 13 и выход11 устройства. Токи в генераторах 4и 5 выбираются одинаковыми и противоположными. по направлению. Устройство работает...
Аналоговое запоминающее устройство
Номер патента: 985829
Опубликовано: 30.12.1982
Автор: Шишкин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...с задним Фронтом импульса пре"образователя 3, поступающего на Формирователь 8 с элемента ИЛИ 7 (Фиг.2,эпюра Ж),В момент, совпадающий с переднимфронтом импульса преобразователя 3,триггер 10 перебрасывается в исходное 40(нулевое) положение.Напряжения с конденсаторов 1 и 2подаются на входы блока 13 сравнения,выходной сигнал которого открывает45ключ 23 при напряжении на конденсаторе 1, большем напряжения на конденсаторе 2, или ключ 22 при напряжении наконденсаторе 1, меньшем напряженияна конденсаторе 2 (фиг, 2, эпюра ц ),50Происходит быстрый подзаряд конденсатора 1 или конденсатора 2 от напряжения источника 9 через разделитель"ный элемент 28 или 29 (Фиг. 2, эпю"ры , Я ). Как только величины напряжений на конденсаторах...
Устройство для контроля оперативной памяти
Номер патента: 985830
Опубликовано: 30.12.1982
МПК: G11C 29/00
Метки: оперативной, памяти
...информационных разрядов 18 коммутаторе 9. Блок 8 формирует контрольный код четности, который В пря" один из контрольных разрядов 17коммутатора 9,Далее работу устройства удобно рассматривать В двух режимах,ПВРВый режим,.Если в коде Входной информации количество нулей не превышает полови ны дЛины слова, то дешифратор 7 вы" дает по инверсному выходу управляю" щий сигнал на другие Входы коммутатора 9, который пропускает Входную и контрольную информации в прямом коде через выходы 26 в оперативную па" мять 21,. где она записывается в прямом коде, Кроме того, по выходам 26 в оперативную память 21 поступает.еди"5 985ничная информация с инверсного выходадешифратора 7.При считывании информации из опе"ративной памяти 21 поступает на регистр 1,...
Устройство для контроля памяти
Номер патента: 985831
Опубликовано: 30.12.1982
МПК: G11C 29/00
Метки: памяти
...сумматора 30 для первогобайта с числом О) . Значение суммы поступает в регистр 31. Запись информации в регистр 31 производится им" пульсом, который формируется форми" рователем 25 по заднему Фронту сигнала сопровождения информации. С выхода регистра 31 код суммы подается навходы сумматора 30 для суммированияего со следующим байтом информации,на входы элементов И ф, которыеработают только з режиме записи, ина входы коммутатора 17. При отсутствии ошибок каждый байт информациипоступает через элементы 35 задержки,открыты элементы ЗАПРЕТ 36 и элементы ИЛИ 2 М по выходам 8 на информационные входы блока 39 памяти. Записьинформации в блок 39 памяти произво"дится синхроимпульсами "Записать",которые поступают по входу 10 от канала, Информация...
Электрооптический преобразователь света
Номер патента: 635800
Опубликовано: 30.12.1982
МПК: G11C 11/42
Метки: света, электрооптический
...работает следуюцим образом, 20На электроды подают управляющеенапряжение, а на слое фо:опроводника с помощью записывающего света формируют иэображение. Под действиемсвета сопротивление фотопроводникауменьшается пропорционально освеценности. В неосвещенных участкахсопротивление фотопроводника великоИ значительная часть напряжения падает на этот слой. В освещенных местах сопротивление фотопроводника мало и почти все напряжение оказывается приложенным к модулирующей среде,на поверхности которой формируетсязарядовый рельеф, соответствуюцийраспределению освещенности в изображении, проецируемом на фотопроводник. Под действием потенциальногорельефа в модулируюцей среде создается электрическое поле, управляющее ее оптическими...
Способ изготовления запоминающей матрицы на биаксах
Номер патента: 987677
Опубликовано: 07.01.1983
Авторы: Авсеев, Бобров, Добролюбов, Милославов
МПК: G11C 5/12
Метки: биаксах, запоминающей, матрицы
....провода второ"го направления, прн этом сначала нанизывают биаксн, расположенные внижнем слое матрицы, а затем биакси,расположенные в верхнем слое матрицы, предварительно разместив их внижнем слое матрицы путем переворачивания координатных проводов первогонаправления с нанизанными на них биаксами, концы каждого координатногопровода второго направления при этомсвивают, укладывая координатный ,провод после нанизывания на него биаксов поверх данных биаксов, а кобр"динатные провода первого направления 1987677 5 Формула изобретения Составитель В. ВакарТехред А.Бабинец Корректор С. ШекмарГ едактор М. Рачкули Тираж 592осударственного комитам изобретений и открыа, Ж, Рауюская наб Заказ 10314/4 ПодписноСССР ВНИИП по 113035, Мо4/5 лиал ППП...
Запоминающее устройство с переменным форматом данных
Номер патента: 987678
Опубликовано: 07.01.1983
Авторы: Беляев, Горша, Гриценко, Корниенко, Мудла
МПК: G11C 11/00
Метки: данных, запоминающее, переменным, форматом
...10 на вход сумматора 13.Указанную коммутацию выполняет коммутатор 11, при этом порядок коммутации задается шифратором 12, которыйформирует сигналы управления в зависимости от величины Ч подаваемойна его .вход с выхода вычитателя 16блока 7(;Для того, чтобы операцию деленияна Ч(+, свести к операции сдвига,которую в данном случае выполняет ком-мутатор 11, необходимо, чтобы величина Ч 4 равнялась. целой степенидвойки, например, 29"ф (где н - целое число). Чтобы это условие соблюдалось для всех форматов, требуетсяразмеры участков памяти М задаватьопределенным образом, а именноМ=Щ Ч) - 10-На сумматоре 13 к частномуот деления прибавляется единица и полученная константа подается на второй вход умножителя 14. Функция выделения целой части...
Полупроводниковое запоминающее устройство
Номер патента: 987679
Опубликовано: 07.01.1983
Автор: Тенк
МПК: G11C 11/40
Метки: запоминающее, полупроводниковое
...транзисторы 13, истоки которыхобъединены, затворы объединены иявляются входами дешифратора, стокисоединены с истоками нагрузочныхтранзисторов 14, стоки которых подключены к шине питания, а затворы 15являются соответствующими управляющими шинами,55Устройство работает следующим образом.В промежуток. времени, когда наинверсных выходах 12 и 15,источниковимпульсного напряжения действует вы Осокий потенциал, а на пряьнх 6-8 -.низкий, происходит предварительныйзаряд адресных шин накопителя черезнагрузочные транзисторы 14 и 9 свстроенным каналом до полного напря-,жения источника постоянного питания.После подачи кода адреса на затворыключевых транзисторов 11 адресныхусилителей устанавливается высокийпотенциал на прямом выходе 6...
Постоянное запоминающее устройство
Номер патента: 987680
Опубликовано: 07.01.1983
Автор: Малютин
МПК: G11C 17/00
Метки: запоминающее, постоянное
...диода, что увеличивает размеры кристалла полупроводникового постоянного запоминающегоустройства.Цель изобретения - упрощение устройства.Поставленная цель достигается тем,что в постоянном запоминающем устройстве, содержащем в каждом разрядеадресную шину, д.зе разрядные шийы,две плавкие перемычки, одни концыкоторых соединены с соответствующиии 5. разрядныжи шинами, и диод, анод диода подключен к адресной шине, а ка. тод - к вторым концам плавких перемычек. На чертеже изображено предлагаемоеустройство.Постоянное запоминающее устройство содержит адресные шины 1, разряд ные шины 2 одноименного разряда,дкод 3 н плавкие перемычки 4,Запись информации в устройствоосуществляется пережиганием плавкихпереьнчек. Считывание инФормации иззапоминающего...
Регистр
Номер патента: 987681
Опубликовано: 07.01.1983
Автор: Кочергин
МПК: G11C 19/00
Метки: регистр
...1 Фазы выглядит так: Аргументы л-л лф л 0 0 0 1102 4 л 5 60е Ч 11 Ч 10 Ч 10 -лЧ, = О 1 М О Оч 1 О = 65 1(11 фф ф%-ъч Фф Фе ъч (4г+Уф Вл+1ч ., (Ъ)ь ""ф"фф+йфф-ъФл ФАЙФ и т.д,Число элементов И с двумя входами в выражениях (1)"(Э) графически представлено соответственно на фиг.2 а 2 в, где слева и справа от сигналов щ записываются в строгой последовательности номеров фаз сигналы, числокоторых равно 2 М - 1., Если в этой последовательности должны быть сигналы с номером фазы больше Кф то они заменяются ь)нверсными сигналами Фаэ начиная с первой Фазы(Ч, Чф ее.). Если в этой последовательности должны быть сигналы Фаз с номером меньше 1, то они заменяются инверсныииф сигналами фаз начкнаЯ с К (Ч 4 к .ф)П едлагаеьиюй гистр работает р це30...
Аналоговое запоминающее устройство
Номер патента: 987682
Опубликовано: 07.01.1983
Авторы: Живилов, Лещев, Фремке
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...второй вход сувеиатора соединен с выходом первого буферного усилителя к с первым вхо дом вычитателя, второй вход которого 25 соединен с вхбдом входного усилителя,выход сумматора является выходом устройства987 б 82 Составитель А, Воронинедактор М. Рачкулинец Техред Т.Маточка Корректор С. Шекм 14/4 Тираж 592 ВНИИПИ Государственного коми по делам изобретений и 13035, Москва, Ж, Раушскака Подписнотета СССРкрытыйнаб. д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектна Устройство содержит входной усилитель 1, ключи 2 и 3, буферные усилители 4 и 5, вычитатель б, сумматор 7, накопительные элементы, например, конденсаторы 8 и 9, делитель 10 напряжения и шину 11 управления.Запоминающее устройство работает следующим образом.На время выборки...
Накопитель для запоминающего устройства
Номер патента: 988200
Опубликовано: 07.01.1983
Автор: Эндру
МПК: G11C 11/14
Метки: запоминающего, накопитель, устройства
...электропроводящем слое определяет последовательность градиентов поля и,.тем самым, точное движение ЦМД в каждый момент. От.носительное размещение может быть таково, что отверстия в каждой паре могут .быть смещены относительно друг50 друга вдоль оси движения ЦМД, быть смещены в боковом направлении по отношению друг к другу или иметь как первое, так и второе смещение вместе,Накопитель для запоминающего устройства работает следующим образом.Ввод ЦМД в накопитель осуществля" ется с помощью генератора 8 ЦМД,возбуждаемого с помощью источника 9 импульсов тока. Считывание ЦМД в накопителе осуществляется после их предварительного растяжения ромбовидным расширителем 10 ЦМД с помощью тонкопленочного магниторезистора 11, сигнап с которого...
Усилитель считывания для запоминающего устройства на мдп транзисторах
Номер патента: 989583
Опубликовано: 15.01.1983
Автор: Сафонов
МПК: G11C 7/06
Метки: запоминающего, мдп, считывания, транзисторах, усилитель, устройства
...диаграмма подачи управляющих напряжений. 15Усилитель содержит первый 1 и второй 2 нагрузоцные транзисторы, первый 3 и второйвходные транзисторы, первый 5 и второй 6 переключающие транзисторы, ключевой транзистор 7 20,Входные сигналы поступают на входы 8 и 9 усилителя из элемента 10 .памяти и опорного элемента 11. Управляющие напряжения О 1 и 1 подаются соответственно на затворы транзисто- р 5 ров 7 и 5. Усилитель считывания для запоминающего устройства на ИДП-транзисторах,содержащий входные, нагрузочные и ключевой транзисторы, причем стоки входных транзисторов соединены с истокомключевого транзистора, сток которогоподключен к шине питания, а затворявляется первым управляющим входомусилителя, истоки первого и второговходных...
Запоминающее устройство
Номер патента: 989584
Опубликовано: 15.01.1983
Автор: Климас
МПК: G11C 11/34, G11C 11/40, G11C 5/02 ...
Метки: запоминающее
...9, вход 10 , дистанционного управления, второй нагруэочный резистор 11, положительную 25 шину 12 питания, третий нагрузочныйрезистор 13, переключающий транзистор14 и четвертый нагрузочный резистор 15. 30Устройство работает следующим образом. В исходнои состоянии все ячейки памяти выключены. Включение соответ35 ствующей ячейки памяти осуществляется путем подключения контактов 4 или 10 к шине 12. При подключениивхода 10 к шине 12 открывается транзистор 14, который, в свою очередь,10 открывает транзистор 3, поддерживающий открытым транзистор 14. Ячейка памяти включена до тех пор, пока не будет включенонапряжение питания или не будет включена другая ячейка 1, Эмиттерный45 ток транзистора 14 создает на резисторе 2 падение напряжения,...
Запоминающее устройство
Номер патента: 989585
Опубликовано: 15.01.1983
Авторы: Болдырев, Крупский, Самичев, Хазов, Чельдиев
МПК: G11C 11/42
Метки: запоминающее
...6. Считывание информации с носителя информации2 осуществляется плоскополяризованным светом. Распознавание записаннойинформации осуществляется анализатором на основе магнитооптического эффекта Фарадея.Выбор необходимой информации присчитывании осуществляется с помощьюблока выборки 3. Работа блока выборки 3 происходит следующим образом. Висходном состоянии все ячейки блокавыборки намагничены в одном направлении, Для выборки информации из ячейки с координатами (Х, У) (фиг, 2)запоминающей пластины в блоке выборкипо токовым петлям, соответствующимячейке с координатами (Х , У), подают импульсы тока, в результате чегоячейка с координатами (Хк, У ) перемагничивается в обратном первоначальном направлении, Плоскополяризованный свет, подающийся...
Постоянное запоминающее устройство
Номер патента: 989586
Опубликовано: 15.01.1983
Авторы: Брик, Вахновецкий, Кабаенкова, Мозгунов, Пуховицкий, Шидловский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...соединен с шинойопроса, информационные входы мультиплексоров соединены с выходами модулей памяти, а выходы - с .информационными входами выходного регистра,выходы которого являются выходамиустройства.На чертеже приведена структурнаясхема предложенного устройства.15 го Устройство содержит шину тактовых импульсов 1, регистр адреса 2, а модулей памяти 3, шину опроса 1,п мультиплексоров 5, и-разрядный выходной регистр 6, первый регистр выбора слова 7, второй регистр выбора слова 8. Входы регистра адреса 2 и входы первого регистра выбора слова 7являются входами устройства. Выходы регистра адреса 2 соединены с адресными входами модулей памяти 3, выходы первого регистра выбора слова7 соединены со входами второго регистра выбора слова 8....
Устройство для заполнения трафарета ферритовыми сердечниками
Номер патента: 991502
Опубликовано: 23.01.1983
Авторы: Беккер, Болунов, Петухов
МПК: G11C 5/02
Метки: заполнения, сердечниками, трафарета, ферритовыми
...раэмещенной на С-образном магнитопроводе с наконечниками, между которымиразмещена камера с трафаретом длязаполнения ферритовыми сердечниками,содержит электромагнит, генераторзвуковых колебаний и основание, выполненное, например, в виде столикаустановленного между наконечниками,на котором размещена камера с трафаретом, при этом столик жестко соеди-. нен с электромагнитом, который подклю чен к выходу генератора звуковых колебаний.На Фиг,1 изображена схема устройства для заполнения трафарета ферритовыми сердечниками, на фиг.2 - ка" мера, содержащая трафарет с липкой лентой, заполненной Ферритовыми сердечниками.Устройство для заполнения трафасодержит С-образный магнитопровод 1 с наконечниками 2, катушку индуктивности 3, выпрямитель 4,...