G11C — Запоминающие устройства статического типа

Страница 213

Усилитель считывания

Загрузка...

Номер патента: 1368918

Опубликовано: 23.01.1988

Авторы: Ботвиник, Сахаров

МПК: G11C 7/06

Метки: считывания, усилитель

...протекании по ним тока от транзисторов 18 и 19, на базы которыхпоступает с резистора 16 опорноенапряжение.Транзисторы 11 и 12 и резисторы 4014 и 15 образуют дифференциальныйкаскад, причем сигнал на выходы 3 и4 снимается соответственно с резисторов 14 и 15.При поступлении на вход 1 сигнала высокого уровня, а на вход 2низкого уровня открывается транзистор 11 и закрывается транзистор 12,на выходе 3 - низкий уровень, а навыходе 4 - высокий. При поступлении 50противоположной информации соответственно меняется состояние транзисторов 11 и 12 и выходов 3 и 4. 8 2мым повышают быстродействие усилителя.Для обеспечения этого величину опорного напряжения на выходе 17 необходимо выбрать в соответствии с условиемоОэб+ 3 9 г 1) оо 06 + Цэб егде О 6 -...

Устройство для преобразования формата данных в доменной памяти

Загрузка...

Номер патента: 1368919

Опубликовано: 23.01.1988

Авторы: Захарян, Красовский, Кузнецов, Леонтьев, Матвеев, Раев, Шотов

МПК: G11C 11/14

Метки: данных, доменной, памяти, преобразования, формата

...ХХХна контрольных шинах 26) блок памятис произвольной выборкой 4 отключа 1368 Из контроллера по шинам 16 ввода данных поступает очередное М-разрядное информационное слово, которое записывается в М-разрядный буферный ре 5 гистр 15 по высокому уровню сигнала на шине 22 подтверждения передачи данных; при этом триггер 21 запроса передачи данных сбрасывается в ноль.В режиме чтения (низкий уровень 10 сигнала на шинах 2 и 24, высокий уровень по шине 27) каждый период управляющего поля информация с выходов группы из М блоков памяти на ЦМП 1 поступает на М-разрядный ре гистр 10 чтения. С выхода М-разрядного регистра 10 чтения информация поступает на входы второй группы муль - типлексора (М 1) 11, который осуществляет ее...

Постоянное запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1368920

Опубликовано: 23.01.1988

Авторы: Бокач, Пашковский

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией, постоянное

...и некорректируемых адресов. Если информация в первом накопителе 1 не корректируется, то на всех входах элемента И 4 будет "1" и на выходе этого элемента формируется сигнал разрешения функционирования основного накопителя. С помощью элемента НЕ 5 производится управление корректирующим накопителем.Если на управляющий вход накопителя подается сигнал, запрещающий выдачу информации, то на его разрядных выходах поддерживается третье (высокоимпедансное) состояние.Таким образом, при подаче адресных сигналов на входы устройства на разрядных выходах управляющего накопителя формируется набор сигналов, определяющих необходимость коррекции. Если все эти сигналы "1", то при выборке функционирует основной накопитель и запрещается функционирование...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1368921

Опубликовано: 23.01.1988

Авторы: Дрозд, Карпенко, Минченко, Полин, Соколов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...данному устройству информацию о неисправности других устройств, решающих совместно единую задачу,Работа устройства начинается с подачи на вход блока запуска 3 через шину 29 пуска сигнала "Начало". При этом блок 3 запуска формирует импульс сброса, который устанавливает в нулевое состояние первый 15, второй 18 и третий 19 счетчики, а также первый триггер 4. По окончании действия импульса сброса первый 15 и третий 19 счетчики под действием синхросигналов, поступающих на их счетные входы с выходов 6 синхронизации, начинают синхронно изменять свои состояния. Коды состояния третьего счетчика 19 поступают с его выхода на управляющий вход третьего коммутатора 16, При этом сигналы контроля, каждый иэ которых однозначно соответствует...

Блок задержки цифровой информации с самоконтролем

Загрузка...

Номер патента: 1368922

Опубликовано: 23.01.1988

Авторы: Дрозд, Карпенко, Лацин, Лебедь, Полин

МПК: G11C 29/00

Метки: блок, задержки, информации, самоконтролем, цифровой

...выход контроля устройства как информация о происшедшем сбое. В следующем такте этот же сигнал о сбое через элемент ИЛИ 8 записывается во второй накопитель 10, где осуществляется задержка информации о происшедших сбоях на 1 тактов (где 1=2 причем рд). Сигнал с выхода регистра 11 поступает через элемент ИЛИ 8 снова на вход второго накопителя 10. Таким образом, во втором накопителе 10 постоянно циркулирует по кольцу информация о происшедших в первом накопителе 3 .сбоях в различных ячейках. Предположим, что произошел отказ одной из ячеек памяти первого накопителя 3. Тогда информация о сбое поступает в кольцо, реализованное на втором накопителе 1 О. Через К тактов вновь осуществляется чтение из отказавшей ячейки первого накопителя 3 и...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1368923

Опубликовано: 23.01.1988

Автор: Барашенков

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...ответа, соответствующий достоверной информации на выход- З 0 ных числовых шинах 22.При неисправном устройстве рассмотренное соответствие выходных сигналов элементов И 16, ИЛИ-НЕ 15 и блоков 9 и 17 нарушается.35При неисправности адресного йнтерФейса, например обрыве одной (или нечетного количества) из адресных шин 25, тип кодирования информации накопителем 2 при чтении (прямой или 40 обратный код), определяемый элементами ИЛИ-НЕ 15 и И 16 блока 14 фиксации отказов по состоянию элементов 4/ сравнения, оказывается не соответствующим четности кода адреса, оп ределяемой третьим блоком контроля 17. Рассмотренное соответствие может быть нарушено также при отсутствии активизации накопителей 1 и 2, проявляющейся в считывании нулевых кодов при...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1370668

Опубликовано: 30.01.1988

Авторы: Высочина, Сидоренко, Солод, Хоменко

МПК: G11C 29/00

Метки: запоминающее, резервированное

...нулевой потенциал навыходе дополнительного накопителя 5(фиг, 2).Одновременно блоки выбора строкпроизводят выбор строки в основном ирезервном накопителях, а блок выбора70668 2 35 40 45 50 55 5 10 15 20 25 30 столбцов выбирает столбцы на обоихнакопителях,Если ячейка не была забракованаи сигнал о наличии брака не был записан, то на выход дополнительногонакопителя 5 (момент временинафиг. 2) поступит положительный потенциал, который подключит выход устройства к первому информационному входу,т.е, к выходу дополнительного накопителя 5.Если ячейка была забракована, тов дополнительный накопитель 5 будетзаписан сигнал брака и на выходе вмомент временибудет установленнулевой потенциал, который через формирователь 6 сигналов...

Модуль постоянного запоминающего устройства

Загрузка...

Номер патента: 1372353

Опубликовано: 07.02.1988

Авторы: Иванов, Леонтьев, Милованов, Мхатришвили, Севериновский, Соколенко, Соломенцев, Фокин, Хабарова

МПК: G11C 5/02

Метки: запоминающего, модуль, постоянного, устройства

...вставлена П-образная пружина 20.Между П-образной пружиной 20 и первымП-образным сердечником 1 вставленвторой П-образный сердечник - ярмо 2,сопряженный в нижней части с первымП-образным сердечником 1. 2 ил. вого сепаратора 7 вставлены полые каркасы 15 с выходной обмоткой 16 и выступом 17, На полые выступы 6 первого сепаратора 7. надетъ полые выступы 18 второго сепаратора 19 со жгутами 4 кодовых проводов. С другой стороны каждых двух полых каркасов 15 вставлена П-образная пружина 20. Между П-образной пружиной 20 и первым П-обраэным сердечником 1 вставлен второй П-образный сердечник- ярмо 2, сопряженный в нижней части с первым П-образным сердечником 1.Устройство работает следующим образом,При обращении к модулю ПЗУ с помощью...

Устройство для программирования постоянных запоминающих устройств

Загрузка...

Номер патента: 1372354

Опубликовано: 07.02.1988

Авторы: Горский, Сюрдяев

МПК: G11C 7/00

Метки: запоминающих, постоянных, программирования, устройств

...запускает генератор на элементах 2 И-НЕ 28 и 29, Тактовые импульсы инвертируются элементом НЕ 21 и поступают на вход триггера 24, повторно инвертируются элементом НЕ 22 и поступают на вход триггера 24, включенного как делитель на два,С выхода триггера 24 тактовые импульсы, пройдя через элемент НЕ 23 и элемент 2 И-Е 26 (схема блокировки) поступают на счетный вход счетчика 17, Триггер 24 разрешает прохождение такта через схему блокировки, если соответствующая последовательности опроса кнопка 20 коммутационного поля (блок 9) не нажата. При этом с выхода элемента 8 И-НЕ 19 на информационный вход триггера 24 поступает сигнал, соответствующий уровню логического 0. Счетчик 17 при поступлении очередного такта инкрементирует. При этом на...

Буферный повторитель

Загрузка...

Номер патента: 1372355

Опубликовано: 07.02.1988

Авторы: Абрамов, Кобзев, Смаглий, Федорова

МПК: G06F 13/38, G11C 7/00, G11C 7/06 ...

Метки: буферный, повторитель

...разрешения ввода будут закрыты передающиеусилители 1 и 2 до тех пор, пока непридет активный уровень сигнала синхронизации пассивного устройства пошине 25, который через элементы 12,11 и 16 разрешит передающий усилитель 1,Таким образом, при пассивном уровне сигнала подтверждения выбора нашине 23 усилитель 1 открывается только на время трансляции данных, вводимых из внешнего устройства, Приэтом сигнал синхронизации пассивногоустройства транслируется через усилители 7 и 3, При активном уровнесигнала подтверждения выбора вотсутствие сигнала разрешения вводаоткрыт усилитель 1 и закрыт усилитель 2, По сигналу разрешения вводана шине 22 усилитель 1 закрываетсяУсилитель 2 открывается после прихода сигнала синхронизации пассивногоустройства по...

Программатор

Загрузка...

Номер патента: 1372356

Опубликовано: 07.02.1988

Автор: Солонин

МПК: G11C 16/10

Метки: программатор

...чертеже изображена структурнаясхема программатора.Программатор содержит формирователь 1 временных диаграмм, накопительные элементы, выполненные наконденсаторах 2, первая и втораягруппы ключей 3 и 4, пороговый элемент 5 и программирующий вход 6 программатора, Программируемая схемаобозначена позицией 7.Программатор работает следующимобразом.В исходном состоянии группы ключей 3 и 4 закрыты, Периодически повторяющийся сигнал на программирующем входе 6 поступает на вход порогового элемента 5, Когда величинаэтого напряжения достигает порогасрабатывания порогового элемента 5,на его выходе появляется сигнал, запускающий формирователь 1 временныхдиаграмм, который посредством формирования импульсов на выходах открывает ключ 3. Программно...

Запоминающее устройство

Загрузка...

Номер патента: 1372357

Опубликовано: 07.02.1988

Авторы: Абрамов, Гуминов, Эннс

МПК: G11C 11/40

Метки: запоминающее

...особенность работы полусумматора 12 позволяет устранитьложные выбросы напряжения на входахи, соответственно, на выходах дешифратора 5 при переключении ЗУ из ре 1372357жима хранения в режим считывания информации, что обеспечивает надежнуюработу ЗУ в целом. Только после прохождения информационного сигнала поцепи с наибольшей задержкой возбуждается один из выходов дешифратора5, соответствующий ошибочному разряду, либо возбуждения не происходит,если ошибки не быпо,Предлагаемое выполнение полусумматоров и построение на их основекаскадов суммирования блока обнаружения ошибок позволяет использоватьбездефектные ЗУ, в которых не требуется производить коррекцию ошибок,в режиме работы с повышенным быстродействием. Блоки обнаружения и исправления...

Программируемое постоянное запоминающее устройство

Загрузка...

Номер патента: 1372358

Опубликовано: 07.02.1988

Авторы: Львович, Приходько, Фастов, Щетинин

МПК: G11C 11/40

Метки: запоминающее, постоянное, программируемое

...ПРИ 6 лг.сп и сд гиии сопротивления перемычки, , Е,руженные при таком режиме 51015 35 40 45 контроля не полностью пережженные перемычки могут быть подвергнуты дальнейшему программированию до полного пережигация перемычек, благодаря чему будет повышена надежность ИС и коэффициент просраммиронае(ия, ИС, которых перемычки це удаетгя дожечь, должнь быть забракованы, При отбраковке целых перемычек, имеющих недопустимо большое сопротивсееие, порог переключения выходного усилителя 8 изменяется таким образом, что переключение угилителя 8 происхопит при большем токе считывания, соответсе - есееЕеЕО при меньшем сопротинлении перемычки (фиг,2).Степень изменения в ту или иную сторону порога переключения ныходцого усилителя 8 ньбирается...

Программируемое постоянное запоминающее устройство с коррекцией

Загрузка...

Номер патента: 1372359

Опубликовано: 07.02.1988

Авторы: Гецко, Гусейнов, Исмаилов, Мамедов

МПК: G11C 17/00

Метки: запоминающее, коррекцией, постоянное, программируемое

...в чистом - незапрограммированном виде, т.е. по всем адресам содержатся только "1"). По этой причине на выходе мультиплексора 12 присутствует сигнал логического "0", который держит накопитель 8 в режиме "Хранение".Накопители 7 и 8 имеют и и щ разрядов соответственно, т,е. устройство содержит п, щ - разрядных накопителей блока 1. Пусть К-м (К = 1, 2п) накопителем блока 1 по 1-м (д = 0,1В, где М - количество адресуемых ячеек накопителей) адресам обнаружена неисправность в о-м (Ч = 1,2щ) разряде, который находится в единичном состоянии, а остальные разряды - в нулевом состоянии:1,29-1, с + 1 щ;,О.До коррекции в накопителях 7 и 8по всем адресам записаны только1",1,2сщ; 1,2,)Кив11 ууКоррекция неисправности в К-м накопителе блока 1...

Постоянное запоминающее устройство трансформаторного типа

Загрузка...

Номер патента: 1372360

Опубликовано: 07.02.1988

Авторы: Иванов, Леонтьев, Милованов, Муранков, Мхатришвили, Рогинский, Севериновский, Соколенко, Фокин

МПК: G11C 17/00

Метки: запоминающее, постоянное, типа, трансформаторного

...напряжения совпадает сполярностью сигнала, соответствующего считывайию кода "1".При уменьшении емкости параллельных конденсаторов между кодовыми проводами, вследствие предложенного размещения секций 3 жгута кодовых проводов, напряжение помехи также уменьшается, что приведет к расширению области работоспособности устройства и повышению надежности его работы.Большой вклад в образование помехвносят паразитные емкости между секциями 3 кодовых проводов. Секция 3 кодовых проводов, подключенная к выбранному формирователю 4, имеет в этой точке подключения потенциал, равный О; секция 3 кодовых проводов, подключенная к невыбранному формирователю 4, имеет в точке подключения потенциал, близкий по значению к напряжению питания последнего...

Асинхронный последовательный регистр

Загрузка...

Номер патента: 1372361

Опубликовано: 07.02.1988

Авторы: Варшавский, Мараховский, Розенблюм, Цирлин

МПК: G11C 19/00

Метки: асинхронный, последовательный, регистр

...(пары элементсв 23, 24 и 25, 26 этих ячеек образуют КБ -триггеры, построенные по схеме М-Б с разнополярным управлением), и на одном из входов каждой группы И элементов 21 и 22 появится значение "О", а на выходах этих элементов (т.е. выходах 5 и 6 регистра) - значение "1", информация на этих выходах отсутствует,Для того, чтобы считать информацию из регистра, приемник должен установить на его входе 7 значение "1", которое блокирует изменение состояния последней ячейки 1 регистра и разрешает запись информации в предпоследнюю его ячейку 1, Если приэтом изменятся значения выходов элементов 23 и 24 предпоследней ячейки 1, т.е, очередной разряд сдвигаемого кода имеет единичное значение, то на входах одной из групп И элемента 21 появятся...

Устройство для контроля регистра сдвига

Загрузка...

Номер патента: 1372362

Опубликовано: 07.02.1988

Авторы: Дербунович, Нешвеев, Сирота

МПК: G11C 19/00, G11C 29/00

Метки: регистра, сдвига

...20Устройство функционирует следующим образом,Перед началом работы в сдвиговыйрегистр 1 заносится необходимая исходная информация. При этом н каждый 25разряд сдвигоного регистра 5 заносится бит четности соотнетствующей группы битов исходной информации н сдвигоном регистре 1. Так в первый разряд в-разрядного сдвигового регистра 305 заносится бит четности информации н1, щ+1, 2 щ+1(К)в+ разрядахи-разрядного сдвигового регистра 1во второй разряд - бит четности 2,в+2,2 в+2. (К)в+2 разрядов сдвигового регистра 1 и т.д, Если передначалом работы сдниговый регистр 1обнуляется, то сдвиговый регистр 5обнуляется также.В процессе работы бит четностиинформации, находящийся на входе 6 ив щ, 2 щ(К)щ разрядах сдвигового регистра 1, формируется на...

Постоянное запоминающее устройство с резервированием

Загрузка...

Номер патента: 1372363

Опубликовано: 07.02.1988

Авторы: Антипова, Слудников, Сорока

МПК: G11C 29/00

Метки: запоминающее, постоянное, резервированием

...3.Сигнал единичного логического уровня с выхода триггера 20 контроляблокирует запись текущего адреса врегистр 24 контрольного адреса изапись сигналов контроля отказавшего накопителя в выходной регистр блока 16 контроля, а также разрешаетработу счетчика 27 контрольного адре"са и прохождение на его вход сигналов с входа 31 синхронизации устройства через элемент И 21,Устройство переходит в режим самоконтроля отказавшего накопителя, приэтом выдача истинной информации потребителю по команде обращения к устройству не приостанавливается.Режим самоконтроля отказавшегонакопителя заключается последовательном обходе массива адреса этого накопителя в поисках информации, идентичной истинной информации отказавшей ячейки.Истинная информация...

Устройство для коррекции ошибок

Загрузка...

Номер патента: 1372364

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, ошибок

...27 ц 28 возможны следующие режи- .55 работи устройства.На ходе 27 лог. "О", Это означает, что в принятой информации ошибок нет ц Оа 5 О;сет бить цс 55 О 555 зова 5 а.На 1 кодс 27 лог, "1", а на вь 5 ходе 28 .50 Г. ООто Означает что в;5 р 5 ято Борапнц и.Ретс 5 некоррект 55 руе;5 а 5 Огнтбк кратностью От се",5,ет бнт Скорректирована, Лля этого55, вход 26 подают тактовую частоту,55 Гедствце чего через несколько такгов и входах блока 8-выходах блока 6 по.явите; призах огп 5 бкц, а информация,дос ат: ч 55 ая для Определения адресаО;п 5 б.и, - на вььодах блока 6, под 5;л 5 оченнг 5 х к блоку 7, и сигнал ошибки - на 5 гходе блока 9. Из блока 7сч 55 т 55 ется адрес первого ошибочногоб, йга (всего может быть не более двухошибочных байтов),...

Устройство для коррекции ошибок в информации

Загрузка...

Номер патента: 1372365

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: информации, коррекции, ошибок

...что ошибки цет и информация из блока 1 может быть считана по адресу, поступающему по входам 15, и сигналу обращения, поступающему по входу 20, при режиме считывания ца входе 19, который переводит коммутаторы 7 и 8 ца прием информации со 35 ответственно с входов 15 и 20.Если на выходе 23 единица - признак ошибки, а на гыходе 24 цель признак некорректпруемой ошибки (кра тностью семь - двенадцать бит), то в этом случае в принятой информации имеется ошибка и ее использоватьнельзя,Если на выходах 23 и 24 единицы, 445это означает, что имеется в принятойинформации корректируемая ошибка(кратностью от одного до шести бит),В этом случае работа блока 2 должнабыть продолжена еще на двадцать шесть50тактов импульсами, поступаощими,например, от блока...

Устройство для обнаружения и коррекции ошибок

Загрузка...

Номер патента: 1372366

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок

...количество тактов (для данного порождающего полинома через 26 тактов) имеется необходимая информация дчя коррекции ошибкиПередача информации на выходы 16 с одновремеш 1 ой коррекцией может в случае необходимости производиться с. большей частотой, поэтому в устройстве предусмотреца возможность подачи второй сццхросерии на вход 21 при цал 11 чци сигнала корректцруемой ошибки, для чего испо;1 ъзуется формирователь 23.На основе информации о месте ошибки сформ 11 ровацц 1 п 1 в блоке 1 блок 3 формирует: цомер о 1 пцбочцого байта, номер первого опибочцого бита в байте ц номер следу 1 ощего байта, поскольку пакет оп 1 цбок может захватить два байта. Номер первого опп 5 бочцого бита ц номер первого ошибочного байта от блока 3 вместе с пакетом...

Устройство для обнаружения и коррекции ошибок

Загрузка...

Номер патента: 1372367

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин, Василькевич

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок

...блока 11) и сигнал некорректируемой ошибки (например, на 55выходе 26 блока 11) .В этом случае впринятой информации имеется ошибкаразрядностью шесть-десять бит, и информация из блока 1 не .ожет быть испольэоваа, поскольку при данном коде ошибки не исправляются.На выходах 26 и 27 блока 11 присутствует сигнал наличия ошибки и сигнал корректируемой ошибки. В этом случае необходимо исправить ошибку, т,е, определить адрес и синдром ошибки, Для этого вновь, но уже с более высокой частотой, с входа 25 запускается работа блока 11 без приема инФормации (поскольку вся коррекция может быть произведена в паузе между 1155 и 1156 тактовыми сигналами на входе 19). Это может быть выполнено, например, с помощью блока 29, Через двадцать шесть тактов от...

Усилитель считывания на кмоп-транзисторах

Загрузка...

Номер патента: 1374277

Опубликовано: 15.02.1988

Авторы: Галицкий, Шабалин

МПК: G11C 7/06

Метки: кмоп-транзисторах, считывания, усилитель

...3 и 4, атакже транзисторы 7 и 9, при этомчерез транзисторы 8 и 9 протекаетток и при отсутствии раэбаланса напряжения на входах 12 и 13 усилительпереходит в режим полинейного делителя напряжения. При наличии разности напряжений между входами 12 и 13 усилитель работает следующим образом.При начальном этапе переходного процесса транзисторы 8 и 9 закрыты, затем открывается тот из транзисторов 7 и 9, исток которого соединен с высокопотенциальным из входов 13 или 12 усилителя, так как для него раньше выполнится условие 012, 13 - 0 ц 13 (12) ) 0, Р, При этом соответствующий вход 12 (или 13), транзистора 9 (или 7) соединяется с выходом 14 (или 15), который начинаЕт заряжаться до уровня логической "1".При выполнении указанного условия для...

Способ записи информации в запоминающее устройство на биаксах

Загрузка...

Номер патента: 1374278

Опубликовано: 15.02.1988

Автор: Ермолин

МПК: G11C 17/02

Метки: биаксах, записи, запоминающее, информации

...диаграммы токов Т и 1в шинах Х и У; на фиг.2 - петли гистерезиса материала биакса по разрядному отверстию соответственно при воздействии последовательности из разнополярных импульсов тока на адресное отверстие (а) и до воздействия (б); на фиг.З - схема матрицы запоминающего устройства на биаксах.Сущность способа заключается в том, что разрядный ток подают после того как с помощью последовательности раэнополярных импульсов адресного тока произойдет сужение (стягивание) петли гистерезиса по разрядному отверстию биакса. Оканчиваются токи одновременно. При этом длительность импульсов разрядного тока меньше, чем в способе-прототипе, что обеспечивает уменьшение потребляемой при записи информации мощности. Способ реализуют аналогично...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1374279

Опубликовано: 15.02.1988

Автор: Друз

МПК: G11C 19/00

Метки: буферное, запоминающее

...первого символа, считанного из блока 15, на адресном входе преобразователя 11 установлен адрес считывания кода регистрового признака Импульс с 5 третьего выхода дешифратора 32 распределителя 27 считывает этот код с выходов преобразователя 11 и записывает его в регистр 8. Одновременно считываются с выхода 38 сигнал "Ре гистр", который устанавливает триггер 9 в единичное состояние, и соответствующий из сигналов "Русский", "Латинский", "Цифра", который устанавливает в единичное состояние соот ветствующий триггер 35 в блоке 10 (фиг.3), обнуляя через элементы ИЛИ 34 два других триггера 35, после чего триггер 9 закрывает элементы И 25 и 26, В блоке 10 фиксируется ре гистровый признак предыдущего символа, который подается на блок 14 для...

Устройство для управления регенерацией информации в динамической памяти

Загрузка...

Номер патента: 1374280

Опубликовано: 15.02.1988

Авторы: Иванов, Исаев, Колчанов, Рыбаков, Смирнов

МПК: G11C 21/00

Метки: динамической, информации, памяти, регенерацией

...("СХИ" ), свидетельствующий об окончании цикла взаимодей,ствия динамической памяти с процессором. Сигнал 22 "СХИ" сбра"ываетсяпри снятии процессором сигнала 17"СХЗ".Если сигнал 23 запроса на регенерацию пришел раньше сигнала 17"СХЗ", то триггер 47 устанавливаетсяв состояние "0, что запрещает прохождение сигнала 17 "СХЗ" через элемент 41 и разрешает работу блока 1управления. При этом, если анализзапроса на регенерацию привел к регенерации, то сигнал 30 на время регенерации становится равным логическому "0", т.е. 1 р-триггер 47 переключается в "1" и разрешает прохождение сигнала 17 "СХЗ" только послетого как сигнал 30 станет сноваЕсли анализ запроса на регенерациюне привел к регенерации, сигнал 30остается в состоянии...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1374281

Опубликовано: 15.02.1988

Авторы: Белогорцев, Карпушко, Лихачев, Якушев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...и может быть использовано для запоминания и хранения выборочных значений амплитуды аналогового сигнала.Целью изобретения является повышение точности аналогового запоминающего устройства.10На чертеже приведена функциональная схема предлагаемого устройства.Устройство содержит ключ на МДП- транзисторе 1, накопительный элемент яа конденсаторе 2, повторитель 3 нап ряжения и аналоговый вычитатель 4.Устройство работает следующим образом. В режи е выборки на вход управле ния устройства подается напряжейие такой величины и полярности, чтобы напряжение на выходе аналогового вычитателя 4 открывало ключ на МДП- транзисторе 1, За счет того, что на суммирующий вход вычитателя 4 посту-, пает напряжение с выхода повторителя 3 напряжения, разность...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1374282

Опубликовано: 15.02.1988

Авторы: Белогорцев, Лихачев, Урбан, Якушев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...появляется дополнительный сигнал с амплитудой П,Ц,; этовызывает переключение компаратора 6в единичное состояние, что, однако,не приводит к дозаряду элемента-конденсатора 4 и искажению выходной инФормации, так как выход элемента Иблокирован по входу нулевым потенциалом инверсного выхода триггера 11. При поступлении на вход устройства сигнала положительной полярности (фиг.2) срабатывает компаратор 10, и на его выходе устанавливается логи 11ческая 1 . Поскольку на выходе к омпаратор а 6 находится логический " 0 " , то на выходе элемента ИСКЛ 10 ЧЮ 0 ЩЕЕ ИЛИ устанавливается значение логической1 111 , которое передается на выход элемента И, что приводит к замыканию ключа 3 и переходу устройства в режим запоминания входного сигнала. Когда на...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1374283

Опубликовано: 15.02.1988

Авторы: Богданов, Черныш

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...изобретения - повышение точности аналогового устройства.На чертеже представлена структурная схема аналогового запоминающего устройстваУстройство содержит первый 1 и второй 2 вычитатели, сумматор 3, первый 4 и второй 5 аналоговые ключи, первый и второй интеграторы 6 и 7.Устройство работает следующим образом.В режиме слежения ключи 4 и 5 замкнуты. Входной сигнал х(й) подается на вход первого сумматора 1, на выходе которого образуется сигнал Г(1) рассогласования:(Е,) = Е(Е) - г(Е),где г(с) - выходной сигналвторогоинтегратора 6.Сигнал фй) через замкнутый ключ 5 поступает на вход второго интегра" тора 6. Сигналы у(С) и г суммируются в сумматоре 3, образуя выходной сигнал устройства. В режиме хранения ключи 4 и 5 размыкаются, раэрывая цепь...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1374284

Опубликовано: 15.02.1988

Авторы: Горшков, Леонтьев, Минин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...состояние и снимает сигнал "Готовность" с выхода 30. Двоичное кодовое слово под воздействием сигнала с выхода 33 блока 14 передается через коммутатор 4 в регистр 2, При этом формируются контрольные разряды кода Хемминга формирователем 7, код контроля на четкость формирователем 8, а в первый и второй разряды регистра 2 записываются коды нуля. Записываемое слово с прямых выходов регистра 2 записывается в накопитель 1 по адресу, поступающему на входы 20. При считывании слова по сигналу на входе 24 блок 14 формирует постоянный сигнал на выходе 40 и импульсный сигнал на выходе 31. Считанное слово поступает в регистр 3., При этом сигнал "Готовность" на выходе 30 не формируется. Код слова и признак четности с прямых выходов регистра.З...