G11C — Запоминающие устройства статического типа
Двухканальный формирователь тока для доменной памяти
Номер патента: 1336104
Опубликовано: 07.09.1987
Авторы: Клейменов, Кобыляков, Наумов
МПК: G11C 11/14
Метки: двухканальный, доменной, памяти, формирователь
...от источника 5 питания на его выходных выводах возникает ЭДС противоиндукции. Величина этой ЭДС больше напряжения дополнитель 10 15 20 25 30 35 40 45 50 55 Формула изобретения 1. Двухканальный формирователь тока для доменной памяти, каждый канал которого содержит два последовательно соединенных управляемых ключа, управляющие входы которых являются входами разрешения записи формирователя тока, выход одного ключа соединен с источником питания отриного источника 22 питания на величину открывания диода 14 рекуперации энергии и падения напряжения на открытом ключе 18.В источнике магнитного поля вращения микросхемы формируется спадающий сигнал, обусловленный разрядом энергии. Скорость изменения спадаюгцего сигнала характеризуется величиной...
Доменное запоминающее устройство
Номер патента: 1336105
Опубликовано: 07.09.1987
Авторы: Захарян, Красовский, Кузнецов, Леонтьев, Матвеев, Прохоров, Раев, Шотов
МПК: G11C 11/14
Метки: доменное, запоминающее
...адреса подпрограммы применительно к микропроцессорному комплекту К 1804 следующий. Если код микроинструкции равен О 01, два старших бита адреса подпрограммы поступают на схему 35 формирования адреса микрокоманды 40 из регистра 28 режима, в противномслучае - из регистра 24 микрокоманд.Содержимое регистра 28 режима передается через мультиплексор 33 по сигналу,формируемому с выхода логических схемИ 29, 30, 31 и НЕ 32. Схема 35 формирования адреса микрокоманды формирует адрес подпрограммы обслуживания того типа ДИМ, который используется в накопителе. Выполняется чтение текущего адреса в блоке 15 ДИМ. Управляющая информа ция, задающая временную диаграмму работы конкретного типа ДИМ, поступает от блока 37 микропроцессорных секций по группе...
Генератор плоских магнитных доменов
Номер патента: 1336106
Опубликовано: 07.09.1987
МПК: G11C 11/14
Метки: генератор, доменов, магнитных, плоских
...4 в форме ромба. Край аппликации 4 (вершина ромба) расположена в одной вертикальной плоскости с торцом высококоэрцитивной ферромагнитной 1-образной аппликации 5, размагничивающее поле Н"к которой формирует канал продвижения ПМД.Генератор ПМД работает следующим образом.Под действием наносекундного импульсного магнитного поля Н. известной величины и формы в ферромагнитной пленке 1 возбуждается высокочастотное сползание доменных границ, При приложении однородного магнитного поля Нл, удовлетворяющего условию( Нр + Нлок) ) Нл) )Нл.крит., (1) где Н; - текущее значение однородногомагнитного поля;Н - размагничивающее поле низкокоэрцитивной ферромагнитнойпленки в области действия НН - размагничивающее поле предварительно насьпценной...
Переключатель
Номер патента: 1336107
Опубликовано: 07.09.1987
Автор: Савранский
МПК: G11C 11/50
Метки: переключатель
...расширение области применения за счет обеспечения возможности изменения порогового напряжения переключателя.На чертеже представлен предлагаемый переключатель.Переключатель содержит корпус 1, трубчатую перемычку 2, вентили 3 и 4, жидкий полупроводник 5, электроды 6 и 7. Корпус 1, трубчатая перемычка 2, вентили 3 и 4 могут выполняться из кварцевого стекла. Важно, чтобы в закрытом состоянии вентиль был изолятором, а в открытом отверстие вентиля было заполнено жидким полупроводником 5.Пороговое напряжение переключения пропорционально длине непрерывного полупроводникового слоя. Существование различных эффектных межэлектродных расстояний обеспечивается кривизной корпуса переключателя.В качестве жидкого полупроводника может использоваться...
Запоминающее устройство с многоформатным доступом к данным
Номер патента: 1336108
Опубликовано: 07.09.1987
Авторы: Аноприенко, Башков, Кухтин, Сербиненко
МПК: G11C 11/34
Метки: данным, доступом, запоминающее, многоформатным
...собой сигнал, инициирующий режим записи и считывания устройства. Если сигнал на пятом входе устройства имеет низкий уровень, то устройство находится в режиме записи. При этом на шестой вход устройства должны поступать синхроимпульсы записи. Низкий уровень сигнала на пятом входе устройства, имитирующий режим записи, поступает на четвертый вход блока 8 мультиплексоров кода адреса. Этот вход является управляющим. При низком уровне сигнала на управляющем входе блока 8 мультиплексоров кода адреса он переключается на прием информации с первого входа, который подключен к выходу блока 5 регистров. Таким образом, адреса в элементах памяти с выхода блока 5 регистров поступают на первый вход блока 2 памяти, так как выход блока 8 мультиплексоров...
Запоминающее устройство с многоформатным доступом к данным
Номер патента: 1336109
Опубликовано: 07.09.1987
Авторы: Аноприенко, Башков
МПК: G06T 1/00, G11C 11/34
Метки: данным, доступом, запоминающее, многоформатным
...значение формата, то при Г=2 запись производится в дополнительный блок 17 памяти, при Р=п+ 1 запись производится в дополнительный блок 17 памяти. При этом чем больше значение Р, тем большему числу ячеек присваивается записываемое значение слова данных. Для записи данных в первый регистр 1 формата записывается значение Г формата записи, в регистр 2 адреса заносится адрес ячейки, в которую производится запись, при Г) 1 соответствующее количество младших разрядов адреса при записи учитываться не будет. В первый регистр 3 данных заносится записываемое значение слова данных, после чего в устройство поступает сигнал Запись, по которому в соответствующий блок памяти заносится записываемое значение. При чтении данных из запоминающего устройства...
Матричный накопитель для электрорепрограммируемого запоминающего устройства
Номер патента: 1336110
Опубликовано: 07.09.1987
Авторы: Голтвянский, Костюк, Невядомский, Сидоренко, Троценко
МПК: G11C 11/40
Метки: запоминающего, матричный, накопитель, устройства, электрорепрограммируемого
...выбранных с иомогцьюсоответствующих шин, переводя при этомвыбранные ячейки во второе логическое состояние, характеризующееся исходным индуцированным каналом запоминающих транзисторов, при помощи подачи на заданные программирующие шины запо. минающих транзисторов положительного напряжения относительно подложки (фиг. 3, кривая Б). Такое программирование означает избирательное стирание информации, записанной в виде первого логического состояния во всю матрицу. Например, для записи второго логического состояния в запоминающий транзистор ячейки 1 заземляют, например, шину 5, открывают с помощью шины 7 транзистор 2 и подают напряжение записи на шину 8. При этом запоминающий транзистор ячейки 1 приобретает второе логическое состояние,...
Способ хранения информации в мноп-элементе памяти
Номер патента: 1336111
Опубликовано: 07.09.1987
Авторы: Бережной, Плотников, Садыгов, Селезнев
МПК: G11C 11/40
Метки: информации, мноп-элементе, памяти, хранения
...плоских зон МНОП-структуры становится более положительной. Приложенный к затвору МНОП-структуры отрицательный импульс напряжения вызовет уменьшение накопленного отрицательного заряда или положцтельного заряда. При этом величина потенциала плоских зон МНОП-структуры делается более отрицательной. Таким образом, в зависимости от полярности и амплитуды поляризующего импульса напряжения, предварительно поданного на затвор МНОП-структуры, величина потенциала плоских зон МНОП-структуры может принять разные значения. Два из крайних значений потенциала плоских зон принимается за положение окна переключения МНОП-структуры. В первом случае МНОП- структура находится в состоянии логической 1, а во втором случае - в состоянии логического 0. В...
Запоминающее устройство на моп-транзисторах
Номер патента: 1336112
Опубликовано: 07.09.1987
Авторы: Варшавский, Кравченко, Мараховский, Цирлин
МПК: G11C 11/40
Метки: запоминающее, моп-транзисторах
...входах 19 и 20 устройства, совпадает с ранее записанной в ячейку 1, то изменения состояния последней не происходит, и после того, как на выходе элементов 12 и 14 появится высокий потенциал, на выходе элемента 13 появится низкий потенциал, а затем на выходе инвертора 15 и выходе 21 устройства - высокий потенциал, что является признаком завершения переходных процессов. Если же информация, установленная на информационных входах 19 и 20 устройства, противоположна ранее записанной в ячейку 1, то происходит переключение последней. При этом, несмотря на высокий потенциал на выходе элементов 12 и 14, переключения элемента 13 не произойдет до тех пор, пока в ячейке 1 не установится требуемое состояние. В этом случае сначала на обеих шинах 16 и...
Элемент памяти
Номер патента: 1336113
Опубликовано: 07.09.1987
Авторы: Моторин, Сизов, Теленков
МПК: G11C 11/40
...на стробирующие вхо-:.,ды 7 и 8 уровней "О" динамическиеинверторы 1 и 4 закрыты, а динамические инверторы 2 и Зоткрыты и хранятранее записанную информацию, При поступлении на вход 7 (8) уровня "1"открывается динамический инвертор 1(4) и закрывается динамйческий инвертор 2 (3), соответственно пропускаяна запись информацию, поступающую 40по первому (второму) информационному,входу 9 (10). При поступлении на прямой и инверсный стробирующие входы 15 и 17 уровней "1" и "О" соответственно МДП- транзисторы 12 и 14 открываются и разрешают прохождение поступающей по информационному входу 16 информации через МДП-транзисторы 11.и 1 3 соответственно.Формула изобретения1. Элемент памяти, содержащий первый инвертор и первый динамический инвертор,...
Способ записи и воспроизведения оптической информации
Номер патента: 1336114
Опубликовано: 07.09.1987
Авторы: Елютин, Захаров, Маныкин
МПК: G11C 13/04
Метки: воспроизведения, записи, информации, оптической
...импульса представляют собой сферические волны сходящегося или расходящегося типа с центром в точках сьрадиус-.векторами В. Е, и КТогда моменты прихода фронтов световьйс волн в точку с координатой Й3могут быть записаны следующим образом: сос(К.) у, ., Й )гдеи- временные интервалымежду импульсами,Я 1 ) = (-1)а( ф -Дфазовый пространственный множитель,при этом Ы= О соответствует расходящейся сферической волйе, а Ы = всходящейся, 1 с =и /с.Пасчет показывает, что макроскопический дипольный момент содержит. восемь слагаемых, определяющих коге.рентное спонтанное излучение образца. Три импульса возникают одновременно с внешними. Оставшиеся пять 20 откликов среды представляют собойимпульсы фотонного эха: эхо от перво"го и второго импульсов...
Блок поиска информации для ассоциативного запоминающего устройства
Номер патента: 1336115
Опубликовано: 07.09.1987
МПК: G11C 15/00
Метки: ассоциативного, блок, запоминающего, информации, поиска, устройства
...,уе 01;4Опри(ОР(Д) = 1 прид =0;Р(Д)+Р(Д) при Д ) О.3 =1 ш1,п (п - число хранимых признаков).Величины х, и упредстав 1-3-аляют собой запись )-1 старших разрядов кодов Фибоначчи признаков х; и уих =,Я х . Р(ш 1);у = .- у Р(ш-),т.е. двоичных кодов с разрядными весами 1,1,2,3,5,8,13,21,34,55ТогдаыЛ -13+ ы г 3Все возможные переходы в блоке 35поиска информации в зависимости отзначений ы ,1 и ыГ (с учетомисходного состояния М .1 " = Ы= 0),значений х , у. и я (сигнала на 1чальной установки) дает следующаятаблица переходов,В связи с этим для реализации итеративной процедуры предложен блок, граф состояний и переходов которого имеет семь вершин.Первая вершина графа 45 соответствует ы 1= ы ,= О, вторая верши з 1336146 соответствует1 1 фБ 21 О11-1...
Блок поиска информации для ассоциативного запоминающего устройства
Номер патента: 1336116
Опубликовано: 07.09.1987
МПК: G11C 15/00
Метки: ассоциативного, блок, запоминающего, информации, поиска, устройства
...устройства работает следующим образом.В исходном состоянии сигналом начальной установки по входу 22 триггеры 1 и 2 устанавливаются в состояние, соответствующее вершине 24 графаВесь поиск занимает ш.тактов (где ш - разрядность признаков), в каждом иэ которых с регистров 19 считываются очередные разряды (начиная со старших), анализируются с учетом предыдущих состояний в блоках 18 и по синхросигналу с входа 21,в блоках 18 фиксируются новые состояния.Работа ассоциативного запоминающего устройства, в которое входят блоки 18, основана на итеративном вычислении функций ш, = Е(со,е, оз х, х .) СЗ Г 1 Э Г 1 И л в лР(3-1)+Р(-2) при) О,1, и;1 = 1, п.(п - число признаков) .Величина х Г. "1 . представляет со 1бой запись 3-1 старших разрядов...
Устройство для стирания информации микросхем памяти
Номер патента: 1336117
Опубликовано: 07.09.1987
Авторы: Забегаев, Пешехонов, Стамболи, Шкондин
МПК: G11C 16/14, G11C 17/00, G11C 17/18 ...
Метки: информации, микросхем, памяти, стирания
...воздействия ультрафиолетового излучения намикросхемы РПЗУ приводит к увеличению их ресурса. 15На чертеже показана схема предлагаемого устройства,Устройство содержит источник 1ультрафиолетового излучения, .теневыешторки 2, электромагнитные приводы 3,20коммутатор 4, блок 5 контроля и индикации, микросхемы 6 памяти, адресные выходы 7, выходы 8 выборки микросхем и информационные входы 9 устройства, а также выходы 10 состояния 25микросхем,Блок контроля и индикации можетсодержать, например, генератор, блокуправления, счетчик адреса, счетчиквыбора микросхемы, схему анализа и 30фиксации состояния микросхем, блокииндикации адреса, информации, номераи состояния микросхем РПЗУ,Устройство работает следующим образом. 35После установки...
Буферное запоминающее устройство
Номер патента: 1336118
Опубликовано: 07.09.1987
Автор: Невский
МПК: G11C 19/00
Метки: буферное, запоминающее
...Слово записывается по данномуадресу, Код адреса записи первогослова 1-го направления с выходовблока 121 элементов И поступает навторые входы счетчика 41 с адреса считывания и входы блока 14 элементовНЕ, С выходов блока 141 элементовНЕ обратный код адреса записи поступает на вторые входы счетчика 61слов.Таким образом, в счетчике 4 Е адре.са считывания будет зафиксированадрес первого слова, предназначенного для 1-го направления (в данномслучае 001010), а в счетчике 61 с -слов количество слов, среди которыхМОжет оказаться информация 1-го напранления (в данном случае 110101).Среди ранее. записанных (до появления первого слова 1-го направления)5слов информации 1-го направлениябыть не может. Сигнал с выхода элемента 131 задержки поступает...
Аналоговое запоминающее устройство
Номер патента: 1336119
Опубликовано: 07.09.1987
МПК: G11C 27/00, H03K 17/00
Метки: аналоговое, запоминающее
...от источника напряжения -Е. В момент времени С, когда напряжение на выходе операционного усилителя 6 достигает значения наименьшего из оставшихся канальных напряжений (на фиг3 это напряжение У), срабатывает компаратор 17 четвертого канала. Элемент И 18 четвертого канала формирует аналогичным образом импульс, устанавливающий в единичное состояние КЯ-триггер 19 четвертого канала, закрывающий этот элемент И, Короткий импульс с выхода элемента И 18 четвертого канала через второй элемент ИЛИ 12 запускают в очередной раз первый формирователь 9 импульсов и триггер 15 сбрасывается в нулевое состояние, Ключ 4 эакрывается и завершается заряд конденсатора 5, что свидетельствует об окончании очередного процесса выборки дискретного значения...
Устройство для контроля кодовых жгутов пзу
Номер патента: 1336120
Опубликовано: 07.09.1987
Авторы: Карлов, Кошель, Ондрин
МПК: G11C 29/00
...устройстве предусмотрен контрольполноты проверок, обеспечиваемый схемоц, состоящей из регистра 21, блоков 22-25 и элементов 29 и 7. При несоответствии шага перебора адресовв регистре 14 единице на всех входах элемента 29 присутствуют сигналы нулевого уровня, вырабатываемые элементами И блока 25 по.соотношению признаков "Больше", "Меньше".и "Равно" Сигнал же единичного уровня вырабатывается одним из элементов И блока 25 при правильном шаге чередования адресов за счет обязательности условия, что при смене "0" на "1" в данном разряде адреса старшие от него разряды обязательно будут равными, а младшие разряды изменят свое состояние из "1" в "0". Подбирая такое сочетание разрядов с выходов (по одному) блоков 22-24 для каждого элемента И...
Устройство для разбраковки и контроля микросхем постоянной памяти
Номер патента: 1336121
Опубликовано: 07.09.1987
Авторы: Белов, Кленов, Ухарова
МПК: G11C 29/00
Метки: микросхем, памяти, постоянной, разбраковки
...элемент И 19 - подборзакончен.Рассмотрим работу устройства врежиме контроля микросхем, При этомв блоке 4 управления, элемент 27коммутации устанавливается в такоеположение, что элемент И 24 закрытпо управляющему входу, а элемент И25 открыт,Работа устройства в этом случаепроисходит аналогично за ичключениемтого, что проверка заканчивается заодин полный цикл.Микросхема с эталонной информацией устанавливается во второй блок3 контактов, а проверяемая - в пер"вый блок 2 контактов, В исходном положении счетчики 1 и 11 находятся внулевом состоянии, а триггеры 23 и17 - в единичном. На третий входустройства поступают тактовые импульсы. При подаче на вход 8 устройствасигнала сброса триггеры 23 и 17 устанавливаются в нулевое состояние иначинается...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1336122
Опубликовано: 07.09.1987
Авторы: Лабунов, Суходольский, Урбанович
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
..."4",Например, проверочная матрица Нкода при К = 8 имеет вид:11101001 1000010011011 01000Н= 01011100 0010000110111 0001011100110 00001При К = 8 необходимо г+1=5 проверочных символов. При возникновенииодной ошибки синдром имеет нечетныйвес (число единиц) а при возникновении двойной - четный,Устройство работает следующим образом,Режим работы, На входах 26 - информация, подлежащая записи в накопитель по адресу 8, На основанииэтого шифратор 5 вырабатывает проверочные символы, Кодовое слово, состоящее из информационных и проверочных битов по входам соответственно2 и 3 записывается в накопитель 1На этом цикл записи заканчивается.Режим считывания. На входе 6 устройств - нулевой сигнал. Считываемыеиз накопителя информационные и проверочные...
Устройство для контроля блоков оперативной памяти
Номер патента: 1336123
Опубликовано: 07.09.1987
МПК: G11C 29/00
Метки: блоков, оперативной, памяти
...Вход данных имеет постоянноенулевое состояние во время первого цикла адресного перебора теста (режим чтения 1/запись 0) и постоянное единичное состояние во время второго цикла адресного перебора теста (режим ЧТЕНИЕ О/ ЗАПИСЬ 1). Во время действиячетырехтактного сигнала ЧТЕНИЕ в двух первых тактах имеет место запрет чтения, в третьем такте раз решение чтения, в четвертом вновь запрет чтения, и выходные сигналы контролируемого блока оперативной памяти в соответствии с ее таблицей состояний/переходов отличаются от 15 этих двух режимов (при запрете чтения - обычно высокоимпедансное состоя. ние, при разрешении чтения - соответствующая записанная ранее информация О/1). Поэтому будут выявлены 20 такие неисправности, которые привели бы к...
Формирователь импульсов записи
Номер патента: 1339651
Опубликовано: 23.09.1987
Авторы: Груданов, Сидоренко, Хоружий
МПК: G11C 5/02
Метки: записи, импульсов, формирователь
...палснис напряжения ца опорном трдзисторс 8. которое эквивалегпо величине напряжения ца плава:ощем затворе запоминакщего транзистора в записанном состоянии, г. е. при условии наличия на плавающем затворе отрицатс.нного заряда элс ктронов. Напряжение с опорного транзистора 18 полдется пд управлякший затвор запоминаюпего тпанзисторд 12, плавающий затвор которого сослицсп с упрдвляющим, и, таким осразом, в структурс запоминаюцего транзистора 12 создаются условия, идецтичныс условиям, имекиим место в реальном запоминаюцсм транзисторс, цдхолящемся в записанном состоянии, которое характсризуется минимальной величиной цд 2пряжеция лавинного пробоя ( Гпп чп, ) . Если цс управляющие входы 15 и 6 подаются напряжения высокого уровня,...
Устройство для сдвига информации
Номер патента: 1339652
Опубликовано: 23.09.1987
Автор: Тесленко-Пономаренко
МПК: G11C 19/00
Метки: информации, сдвига
...После выполнения четырех этапов в горого цикла информация строк матргцы соот ветствует Фиг.ч,а.б,в,г, а после выполнения восьми этапов - Фиг,5,а, б,в,г. На. третьем цикле приема вход 3 3 ной информации запрещается прием информации четвертой строкой; с перво - го по четвертый этап информация второй строки переписывается в третью, а с четвертого по восьмой этапы переписывается последовательно разряд за разрядом принятая информация первой строкой во вторую (фиг.З,а,б,в, г). На четвертом цикле входная информация принимается только первой строкой Фиг.9,а,б,в,г, Таким образом, входная информация с помощью регистров 5 и 7 управления записывается в информационную матрицу (регистры 1 и 3 данных) Первый регистр 5 управления управляет...
Запоминающее устройство
Номер патента: 1339653
Опубликовано: 23.09.1987
Авторы: Кокорев, Поляков, Труль, Халтурин, Чарушин
МПК: G11C 11/00
Метки: запоминающее
...может работать и в режиме обычного запоминающего устройства (ЗУ), Дпя этого коммутатор 2переключается в режим передачи напервый вход блока 3 информации с выхода счетчика 1. При этом устройствопредставляет собой два отдельных ЗУ,информация из которых считываетсяв регистры 8 и 4 соответственно,1(роме того, устройство может ра 40 ботать и в режиме ЗУ с таблицей косвенной ацресации на выходе. При этомблок 7 представляет собой основнуюпамять дпя хранения информации, которая при считывании через регистр45 8 и коммутатор 2 поступает на входблока 3, являющегося вспомогательной памятью, выполняющей функции хранения таблицы косвенной адресации,и адресом, по которому из блока 3 в5 О регистр 4 считывается результат,Таким образом,.устройство...
Устройство для контроля магнитных интегральных схем памяти
Номер патента: 1339654
Опубликовано: 23.09.1987
Автор: Карпенко
МПК: G11C 11/14
Метки: интегральных, магнитных, памяти, схем
...входом элемента 18 задержки, выхоц которого соединен спервым входом элемента И 25 и с входом элемента 19 задержки, выход которого соединен с первым входом элемента И 24, К-входом триггера 27 ис входом элемента 20 задержки, выходкоторого соединен с первым входомэлемента И 31 И-НЕ 26 и с входом элемента 21 задержки, выход которого соединен со счетным входом счетчика 29.Выход элемента И 24 является первымвыходом 11 блока 2 управления, выход элемента ИЛИ-НЕ 26 является четвертым выходом 14 блока 2 управлениявыход триггера 27 является третьимвыходом 13 блока 2 управления,Блок 3 оперативной памяти предназначен для хранения текущих значений числа сбоев, выданных накопительными регистрами проверяемой магнитной интегральной микросхемы, Каждо -му...
Корпус для доменосодержащего кристалла
Номер патента: 1339655
Опубликовано: 23.09.1987
МПК: G11C 11/14
Метки: доменосодержащего, корпус, кристалла
...издвух чашеобразных половин 10,На практике кристаллодержательвыполнен литьем под давлением, причем провода перед опрессовкой скрепляют клеящим компаундом в областиопрессовки в группы из четырех отрезков проводов 2 первыми копцами водной плоскости, а вторыми концамисвободно, при этом в центральнойчасти отрезки проводов уложены в дваряда по два провода, Использован провод типа ПЭТВ ф 0,4 мм. Общая высота рамки 1 мм,После опрессовки в кристаллодержателе выполняют паз фрезерованием судалением изоляции и части проводникана первых концах отрезков проводов 2.Общие габариты кристаллодержателя10 х 100 - 13 х 13 х 1 мм,Вторые концы проводов 2 выступаютиз фасок по углам кристаллодержателя,Кристалл 3 размещают в отверстии...
Элемент памяти
Номер патента: 1339656
Опубликовано: 23.09.1987
Авторы: Дорош, Матвийкив, Юзевич
МПК: G11C 11/40
...проводящую область 3, которая 20образует перемычку, Третья проводящаяобласть 3 (перемычка). выполнена ввиде пленки иэ несмачивающего поверхность кремниевой подложки 1 материала, например легкоплавких припоев,индиевого припоя, а также других материалов, несмачивавающих кремниевуюподложку 1, нанесенных вакуумнымнапылением на поверхность кремниевойподложки 1. Область 3 электрически 30связана с Областями 2, которые изолированы друг от друга,Программирование осуществляетсяследующим образом,При подаче импульса тока плавкаяперемычка - область 3 переходит в жидкое состояние и за счет несмачиваемости поверхности кремниевой подложки 1 собирается на контактныхплощадках - областях 2, которые планкая перемычка (область 3)...
Универсальный сдвиговый регистр
Номер патента: 1339657
Опубликовано: 23.09.1987
Автор: Климов
МПК: G11C 19/00
Метки: регистр, сдвиговый, универсальный
...могут быть любые сигналы.Рассмотрим работу ячейки при йодаче импульсов на счетный вход 42 Т. Первый поданный на вход Т импульс коммутируется на первый выход (расположен вверху) ключа 29, поступает на вход Я триггера 28 и переключает его в состояние "1". На выходах 48 и 49 ячейки и, следовательно, на входах Ч,Ч ключа 29 происходит изменение сигнала управления со значений соответственно "0" и "1" на значения соответственно "1 и "0", при этом ком 5 1 О 15 20 25 30 35 40 45 50 55 мутация первого импульса прекращается. Второй поданный на вход Т импульскоммутируется на второй выход (расположен внизу) ключа 29, поступает навход К триггера 28 и переключает егов состояние "0", при этом изменяютсясигналы на входах Ч,Ч ключа 29, врезультате чего...
Постоянное запоминающее устройство с самоконтролем
Номер патента: 1339658
Опубликовано: 23.09.1987
Авторы: Бородулин, Елизаров, Иванов
МПК: G11C 29/00
Метки: запоминающее, постоянное, самоконтролем
...10 они складываются по модулю два сумматором 14 и элементами ИСКЛЗАЧЛИ,ЕЕ ИЛИ 15.1, ,15.тп- с содержимым триггеров 16.1. 16.тп, а результат суммирования записывается в этих триггерах. Спад импульса на выходе блока 4 управления вызывает инкремент содержимого счетчика 6 на единицу. Таким образом подготавливается считывание данных из накопителя 8 по адресу 0001. Процесс считывания данныхиз последовательных разрядов накопителя 8 и записи (или иначе - сжатия)этих данных в сигнатурном анализаторе 10 протекает и далее, вплоть до достижения адреса 111, прерываясь лишь на время подачи сигнала логической "1" на вход 2, После записи по фронту импульса с номером 2" в сигнатурный анализатор 10 данных расположенных в накопителе 8 по адресу 111,...
Д-триггер
Номер патента: 1339875
Опубликовано: 23.09.1987
Автор: Петренко
МПК: G11C 11/40, H03K 3/286
Метки: д-триггер
...- к первому входу 15 элемента И 4, выход которого через резистор 5 соединен с его вторым входом, подключенным через диод 6 к тактовому входу 2. Выход элемента И связан с выходом 7 устройства. 20 Устройство работает следующим образом.В исходном состоянии на 0-входе 3 действует низкий уровень сигнала, 25 т,е. уровень логического "0". На тактовом входе 2 в это время может быть или "0", или "1". Предположим, что на входе 2 действует "О", тогда на выходе элемента И-НЕ 1 будет "1", а на выходе 7 устройства - "0",Поступление тактового (стробирующего) импульса на тактовый вход 2 приведет к появлению на выходе 7 устройства уровня "1", поскольку на35 обоих входах элемента И 4 присутствуют уровни логической "1". Уровень "1" через диод 6...
Запоминающее устройство
Номер патента: 1341641
Опубликовано: 30.09.1987
МПК: G11C 19/00
Метки: запоминающее
...поступают в блок 5, на информационные входы демультиплексоров 17 и 18 соответственно. На управляющие входы демультиплексоров подается код от шифратора 7. При р =0 (строка начинается в блоке 15) выходное слово блока 15 через демультиплексоры 17 и элементы ИЛИ 19 поступает на регистр 21, где и сдвигается влево на число разрядов, соответствующее адресу начального бита. Аналогично выходное слово блока 16 через демультиплексоры 18 и элементы ИЛИ 20 поступает на регистр 22. Параметр сдвига поступает на управляющие входы регистров 21 и 22 с выхода регистра 2 адреса начального бита. При р =1 (строка начинается в блоке 16) выходное слово блока 16 через демультиплексоры 18 поступает на элементы ИЛИ 19 и далее на регистр 21. Выходное слово блока 15...