G11C — Запоминающие устройства статического типа

Страница 131

Способ изготовления запоминающихустройств ha цилиндрическихмагнитных доменах

Загрузка...

Номер патента: 830571

Опубликовано: 15.05.1981

Авторы: Иванов, Миляев, Спиваков, Сурина, Чиркин

МПК: G11C 11/14

Метки: доменах, запоминающихустройств, цилиндрическихмагнитных

...слоем хрома),выполняет непосредственно рельеф поверхности пленки. При этом глубинаудаленного приповерхностного слояоблученных участков пленки определя20 г (калий бромистый) 5-7 мл (бром жидкий) 100 мл (вода дистиллированная) КВг Вг Н ,. и травителя для Сг-НС (солянаякислота) при комнатной температуре,сопровождающееся одновременным травлением облучением слоя пленки, приводит к возникновению рельефа ееповерхности, остающегося при полномудалении маскирующего покрытия ипозволяющего осуществить ориентациюуправляющих элементов относительнодоменопродвигающей структуры придальнейшем их формировании методамистандартной фотолитографии Формула изобретения 1, Способ изготовления запоминающих устройств на цилиндрических магнитных доменах,...

Устройство для управления продвижениемцилиндрических магнитных доменов

Загрузка...

Номер патента: 830572

Опубликовано: 15.05.1981

Авторы: Клейменов, Наумов, Самров, Усов

МПК: G11C 11/14

Метки: доменов, магнитных, продвижениемцилиндрических

...15 - с аналогичными точками вканале У, Точка соединения конца первой катушки 5 и канала второй катушки б связаны с шиной 16 питания.устройство для управления продвижением ЦЩ работает следующим образом,Логический сигнал с выхода узла11 Фазового управления поступает набазу транзистора соответствующего токового кл:оча и на вход инвертора. Навыходе инвертора Формируется логический сигнал, протинопоЛожный логическому сигналу на его входе. Перепад потенциала между противоположными логическими сигналами приложенк управляющему переходу транзисторатокового ключа и надежно запираетданный транзистор. Логический сигнална четырех выходах узла 11 Фазовогоуправления Формируетсятак, чтобыфазы их были 0-90-180-270 . Эпюрылогических сигналов на каждом...

Устройство для управления цилиндрическимимагнитными доменами

Загрузка...

Номер патента: 830573

Опубликовано: 15.05.1981

Авторы: Бойко, Колумбет, Коцегуб, Помазан

МПК: G11C 11/14

Метки: доменами, цилиндрическимимагнитными

..., которая подключена одним концомк точке соединения эмиттера выходноготранзистора ключа 16 с коллекторомвыходного транзистора ключа 19, авторым концом - к точке соединениязмиттера выходного транзистораключа 17 - с коллектором .выходноготранзистора -ключа 18. Коллекторывыходных транзисторов-ключей 16 и17 - соединены вместе и подключенык шине 15 питания моста, а эмиттерывыходных транзисторов-кличей 18 и19 - соединены вместе и подключены котрицательному полюсу - Ед источникапитания. К каждому выходному транзистору ключей встречно-параллельноподключены диоды 20 - 23. Базы входных транзисторов ключей 16 и 18 соединены с входом 11, а базы входныхтранзисторов. ключей 17 и 19 - свходом 12 элемента ИЛИ 3.Устройство работает следующим...

Накопитель для запоминающего устройства

Загрузка...

Номер патента: 830574

Опубликовано: 15.05.1981

Авторы: Завадский, Заика, Самофалов

МПК: G11C 11/22

Метки: запоминающего, накопитель, устройства

...нанесен четвертый электрод 9 возбуждения и параллельно ему дополнительные к групп 60 (на чертехе =2) разрядных электродов 10, Разрядные электроды 10 в пределах каждой группы подключены к соответствующим дополнительным выходным. электродам 11. Длина разряд- у ных электродов 3 и 10 значительно превышает их ширину. Поляризация сегнетоэлектрического материала между электродами возбуждения 2,5 и 7,9 образуется приложением электрического напри;кения к указанным электоодам и в процессе эксплуатации не изменяется,Информация в накопитель может заноситься как при изготовлении, так и при эксплуатации. для этого достаточно приложить электрическое напряжение между соответствующим выходным электродом и электродом записи (например, между одним из...

Усилитель считывания с регенерациейна мдп-транзисторах

Загрузка...

Номер патента: 830575

Опубликовано: 15.05.1981

Авторы: Еремин, Стоянов, Сухоруков, Хорошунов

МПК: G11C 11/402, G11C 11/4091, G11C 7/06 ...

Метки: мдп-транзисторах, регенерациейна, считывания, усилитель

...Объединены и являются первым входом 12 тактовых сигналов усилителя затвор транзистора 5 является вторым входом 13 тактовых сигналОв усилителя сток этОГО транзистора подключен к шине 14 опорного напряжения, Затворы транзисторов 3 и 4являются третьим 15 и четвертым 16входами тактовых сигналов усилитбля,а истоки транзисторов подключены кшддне 17 нулевого потенциала, Затворытранзисторов 10 и 11 соединены иявляются пятым входом 18 тактовыхсигналов усилителя, стоки этих транзисторов соединены с одним из выводов конценсаторов 19 и 20, другиевыводы которых Объединены и являютсяшестым входом 21 тактовых сигналов 40усилителя.Усилитель считывания с регенерацией работает следующим образом,В цикле предварительного зарядана входе 13 Формируется...

Запоминающее устройство

Загрузка...

Номер патента: 830576

Опубликовано: 15.05.1981

Авторы: Вовк, Лопашов, Мясников

МПК: G11C 11/52

Метки: запоминающее

...получаем запоминающее устройство на ии бит, Подключив строчные шины через распределитель на ивыходов к импульсному входу, а объединенные переключающие контакты установочных реле к общей шине, получаем запоминающее устройство, работаюцее от импульсов у:.равления, с емкостью памяти а х и бит.50Ячейка памяти (например, первая),входящая в состав запоминающего устройства, изображенного на чертеже,работает следующим образом.Если реле 1 выключено, оно наход тся в перво устойчивом состоянии. При одновременном срабатыванииключа 7.1 и замыкании ключа 6,1реле 1 включается посредством обмотки 2 по цепи "минус" источника 8питания - сработанный нормально ра- ф)эомкнутый контакт ключа 7,1 - первая вертикальная шина 11.1 - развязывающий диод 4.1...

Реверсивный регистр сдвига

Загрузка...

Номер патента: 830577

Опубликовано: 15.05.1981

Авторы: Святный, Соловьев

МПК: G11C 19/00

Метки: реверсивный, регистр, сдвига

...элемента 7задержки, выходы 15 и 16 элементовИЛИ 4 и 3.Регистр сдвига функционирует следующим образом.Сдвиг информации влево (вправо)в реверсивном сдвиговом регистре происходит по переднему фронту тактовогосигнала, поступающего по шине 8при наличии разрешающего (логической"единицы") сигнала на выходах 15 и16 Элементов ИЛИ 4 и 3Одновременноеналичие разрешающего сигнала на выходах 15 и 16 элементов ИЛИ 4 и 3 40запрещено. Для того чтобы информациярегистра не разрушалась по окончаниюсдвига информации, необходимо, чтобытактовый сигнал оканчивался раньше,чем разрешающий сигнал на выходах15 и 16.При поступлении импульсного сигнала, например, по шине 9 переднийФронт. данного сигнала на первом вьюходе 11 и втором выходе 12 первогоэлемента б...

Запоминающее устройство

Загрузка...

Номер патента: 830578

Опубликовано: 15.05.1981

Автор: Суслов

МПК: G11C 19/00, H03K 5/156

Метки: запоминающее

...7 преобразуется в последовательность дискретных отсчетов, взятых через равноотстоящие промежутки времени и представленных в двоичном коде. Отсчетыв цифровом виде поступают в основной регистр 2, через который онипродвигаются со входа на его выходс помощью генератора 7 тактовых импульсов и блока 8 синхронизации. Навыходе основного регистра 2 отсчетыпоявляются с задер"кой во времени,равной времени прохождения одногоотсчета через все ячейки памяти регистра 2Задержанная последовательностьцифровых отсчетов поступает на входдополнительного регистра 4 и в зависимости от работы блока 5 запуска Ъ 5и блока б управления или аннулируется на входе дополнительного регистра4, или в такт с импульсами генератора 7, проходящими на регистр 4 черезэлемент И...

Регистр сдвига

Загрузка...

Номер патента: 830579

Опубликовано: 15.05.1981

Автор: Фурсин

МПК: G11C 19/28

Метки: регистр, сдвига

...чертеже изображена электрическая схема предлагаемого регистра сдвига.Устройство содержит триггеры 1.1- 1.п, выполненные на транзисторах 2.1- 2.п и 3,1-3.п, вход 4 регистра, выход 5 регистра, ыину 6 нулевого потенциала тактовые шины 7 и 8, нагрузочные регистры 9,1-9.п.Регистр сдвига работает следующим образом.830579 Формула изобретения Составитель А. Воронинор М. Циткина Техред Н. Граб Коррект Бабцнец е одписн ета СССРытийд. 4/5 ком и от ая н Фйлиал ППП "Патент", г. Ужгород, ул. Проектная,Подача импульса положительной полярности на первую тактовую шину 7 и наличие входного сигнала на входе 4 приводит к срабатыванию первой пары транзисторов 2.1 и 3.1 Наличие потенциала на эмиттере транзистора 2.1 приводит к включению следую 5 щей...

Электромеханическое запоминающееустройство

Загрузка...

Номер патента: 830580

Опубликовано: 15.05.1981

Автор: Курочкин

МПК: G11C 23/00

Метки: запоминающееустройство, электромеханическое

...и расположенные между ребрами диска; электромагнит и переключатель, введены три шестерни, контактирующие с ребрами диска н пластина ми, причем полуось одной шестерни830580 ИИПИ Заказ 3507/6раж 645 Подписное инематнчески связана с сердечникомлектромагнита, полуось другой -переключателем, а полуось третьейестерци жестко закреплена в корпусе,На чертеже изображено предлагаемое устройство, Общий вид.Устройство содержит корпус 1,электромагнит 2, шестерню 3 с полуосью, контактирующей с сердечникомэлектромагнита 2, элементы памяти,выполненные в виде упруго изогнутыхпластин 4, находящихся между ребрамн 5 по Окружности диска 6, шестер"ню 7 с полуосью, контактирующей скнопкой переключателя 8, шестерню 9с жестко закрепленной в корпусе 1ПО 1...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830581

Опубликовано: 15.05.1981

Авторы: Ковинько, Нестеренко, Попов, Сидоренко

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...устройства, второйвход подключен к выходу генератораопорной частоты, а третий вход реверсивного счетчика подключен квыходу устройства и выходу триггерауравления, второй вход которогоподключен к выходу реверсивного счетчика.На чертеже приведена блок-схемаустройства.Формула изобретения Составитель В. Муратов тор М. Циткина Техред М, Рейвес Корректор Н. Бабинец, Тираж 645 ПодписиоГосударственного комитета СССРделам изобретений и открытийосква, Ж, Раушская наб., д. 4/5 Заказ 3507/65 ВНИИП и 113035, иал ППП "Патент", г. Ужгород , ул. Проектная,4 Устройство содержит триггер 1 управления, генератор 2 опорной частоты, реверсивный счетчик 3, первый 4 и второй 5 входы устройства и выход 6 устройства.Устройство работает следующим образом.В...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830582

Опубликовано: 15.05.1981

Авторы: Климов, Крылов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...через Формирователь 5, инвертируется и запирает ключ б, отключая выход операционного усилителя 4 от точки соединения ключей 1 и 2. Таким образом, сопротивление ключей 1 и 2 (каналов транзисторов, в режиме записи) включено последовательно с высоким входным сопротивлением операционного усилителя 4 по неинвертирующему входу, и падение напряжения на сопротивлении ключей 1 и 2 минимально. В результате снижается погрешность запоминания. Так как сигнал управления на управляющем входе ключа подается непосредственно, то исключаются задержки на промежуточных цепях и возрастает быстродействие устройства.Иалая нелинейность устройства запоминания достигается следующим образом: на конденсатор 3 наводится паразитная помеха, обусловленная...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830583

Опубликовано: 15.05.1981

Авторы: Сапалев, Шкиль

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...одна обкладка которого подключена к шине нулевого потенциала, другая обкладка второго конденсаторасоединена с выходом второго ключа ипервым входом дифференциального каскада, второй вход которого соединен свыходом первого ключа, третий и четвертый входы дифференциального каскада подключены соответственно ковторому и третьему входам устройства,пятый вход дифференциального каскада соединен с выходом операционного усилителя, входы которого подсоеди иены к выходам дифференциального каскада.На чертеже представлена функциональная схема предлагаемого устройства. 65 Устройство содержит ключи 1 и 2, накопительные элементы, например конденсаторы 3 и 4, дифференциальный каскад 5, операционный усилитель б, причем дифференциальный каскад 5...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830584

Опубликовано: 15.05.1981

Авторы: Липень, Прокофьев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...например резисторы 9 и 10,накопительный элемент, например,конденсатор 11, вход 12 устройства,выход 13 устройства и.шину 14нулевого потенциала.В режиме выборки ключи 4,6 и 7открыты, ключи 8 и 5 закрыты, Выходное напряжение операционного усилителя 1 отслеживает изменяющееся входное напряжение, поступающее на вход12 устройства, с постоянной времени=КС, где С-емкость конденсатора 11;й - сопротивление резистора 10. Падением напряжения на ключах б и 7можно пренебречь, так как их прямыесопротивления много меньше входныхсопротивлений операционных усилителей2 и 3,включенных по схеме повторителя.При переходе устройства из режимавыборки к режиму хранения ключи 4,6и 7 закрываются, ключи 8 и 5 открываются, неиньертирующий вход операционного усилителя...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 830585

Опубликовано: 15.05.1981

Авторы: Бражников, Задорожный, Хомутов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...усилителя.На чертеже приведена схема аналогового запоминающего устройства,Устройство содержит входной резис-.5тор 1, первый резистор 2 обратнойсвязи, первый ключ 3, первый операционный усилитель 4, первый накопительный элемент 5, первый согласующий элемент,6, суммирующий усйлитель Щ7, третий резистор 8 обратной связи,резистор 9, второй резистор 10 обратной связи, второй ключ 11, второй операционный усилитель 12, второй накопительный конденсатор 13, второй 25согласующий резистор 14.Устройство работает следующим образом.В режиме запоминания входной сигналчерез входной резистор 1 поступаетна вход первого операционного усилителя 4 и затем на суммирующий усилитель 7, где суммируется с нулевымсигналом, поступающим с выхода второго...

Устройство для контроля постоянныхзапоминающих устройств

Загрузка...

Номер патента: 830586

Опубликовано: 15.05.1981

Авторы: Бабаев, Бакакин, Исаев, Толчинский

МПК: G11C 29/00

Метки: постоянныхзапоминающих, устройств

...от пусковогоимпульса, поступающего с блока 4 45режимов проверки на вход блока 1считывания информации. Считаннаяинформация с программоносителя поступает в блок 5 адресации для установки начального адреса проверки объекта контроля, а также через блок 2очередности ввода в блок 3 анализаошибок. Одновременно управляющийсигнал с блока 1 считывания информации поступает в блок 4 режимов проверки. В результате после включениясинхронизации в блоке 7 синхронизации производится опрос ОК. Считаннаяинформация с ОК через коммутатор бпоступает в блок 3 анализа ошибок,где по сигналу с блока 4 режимов проверки сравнивается с числом, ранеевведенным с блока 1 считывания информации. Результат сравненияпередается в блок 4 режимов проверки, по которому...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 830587

Опубликовано: 15.05.1981

Авторы: Васильев, Соболев

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...по10 модулю два Формула изобретения Поставленная пель достига тся тем, что в устройство введены блок формирования тестовых кодов, вход которого соединен с выходом генератора тактарых импульсов, а выход - со входом регистра ввода.При этом блок формирования тестовых кодов выполнен на триггере Т,На чертеже представлена структурная схема предлагаемого устройства.ЪУстройство содержит регистр ввода, блок 2 памяти, регистр 3 вывода, дешифратор 4 адреса, счетчик 5 адреса, генератор 6 тактовых импульсов, блок 7 контроля, блок формцрава.ил теставых кОдОВ, Выпал нен-.ьй ла Т три 1 Г ер е 8 а шина 9 у с Гаав 1 д на 10 установки 0Устрайс гво работает следующим образам.В режиме контроля "а шины 9 и 10 установки "1", "0" поступают в пративаф,-,.зс...

Долговременное запоминающее устройствосо встроенным контролем

Загрузка...

Номер патента: 830588

Опубликовано: 15.05.1981

Авторы: Бородин, Колосков, Константиновский, Лемуткин

МПК: G11C 29/00

Метки: встроенным, долговременное, запоминающее, контролем, устройствосо

...другойвход порогового элемента подключенк выходу блока памяти.На чертеже представлена функциональная схема предлагаемого устройстВаеУстройство содержит блок 1 памяти, состоящий из запоминающих сегментов 2, дешифратор 3, регистр4 адреса, блок 5 управления, буферные регистры б и 7, компаратор 8,счетчик 9, пороговый элемент 1 О,выходы.11 и 12 компаратора 8.Устройство работает следующимобрбзом,Для обеспечения работы устройства в дополнительный контрольный разряд каждого слова в режиме записизаписывается логическая "единица"Известно, что наибольшему разрушению от всех разрушающих факторовподвергается при хранении "единица"В процессе считывания информациииз ДЗУ изменяющаяся величина выходного сигнала записанной "единицы"с дополнительной...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 830589

Опубликовано: 15.05.1981

Авторы: Антошкин, Борискин, Семенов, Тимашев

МПК: G11C 29/00

Метки: запоминающее, оперативное

...подключен ко входу блока управления,введены дополнительные инверторы,входы которых подключены к соответствующим выходам блока усилителей,одни входы блока контроля подключенык соответствующим выходам блокаусилителей, к выходам дополнительных инверторов и ко входам информационного регистра, управляющие входы дополнительных инверторов подключены к соответствующим выходамблока управления.На чертеже приведена структурнаясхема устройства,Устройство содержит адресный регистр 1, дешифратор 2, накопитель 3,блок 4 усилителей, инверторь 1 5, элементы НЕ 6, первые элементы И 7, вторые элементы И 8, элементы ИЛИ.9, информационный регистр 10, блок 11 контроля, блок 12 управления, адресныешины 13, управляющие шины 14 и информационные шины 15Устройство...

Буферное запоминающее устройство

Загрузка...

Номер патента: 832598

Опубликовано: 23.05.1981

Авторы: Оржевский, Рожков

МПК: G11C 19/00

Метки: буферное, запоминающее

...И, второй вход которогоподсоединен к тактовой шине, другой выходтриггера окончания сдвига подключен кК-входам триггеров управления.На чертеже изображена функциональнаясхема предложенного устройства.Устройство содержит регистры 1 и 2сдвига (на чертеже показаны только два регистра сдвига), выполненные на 1 К-триггерах 3 - 8 (на чертеже каждый из регистровсодержит три триггера), триггеры 9, 10 и 11управления (их количество равно числу триггеров регистров сдига), элемент ИЛИ 12,триггер 13 окончания сдвига, элемент И 14,тактовую шину 15.Устройство работает следующим образом,В исходном положении триггеры 3 - 8регистров 1 и 2 сдвига и триггеры 9 - 11управления выключены, а триггер 13 окончания сдвига включен. Ввод информации иее сдвиг в...

Устройство сдвига

Загрузка...

Номер патента: 832599

Опубликовано: 23.05.1981

Авторы: Бындыч, Евстрат, Мейта, Мураховская, Мураховский

МПК: G11C 19/00

Метки: сдвига

...с разрешающим на шине 30 сигналом, в любой момент времени (с точностью до быстродействия элементной базы го 25 зо 35 40 45 элементов 2 записи) код прямой последовательности разрядов регистрасоответствует коду обратной последовательности разрядов регистра 3.Режим параллельного ввода информации в устройство.Вводимая в устройство параллельным образом информация может быть представлена прямой последовательностью разрядов (слева младшие разряды, справа - старшие разряды), либо обратной последовательности разрядов.При прямой последовательности разрядов вводимого кода информация подается на дополнительный вход (на чертеже не показан) элементов 2 записи. При этом чрез элементы 4 записи (на шине 31 присутствует отпирающий сигнал) код обратной...

Элемент памяти для регистра сдвига

Загрузка...

Номер патента: 832600

Опубликовано: 23.05.1981

Авторы: Золотаревский, Некрасов

МПК: G11C 19/28

Метки: памяти, регистра, сдвига, элемент

...приходом управляющих сигналовна первую и вторую шины 10 и 11 управления: (на первую шину 10 поступает импульс отрицательной полярности,а на вторую шину 11 - нулевой сигнал), согласующий элемент 4 закрывается и отключает вход третьего инвертора 5 от выхода первого инверто-ра 1 , ключи б и 7 также закрываются и отключают соответственно управляющий и нагрузочный транзисторывторого инвертора 2 от входа первого инвертора 1, а согласующий эле-мент 3 включается, При этом черезоткрытый согласукщий элемент 3 входное напряжение поступает на входпервого инвертора 1 и переводит егов новое логическое состояние илиподтверждает его предыдущее состояние. Так как управляющий и нагрузочный транзисторы второго инвертора 2отключены, то напряжение на...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 832601

Опубликовано: 23.05.1981

Автор: Анисимов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...вход коммутирующего устройства и832601 Частота повторения этих импульсов, а следовательно, и частота колебания напряжения на шине 10 управления выби. раются из условия значительного ее превышения максимально возможной частоты в спектре входного сигнала,В этом случае с достаточной точностью можно утверждать; что устроиство запоминает мгновенное значение напряжения входного сигнала. Амплитуда импульсов на.шине 10 управления должна быть выбрана несколько большей максимального уровня напряжения входного сигнала.Точность известного устройства в режиме хранения определяется выбранным количеством дискретных уровней напряженияв многогорбои амплитудной характеристике.В предложенном устроистве его амплитудная характеристика является непрерывной...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 832602

Опубликовано: 23.05.1981

Авторы: Берко, Жовтянский

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...с одновременной перезаписью информации для длительного храненияв блоке 1 аналоговой памяти.Работа устройства происходит сле-. дующим образом.При подаче на вход управленияблока 2 буферной памяти в момент времени + (фиг. 2) первого импульсаЦ 2 выборки, длительностью С происходит запись текущего уровня однократного импульсного сигнала, посту-пающего на измерительный вход ячейки1 памяти, и его запоминание на времядо поступления следующего. импульсавыборки. В этом промежутке с временис,с (+ ьс, где дй, - интервалвремени между импулвсами выборок производится перезапись. информации изблока 2 буферной памяти для длительного хранения в первый канал блока 1аналоговой памяти второго этапа запоминания. Для этого в указанный громежуток времени на...

Устройство для контроля блоковоперативной памяти

Загрузка...

Номер патента: 832603

Опубликовано: 23.05.1981

Авторы: Белов, Дербунович, Диденко, Сирченко

МПК: G11C 29/00

Метки: блоковоперативной, памяти

...числом единиц в коде. Работа устройства в девятом цикле контроля аналогична работе устройства в первом цикле контроля. В десятом цикле контроля на всех выходах, за исключением четвертого, блока 1 управления, формируются те же сигналы, что и во втором цикле контроля. При этом генерируется четвертое подмножество адресов А , которому принадлежат двоичные адреса с нечетным числом единиц в коде.Дальнейшая работа устройства в десятом - шестнадцатом циклах контроля аналогична работе его в первых восьми циклах, за исключением того, что запись и считывание тестовой информации осуществляется по третьим А и четвертым А 4 подмножествам адресов.Таким образом, для обнаружения кон стантных неисправностей в блоке оперативной памяти...

Постоянное запоминающее устройствос автономным контролем

Загрузка...

Номер патента: 832604

Опубликовано: 23.05.1981

Авторы: Бородин, Егорова, Огнев, Столяров

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем, постоянное, устройствос

...накопителей 1,1-1.М, формируется трехразрядный контрольный код, представляющий собой сочетание трех признаков.5Поскольку каждый из накопителей1. 1-1,М является четырехразрядным,то для формирования признаков, составляющих контрольный код, записываемоечисло разбивается на группы по четыреразряда. Для формирования первогопризнака контрольного кода а каждойгруппе из четырех разрядов выбираются первый, второй и четвертый разряды, которые подаются на входы формирователя сигнала четности 3.1, гдевырабатывается признак четности илинечетности информации выбранных разрядов, и полученный результат записывается в первый контрольный разряднакопителей 1.1-1.М. Для формирова ния второго признака контрольногокода из каждых четырех разрядов...

Усилитель считывания

Загрузка...

Номер патента: 834764

Опубликовано: 30.05.1981

Авторы: Гусева, Исаева, Куриленко, Невядомский, Яровой

МПК: G11C 7/06

Метки: считывания, усилитель

...МДПтранзисторы со встроенным каналом,стоки которых подключены к шине 4питания, Исток и затвор зарядноготранзистора 1 подключены к стоку первого разрядного транзистора 5 с индуцированным каналом и к затвору второго разрядного транзистора б с индуцированным каналом, Затвор транзистора 5 соединен с затвором третьегоразрядного транзистора 7 с индуцированным каналом и подключен к входу8, а исток его соединен с истокамиразрядных транзисторов б и 7, стокикоторых соответственно подключенык истокам и затворам зарядных транзисторов 2 и З.Сток разрядного транзистора б соединен с прямым выходом 9,а сток разрядного транзистора 7 - синверсным выходом 10 .Кроме этого, устройство включаетдва согласующих транзистора 11 и 12со встроенными каналами,...

Усилитель считывания

Загрузка...

Номер патента: 834765

Опубликовано: 30.05.1981

Авторы: Качалов, Ромадин, Шишкин

МПК: G11C 7/02

Метки: считывания, усилитель

...считывания.Он состоит из фильтра 1, который включает в себя рабочую интегрирующую цепь 2 с транзистором 3 и конденсатором 4 и компенсационную интегрирующую цепь 5 с транзистором 6 и конденсатором 7, а также дифференциального каскада 8, к которому подключены балансные выходы 9 и 10 интегрирующих цепей, образованные их противофазным включением.Усилитель считывания работает следующим образом.Входной сигнал, представляющий смесь помехи пьедестал и полезного сигнала, от цепи 11 съема накопителя, заканчивающейся разветвляющим трансформатором, поступает на входы интегрирующих цепей 2 и 5. Помеха пьедестал, поступая ранее полезного сигнала, проходит по обеим интегрирующим цепочкам фактически без искажений, так как их постоянные времени при...

Буферное запоминающее устройство

Загрузка...

Номер патента: 834766

Опубликовано: 30.05.1981

Авторы: Голубев, Сулимов

МПК: G11C 11/00, G11C 19/00

Метки: буферное, запоминающее

...адресов в блоках 26 и 27адреса и их установку в положение,при котором адрес записи блока 26никогда не отстает от адреса считывания блока 27. Подгон аДреса записи осуществляется сигналом сменыадреса, Формирующимся на первой адресной шине 24 и поступающим черезэлемент И 29 и элемент ИЛИ 30 навход датчика 26, Считывание принятой из линии информации на выходныешины 22 обеспечивается входящимив состав устройства блоками 10-16.Датчик 10 формирует управляющие сигналы считывания с частотой, определяемой кодом на шине 22; при отсутствии информации в накопителе управляющие сигналы поступают с высокой, ограничиваемой быстродействием накопителя частотой; при наличии информации в накопителе управляющие сигналы поступают с низкой,ограничиваемой...

Элемент памяти

Загрузка...

Номер патента: 834767

Опубликовано: 30.05.1981

Авторы: Милошевский, Яковлев

МПК: G11C 11/40

Метки: памяти, элемент

...- напряжение перекрытия кана%ла транзистора х (1=2, 3,. 4, 5) .Пусть крутизна транзисторов 2 и 3 выше, чем крутизна транзисторов 4 и 5( и 1 оЬ 1 М 4 э ЭП работает следующим образом.Если 067 удовлетворяет условию (1) (режим хранения информации), то ЭП может находиться в любом из следующих двух устойчивых состояний, В первом состоянии (пусть оно соответствует, например, 0 двоичной информации) транзисторы 2 и 3 закрыты, а 4 и 5 открыты, вследствие чего У близко к О. Во втором состоянии, соответствующем 1 двоичной информации, транзисторы 2 и 3 открыты, а 4 и 5 закрыты и Ц близко к Ц 6. В обоих состояниях мощность, рассеиваемая ЭП, мала и обусловлена лишь токами утечки.Если ц- увеличить настолько, чтобы оно несколько превысило Уи (режим...