G11C — Запоминающие устройства статического типа

Страница 174

Оперативное запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1089628

Опубликовано: 30.04.1984

Автор: Марголин

МПК: G11C 29/00

Метки: запоминающее, обнаружением, оперативное, ошибок

...коммутации устройства,контрольный выход 24 блока памяти,информационные 25 и адресные 26входы и информационные выходы 27 устройства. Устройство содержит такжесумматоры 28-33 по модулю два с первого по шестой,Логический блок содержит (см.фиг. 1) первый 34 и второй 35 элементы И, первый элемент И-НЕ 36, третий 37 и четвертый 38 элементы И ивторой элемент И-НЕ 39. Устройствосодержит также ключи 40-40 п .Во втором варианте выполнения логический блок содержит также (см. фиг. 2) третий элемент И-НЕ 4 1.Устройство работает следующим образом.В том случае, когда отсутствует необходимость в наращивании информационной емкости устройства, сумма- торы 32 и 33 (см. фиг. 1) используются для инвертирования и формирования сигнала управления ключами...

Устройство для записи информации в мдп динамический матричный накопитель

Загрузка...

Номер патента: 1091222

Опубликовано: 07.05.1984

Автор: Мещанов

МПК: G11C 11/401, G11C 7/00

Метки: динамический, записи, информации, матричный, мдп, накопитель

...соединены с обшей шиной. Первая и вторая зли;ы записи соединены со стоками соответственно первых 7 и вторых 8 т(лктчсвых транзистартлв злгцсц, затворы которых пацлрна объединены ц образуют входы разрешения записи устройства Ф 1 Ф 3фп, а истоки каждой пары ключевых транзисторов записи образую( первую, вторую. 1-ю, ,и-ю плры вь;ходов устройства записи. 11 рнчем в . а".";ай каре шкадов исток первого к.;точевога транзистора злпцсн об - разуе. прямой 9, а исток гтарого ключсва. о трлнцстарл злписц - ицверсцыц 10 вьв(ап ("стройстве.Стактт. первс. а ц третьего буферныхтрлцзпс.аров записи саедццены с первой обкладкой кац;тецслтара 1, истокам транзистора 12 чстацавкц напряжения тзт(лючения и стет:ом трлпзцстора 13 сброса т;лпряжеццгкл:...

Усилитель записи и считывания для запоминающего устройства с произвольной выборкой

Загрузка...

Номер патента: 1091223

Опубликовано: 07.05.1984

Авторы: Балашов, Дятченко, Неклюдов, Нестеров

МПК: G11C 11/4091, G11C 7/06

Метки: выборкой, записи, запоминающего, произвольной, считывания, усилитель, устройства

...выводы нагрузочныхрезисторов и коллекторы усилительных транзисторов соединены с первой шиной питания, базы управляющихтранзисторов первой и второй группподключены соответственно к эмиттерупервого и эмиттеру второго ограничивающихтранзисторов, коллекторыкоторых соединены с первой шиной питания, базы первого и второго ограничивающих транзисторов являются соответственно первым и вторым управляющими входами усилителя, введены переключающие и-р-и-транзисторы с пер.вого по шестой, смещающие диоды,третий и четвертый нагрузочные резисторы, первые выводы которых соедннены соответственно с эмиттералн первого и четвертого и второго и третьегоусилительных транзисторов, причемвторые выводы третьего и четвертогонагрузочных резисторов...

Блок считывания информации для доменного запоминающего устройства

Загрузка...

Номер патента: 1091224

Опубликовано: 07.05.1984

Авторы: Иванов, Косов, Савельев, Соколов

МПК: G11C 11/14, G11C 7/00

Метки: блок, доменного, запоминающего, информации, считывания, устройства

...фОРМИРОВВсТЕЛЯ сигнала, а другие - к выходам дополнительных формирователей сигнала, входы которых подключены к выходам дополнительных дискриминаторов, подк;поченьных к выходам дополнительньг 5 с усилителей воспроизведения, первые входы которых подключень 1 к выходу предварительного усилителя воспроизведения, а друзгие - к выходам соответств пощих формирователей импульсов приче 15 вход первого блока задезж 1 си подклю"еи к второму входу уси 11 ителя воспрокзведе- НИЯ, а ВЫХОД СОЕДИс 1 ЕН С ВХОДОМ ПЕ 15 - ього формирователя импульсов, выход которого соединен с входом второго блока зацержки.На фиг,1 изображена блок-схе.5 а предлагаемого устройства; на фиг.2 - . фазовые диаграммы сигнапов во времяцикла считывани 51,Блок считывания ин 15...

Способ изготовления магнитных интегральных схем

Загрузка...

Номер патента: 1091225

Опубликовано: 07.05.1984

Авторы: Гришечкин, Иванов, Кириков, Хомяков

МПК: G11C 11/14

Метки: интегральных, магнитных, схем

...контактных площадок методомфотолитографии с плазмо-химическимтравлением второго металличесдсогонемагнитного слоя23Недостатком данного способа явля ется узкая область работоспособностисхемы из-за ухудшения свойств элементов продвижения и детектирования ЦЩза счет отвесного края боковой стенки элементов токовой разводки и частичного подтравления нижележащегодиэлектрического слоя в силу слабойселективности плазмо-химического иионно-лучевого травления.Цель изобретения - повьшдение надежности изготовления магнитных интегральных схем,Поставленная цель достигается тем,что согласно способу изготовлениямагнитньдх интегральных схем основанному на нанесении на диэлектрическую гранатовую подложку пленки ддоменосодержащего материала,...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1091226

Опубликовано: 07.05.1984

Авторы: Беляков, Борискин

МПК: G11C 29/00

Метки: запоминающее, оперативное

...генератораи третьему входу накопителя, четвертый вход которого соединен с выходомпервого счетчика, информационныйвход устройства является одновременно и его выходом.На чертеже изображена схема устройства,Устройство содержит информационный вход 1, соединенный с регистром2 числа, подключенным к накопителю3, адресный вход 4, соединеный свходом регистра адреса, выход поляадреса ячеек которого соединен свходом поля адреса ячеек накогителя3, выход поля адреса запоминающихмодулей регистра 5 адреса соединен с 20,вторым входом блока б сравнения, первый вход которого соединен с выходомвторого счетчика 7, управляющийвход 8 устройства, соединенный спервым входом генератора 9, установочным входом первого счетчика 10и установочным входом второго...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 1091227

Опубликовано: 07.05.1984

Автор: Фадеев

МПК: G11C 29/00

Метки: оперативной, памяти

...на дополнительный сумматор помодулю два, изменяет единичный сигнал в цепи обратной связи на нулевой,в результате чего на четвертом тактев регистр сдвига запишется кодоваякомбинация 0000. При этом единичныйсигнал на выходе дешифратора сохраняется и производится инвертированиенулевого сигнала в цепи обратнойсвязи так, что на пятом такте врегистр записывается комбинация 000.После этого единичный сигнал на выходе дешифратора 8 исчезает и производится генерация рекурренты по правилукодирования Ф -последовательности доследующей комбинации 0001, после чегоснова формируется нулевая комбинация,т.е. кодовая последовательность будетциклически повторяться.Влок управления обеспечиваетформирование в соответствии с требуе"мыми временными диаграммами...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1091228

Опубликовано: 07.05.1984

Авторы: Гарбузов, Ковалев, Огнев

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...выходами устройства,введены логические блоки, перьыйэлемент И и коммутатор, одни из входов которого подключены соответствен. 20но к выходам первого формирователясигналов четности и к выходам формирователя сигналов кода Хемминга, авыходы - к входам первого регистрачисла, причем одни из вхацов первогоэлемента И и логичесих блоков с первого по третий соединены соответственно с вьпсодами второго формирователя сигналов четности и с выходамиформирователя сигналов проверочного 30слова, а другие входы логических блоков и первого элемента И подключенык контрольному выходу второго регистра числа, инверсные выходы которогои выход третьегологического блокасоединены соответственно с другиивходами коммутатора, выходы логических блоков, первого...

Запоминающий элемент

Загрузка...

Номер патента: 871656

Опубликовано: 07.05.1984

Авторы: Дшхунян, Коваленко, Машевич

МПК: G11C 11/40

Метки: запоминающий, элемент

...синдуцированными каналами соответственно, истоки первого и второго транзисторов с индуцированными каналами 45подключены к общей шине, затворы третьего и четвертого транзисторов подключены к первой и второй шинам выборки, а их истоки - к первой и второй разрядным шинам соответственно,Достоинством этого элемента является одинаковое количество транзисторов с прецыдущим запоминающим элементом.Основным недостатком элемента является значительное увеличение площади на кристалле,Целью изобретения является повышение степени интеграции запоминаю-.щего элемента, т.е. размещение большего количества транзисторов на той 60же или меньшей площади кристалла.Цель достигается тем, что в запоминающий элемент, содержащий четыретранзистора с индуцированными...

Устройство для обращения к памяти (его варианты)

Загрузка...

Номер патента: 1092561

Опубликовано: 15.05.1984

Авторы: Дробышева, Мызгин, Нестеров, Пастон, Холоднова

МПК: G11C 11/407, G11C 7/00

Метки: варианты, его, обращения, памяти

...транзисторрезисторы с первого по третий, причем коллекторы первого и второго переключающих транзисторов подключенысоответственно к одним иэ выводовпервого и второго резисторов, другиевыводы которых соединены с первой шиной питания, база первого переключающего транзистора является информационным входом устройства, база второго переключающего транзистора подключена к первой шине опорного напряжения, эмиттеры управляющих транзисторов подключены к коллектору установочного транзистора, база которого соединена с второй шиной опорного напряжения, а эмиттер подключен к одномуиз выводов третьего резистора, другой вывод которого соединен с второйшиной питания, змиттеры переключающихтранзисторов соединены с коллекторомустановочного транзистора,...

Устройство для записи информации в оперативную память

Загрузка...

Номер патента: 1092562

Опубликовано: 15.05.1984

Автор: Гладков

МПК: G11C 7/00

Метки: записи, информации, оперативную, память

...подключен к управля.ющему нходу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход вто.рого дешифратора подключен к первым входам первого и второго элементов И, третий выход второго дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен кпервым установочным входам четвертого и пятого триггеров, выходы элементов И с первого па четвертый падключе ны соответственно к управляющим входам коммутаторов со второго по пятый, 5 выход пятого элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, прямой и инверсный выходы...

Формирователь импульсов на мдп-транзисторах

Загрузка...

Номер патента: 1092563

Опубликовано: 15.05.1984

Авторы: Караханьян, Стоянов, Сухоруков

МПК: G11C 7/00, G11C 7/06, H03K 5/00 ...

Метки: импульсов, мдп-транзисторах, формирователь

...транзистора, сток второго входного усилительного транзистора соединен с истоком первого вход-. ного усилительного транзистора и стоковой область МДП-конденсатора, затвор отсекающего транзистора подключен :, шине питания, а сток является другим входом устройства, исток второго входного усилительного транзистора подключен к шине нулевого потенциала, введен диод, р-область которого подключена к шине питания, а п-область - к стоку первого входного усилительного транэистора.Введение диода позволяет устранитьпротекание обратного тока через пер-.вый транзистор предварительного каскада к шине питающего напряжения итем самым исключить обратное перераспределение заряда, Это приводитк повышению напряжения на затворевторого выходного...

Усилитель считывания для запоминающего устройства на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1092564

Опубликовано: 15.05.1984

Авторы: Красноперов, Сосновский

МПК: G11C 7/06

Метки: доменах, запоминающего, магнитных, считывания, усилитель, устройства, цилиндрических

...считывания,подключенного к детектору ЦМД ЗУ.Детектор ЦМД 1 состоит из активныхдетекторов 2 и 3 изменяющих своесопротивление в ответ на перемещениепод ними магнитных доменов, пассивныхдетекторов 4 и 5, включенных с активными детекторами по мостовой схеме,токозадающих резисторов 6 и 7, соединенных с источниками напряжения 8и 9 фильтрующими конденсаторами 10и 11,Усилитель счичыеания для ЗУ на ШЯсостоит из порогового элемента 12,вклзочающего транзистор 13, эмиттеркоторого соединен с шиной нулевого потенциала, база - с источником управляющего сигнала 14, а коллектор соединенс резистором 15, диодом 16 второйвьвод резистора 15 соединен с индуктивностью 17, второй вывод которой соединен с вторым выводом диода 16, источником напряжения 18 и...

Способ изготовления запоминающих матриц на цилиндрических магнитных пленках

Загрузка...

Номер патента: 1092565

Опубликовано: 15.05.1984

Авторы: Косинов, Кузьменко

МПК: G11C 11/14

Метки: запоминающих, магнитных, матриц, пленках, цилиндрических

...матриц.Цель изобретения - повышение надежности изготовления запоминающих матриц путем исключения обрывов технологических струн и числовых обмоток.Поставленная цель достигается те 1 что "огласно способу изготовления эапоьвающих матриц на ЦМП основанному на плетении числовых и киперных обмоток на технологических струнах путем пропускания провода вместе с ограничительной прокладкой через зев, регулировании зева, извлечении ограничительной прокладки заливке матриц компаундом и извлечении технологических струн, плетение числовых и киперных обмоток осуществляют с противоположных сторон технологических струи, устанавливают огра ничительную прокладку в зеве при плетении первого полувитка каждой киперной обмотки в положение, аналогичное...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1092566

Опубликовано: 15.05.1984

Автор: Трусфус

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...сокращения объема оборудования;Поставлеццая цель достигаетсятем, что в ассоциативное запоминающее устройство, содержащее регистры, блоки сравнения, блок управления и регистр опроса, выход которого соединен с первыми входами блоков сравнения, вторые входы которых подключецы к выходам регистроввходы которых и вход регистра опроса соединены с одним из выходов блока управления, другие выходы которого подключены к третьим и четвертымвходам блоков сравнения, введеныблоки выбора результата поиска иблок анализа общего условия поиска, 20 первый вход которого соединен с выходом регистра опроса, входы с второго по пятый соединены с однимицэ выходов блоков сравнения, шестой и седьмой входы - с другими выходами блока управления, а...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1092567

Опубликовано: 15.05.1984

Авторы: Аверин, Тырнов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...МРТ-З, Недостатком приведенных устройств является то, что при необходимостирегистрации предыстории импульса приходится применять схемы внешнего предварительного запуска разверткиили, если момент появления импульса трудно предсказуем, например, сейсмический толчок, регистрация на электронно-лучевую трубку вообще невозможна, а на магнитных, светолучевых регистраторах и перьевых самописцах требует большого расхода носителя информации (магнитофонной ленты, светочувствительной бумаги и т,п,50ройства, первый и второй триггеры,первые входы которых соединены свыходом элемента сброса, компаратор,первый элемент И и индикатор, включает элемент ИЛИ, второй и третийсчетчики, второй элемент И и цифроаналоговый преобразователь, выходкоторого...

Устройство для контроля памяти

Загрузка...

Номер патента: 1092568

Опубликовано: 15.05.1984

Авторы: Батырев, Долгушев, Нуров, Пасенков, Черенков

МПК: G11C 29/00

Метки: памяти

...входы второй группы которогоподключены к выходам второй группымногоканального генератора 1 простейших потоков, управляющий вход - ковторому выходу блока 5 управления,а выходы - ко входам контролируемого блока 6 памяти, информационныйвход блока 7 статистической обработки соединен с выходом контролируемого блока 6 памяти, его управляющий вход соединен с третьим выходомблока 5 управления, а выходы с одними входами блока 8 сравнения, другие входы которого подключены к другим выходам блока 5 управления, управляющий вход - к четвертому выходублока 5 управления, а выходы - ковходам блока 9 индикации, управляющий вход которого соединен с пятымвыходом блока 5 управления, шестойи седьмой выходы которого подключены соответственно к...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1092569

Опубликовано: 15.05.1984

Авторы: Белалов, Мусиенко, Рудаков, Саламатов, Чалчинский

МПК: G11C 29/00

Метки: блоков, памяти

...5, индикаторы 28-30, клавишу входа 31режима ожидания блока управленияи блок 32 прерывания,Блок прерываний содержит (фиг.2)первый 33 и второй 34 элементы согласования, элемент И 35, первый36 и второй 37 триггеры первый 38и второй 39 формирователи одиночныхимпульсов, второй элемент НЕ 40,третий 41 и четвертый 42 элементы 45согласования.Блок управления содержит (фиг, 3)кварцевый генератор 43 импульсов,триггеры 44-53, генераторы 54 и 55одиночных импульсов, элементы5 ОИ-НЕ 56 и 57, элементы НЕ 58, элементы И 59-64 и элементы ИЛИ 65-67,первый элемент НЕ 68,Индикаторы 28-30 выполнены в виде светодиодов. Блок 1 и блок 3 реализованы на интегральных микросхемах ИИС К 559 ИП 2, блоки 4 и 5 - наИМС К 559 ИП 1, регистр 22 - на ИМС К 155 ЛРЗ,...

Запоминающее устройство с коррекцией групповых ошибок

Загрузка...

Номер патента: 1092570

Опубликовано: 15.05.1984

Авторы: Бруевич, Воробьев, Вушкарник, Куликов, Оношко, Смирнов

МПК: G11C 29/00

Метки: групповых, запоминающее, коррекцией, ошибок

...И четвертой группы и одни из входов эле"мента ИЛИ соединены соответственнос выходами сумматоров по модулю двапервой группы и с выходом первогосумматора по модулю два, выходы сумматоров по модулю два второй группыи второго сумматора по модулю дваподключены ко вторым входам элементов И четвертой группы, другим входам элемента ИЛИ и другим входамкомпараторов, выходы которых соединены с третьми входами соответствующих элементов И четвертой группы ивходами элемента ИЛИ-НЕ, выход которого подключен к первому входу второго элемента И, второй вход которого соединен с выходом элемента ИЛИ,выходы элементов И четвертой группыи выход второго элемента И являютсявыходами блока,На фиг.1 представлена функциональная схема устройства с...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1094071

Опубликовано: 23.05.1984

Авторы: Барашенков, Дряпак, Коминаров

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...того, блок управления содержит регистр управляющих сигналов, регистр неисправности, группу элементов И, элементы ИЛИ, элементы НЕ и элемент задержки, вход которого и входы синхронизации регистра управляющих сигналов и регистра неисправности объединены и являются первым входом блока, вторым и треть" ии входом которого являются соответственно вход признака записисчитцвания и вход обращения регистра управляющих сигналов, установочный вход которого и установочный вход регистра неисправности объединены и являются четвертым входом блока, 094071 4 причем входы первого, второго итретьего элементов НЕ являются соответственно пять 1 м, шестым и седьмцивходами блока, первый и второй. вхо-.ды элементов И группы подключены.соответственно.к...

Способ считывания информации с магнитного носителя с полосовой доменной структурой и устройство для его осуществления

Загрузка...

Номер патента: 1094861

Опубликовано: 30.05.1984

Авторы: Подлесный, Салахов, Службин, Темерти

МПК: G11C 11/14, G11C 7/00

Метки: доменной, информации, магнитного, носителя, полосовой, структурой, считывания

...б, установленные под углом к магнитному носителю 4 с возможностью регистрации проходящего пучка света подуглом дифракции. При этом выход фотоприемника б соединен через усилитель 7 с входом синхронного детекто"ра 8, подключенного к выходу опорногогенератора 9, соединенного с фазовымЭ 1094861 модулятором 3. В качестве последнего н могут быть использованы магнитооптические ячейки Поккельса и Керра или линейная фазовая пластинка с механическим вращением. При использовании 5 н линейной фазовой пластинки частота модуляции в два раза выше частоты вращения.Способ осуществляют следующим образом, 10 фЛинейно поляризованная монохрома- п тическая волна Е от источника 1 с :поляризатором 2 может быть представлена в виде суммы двух световых...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1095233

Опубликовано: 30.05.1984

Авторы: Кузнецов, Хлюнев

МПК: G11C 11/00

Метки: запоминающее, оперативное

...регистра числа, а входы подключены к выходам младших разрядов первого регистра адреса и другим управляюшим входам коммутатора.Блок управления содержит накопитель микрокоманд, блок анализа режимов, формирователь сигнала блокировки, . триггер, элемент ИЛИ-.НЕ, группу элементов И, элемент задержки и дешифратор микрокоманд, выходы с первого по восьмой которого являются выходами блока, а входы соединены с одними из выходов накопителя микрокоманд, другие выходы которого подключены к одним из входов блока анализа режимов, причем единичный вход триггера соединен с выходом формирователя сигнала блокировки, вход которого подключен к шестому выходу дешифратора микрокоманд, выходы которого, кроме шестого, соединены соответственно с первыми...

Источник управляющих магнитных полей для устройства магнитооптического исследования магнитоодноосных пленок

Загрузка...

Номер патента: 1095234

Опубликовано: 30.05.1984

Авторы: Афтеньев, Горшенин, Силантьев

МПК: G11C 11/14

Метки: исследования, источник, магнитных, магнитоодноосных, магнитооптического, пленок, полей, управляющих, устройства

...полей для исследования магнитоодноосных пленок, содержащий источник постоянного магнитного поля, выполненный в виде двух постоянных магнитов, и источник ортогональных магнитных полей, направленных 10 параллельно плоскости пленки, выполненный в виде двух катушек индуктивности 1.Недостатком этого источника управляющих магнитных полей является трудность магнитооптического исследования пленок,Наиболее близким техническим решением к изобретению является источник управляющих магнитных полей для устройства магнитооптического исследования магнитоодноосных пленок, содержащий две двухконтурные катушки для создания ортогональных 20 магнитных полей в плоскости пленки и двух- контурную катушку для создания магнитного поля, нормального к плоскости...

Способ изготовления запоминающих матриц на цилиндрических магнитных пленках

Загрузка...

Номер патента: 1095235

Опубликовано: 30.05.1984

Авторы: Диженков, Косинов, Кузьменко

МПК: G11C 11/14

Метки: запоминающих, магнитных, матриц, пленках, цилиндрических

...обмотки выполняют незамкнутым, т.е. производят формовку одного полувитка киперной обмотки 3 для всех технологических струн 1 и 2, Затем регулируют зев и вводят в него провод числовой обмотки 5 вместе с ограничительной прокладкой 4 и производят плетение числовой обмотки. При этом, за счет того, что последний виток предыдущей киперной обмотки 3 выполнен незамкнутым, условия формовки последнего полувитка киперной обмотки 3 и первого полувитка очередной числовой обмотки 5 оказываются одик обрывам проводов и ухудшению характеристики стержней с ЦМП, что объясняется нарушением прямолинейности каналов, Все это снижает качество и надежность матриц5Цель изобретения - повышение надежности изготовления запоминающих матриц на ЦМП.Поставленная цель...

Магнитный носитель информации

Загрузка...

Номер патента: 1095236

Опубликовано: 30.05.1984

Авторы: Середкин, Фролов, Яковчук

МПК: G11C 11/14

Метки: информации, магнитный, носитель

...гистерезиса пленок Руба Ре в полях Н-Н при: 1 - 20 С; 2 - 35 С; 3 - 50 С; 4 - 65 С; на фиг. За и б - схема термомагнитной контактной записи изображений на магнитный носитель информации.Магнитный носитель информации содержит диэлектрическую подложку 1 (фиг, 1), на которую нанесена аморфная ферромагнитная пленка 2 с перпендикулярной магнитной анизотропией.Механизм записи тональных изображений заключается в следующем.Аморфная ферримагнитная пленка состоит из большого ансамбля слабовзаимодействующих областей (магнитных кластеров) очень малых размеров (1 мкм), равномерно распределенных по объему пленки, Намагниченность в кластерах всегда ортогональна плоскости пленки. Локальные участки имеют большую дисперсию коэрци-,".вной силы (Н ) и...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1095237

Опубликовано: 30.05.1984

Авторы: Малышев, Окулов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...элемента ИЛИ предыдущей группы подключен к первому входу второго элемента ИЛИ последующей группы, прямой выход предыдущего элемента И-НЕ соединен с вторым входом последующего элемента И-НЕ и третьим входом первого элемента И последующей группы, выход второго элемента ИЛИ последней группы соединен с вторыми входами вторых элементов И всех групп, вторые входы вторых элементов ИЛИ всех групп являются входами сброса устройства, управляющими выходами которого являются выходы ассоциативных запоминающих элементов последнего столбца матричного накопителя.На фиг. 1 представлена функциональная схема предлагаемого устройства; на фиг. 2 - функциональная схема ассоциативного запоминающего элемента матричного накопителя. Предлагаемое...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1095238

Опубликовано: 30.05.1984

Авторы: Корнейчук, Марковский, Павловский, Самофалов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...элемента ИЛИ и входу третьего элемента задержки, выход которого соединен со вторыми входами пятого и шестого элементов ИЛИ и первыми входами второго и пятого элементов И, выходы которых подключены соответственно ко входу четвертого элемента задержки и ко входу пятого элемента задержки, выход которого соединен со вторым входом третьего элемента ИЛИ, выход четвертого элемента задержки подключен ко входу шестого элемента задержки, выход которого соединен с первыми входами третьего и шестого элементов И, вторые входы которых подключены соответственно к выходу и ко входу первого элемента НЕ, вторые входы первого и второго элементов И соединены с выходом второго элемента НЕ, выход шестого элемента И подключен к первому входу второго...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1095239

Опубликовано: 30.05.1984

Авторы: Азарданов, Бахтиаров

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...входами диодного мостового ключа, выход ко- З 0торого является выходом устройства 12.Недостатком прототипа является низкаяточность из-за сквозного прохождения входного сигнала на конденсатор через барьерные емкости диодов разомкнутого ключа врежиме хранения. Так, в случае использова 35ния быстродействующих импульсных диодовс величи ной барьерной емкости порядка1 пф и конденсатора с номиналом 30 пф(указанные значения являются типовымидля быстродействуюших устройств) величина помехи сквозного прохождения может достигать Зо/О от амплитуды входного сигнала.1 роме того, время размыкания диодногомостового ключа не может быть меньше полного времени выключения тока на выходепереключателя, что приводит к возникновению сушественных апертурных...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1095240

Опубликовано: 30.05.1984

Авторы: Колесник, Масленников

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...вторые входы которых подключены к соответствующим выходам дешифратора, выходы сумматоров соединены с другими .входами накопителя. На чертеже изображена структурная схема запоминающего устройства с самоконтролем.Устройство содержит накопитель 1, один вход которого соединен с входом регистра 2 старших разрядов адреса и является входом 3 устройства, а выходы регистра 2 старших разрядов адреса соединены со входами дешифратора 4, который предназначен для выработки унитарного кода выбора определенного сегмента 5, на которые разделен накопитель 1. Управляющий вход каждого сегмента 5 соединен с выходом соответствующего сумматора 6 по модулю два, предназначенного для выработки инверсного значения сигнала, поступающего,на первый вход от...

Устройство для контроля записи и считывания информации

Загрузка...

Номер патента: 1095241

Опубликовано: 30.05.1984

Автор: Горшков

МПК: G11C 29/00

Метки: записи, информации, считывания

...и информационными выходами ко10 15 20 25 30 35 40 50 45 55 торого являются соответственно другие входы регистра прямого кода и выходы элементов ИЛИ группы, а контрольными выходами - выходы контрольного регистра, введены регистр обратного хода и блок анализа кратности ошибок, одни из входов которого подключены соответственно к выходам регистра прямого кода и к выходам регистра обратного кода, одни из входов которого соединены с другими входами регистра прямого кода, а другие входы -с инверсными выходами информационного регистра и первыми входами элементов И второй группы, выходы которых подключены ко вторым входам элементов ИЛИ группы, первый и второй выходы блока анализа кратности ошибок соединены соответственно со вторыми входами...