G11C — Запоминающие устройства статического типа
Устройство импульсного питания для блока постоянной памяти
Номер патента: 1437912
Опубликовано: 15.11.1988
Авторы: Антонин, Бабкин, Натензон, Станислав, Ярослав
МПК: G11C 7/20
Метки: блока, импульсного, памяти, питания, постоянной
...содержит эмиттерные повторители на транзисторах 23 и 24, диоды25 и 26, конденсатор 27 и резисторы28 и 29.На фиг.1-3 приняты следующие обозначения для сигналов: И, - напряже 45ние на конденсаторе 2;ИМОУ - сигнало готовности питания для блока 5;СЕк - сигнал запроса от процессора,напряжение питания дпя блока 5.Устройство работает следующимобразом.Напряжение с источника постоянногопитания подается через ограничитель551 тока на разряженный конденсатор 2.Цепь между блоками 3 и 5 при этомразомкнута, т.е. ключ 4, управляющий замыканием цепи между блоками 3 и 5, разомкнут, В результате происходит заряд конденсатора 2 до напряжения И(см.фиг,4), при котором срабатывает ключ 4, замыкающий цепь между блоками 3 и 5. Тем самым подается питание...
Усилитель записи-считывания
Номер патента: 1437913
Опубликовано: 15.11.1988
Авторы: Дятченко, Нестеров, Савенков, Стахин
МПК: G11C 7/06
Метки: записи-считывания, усилитель
...на эмиттерном повторителе),В соответствии с приведенным равенством ток 1 одной из РШ(например, второй 12, в выбраннойячейке соответствейно транзистор 28открыт, а 29 - закрыт) протекает вуправляющий транзистор 3. Ток другойразрядной шины 11 делится между управляющим транзистором 2 и транзистором 28 ячейки. Величина тока 1 рш,протекающего в ячейку, определяетсясоотношением 1 рш КяД 111цн в сильной степени зависит от разброса сопротивления в ячейке К и технологического разброса и температурного ухода коэффициента усиления Управляющий транзистор считывания и транзистор ячейки в этом случае работают как эмиттерно-связанная пара в ЗСИ-ключе. Ток одной из РШ полностью протекает в ячейку, другой - в управляющий транзистор. Такое распределе" ние...
Дешифратор
Номер патента: 1437914
Опубликовано: 15.11.1988
Авторы: Марков, Приходько, Щетинин
МПК: G11C 8/10
Метки: дешифратор
...этом транзистор 5 проводит, и на его коллекторе будет нулевой уровень. В других ячейках 1 на коллек торах транзисторов 3 - нулевой логический уровень, а на коллекторе транзистора 5 - единичный. В невыбранных ячейках 1 транзистор 9 находится в проводящем состоянии и через него55 течет часть тока генератора 19, создавая на резисторе 10 падение напря" жения, необходимое для выключения буферного элемента 11 в режиме считывания.В выбранной логической ячейке 1 делифратора транзистор 9 закрыт и через резистор 10 ток не течет,В режиме программирования величи" на напряжения на шине 16 увеличивается. Увеличивается также и ток генератора 19, Транзистор 9, соответствующий выбранному выходу, закрыт,и напряжение на выходе 17 определяется схемой...
Запоминающее устройство
Номер патента: 1437915
Опубликовано: 15.11.1988
Авторы: Жучков, Косов, Кугутов, Росницкий, Савельев, Чумакова
МПК: G11C 11/00
Метки: запоминающее
...триггер 4в единичное состояние, и через элемент И 16 начинается счет адресов регенерируемых строк на счетчике 3,Адреса строк через селектор 10 адреса по разрешаюнему потенциалу с триггера 6 подаются в блок 1 памяти,обеспечивая регенерацию информации вблоке 1 памяти. При каждом новом обращении регенерация прерывается,обеспечивая сохранность последнегорегенерируемого адреса.Обращение от периферийных устройствпроизводится аналогичным образом,только подается разрешающий потенциап"внешнее устройство" на вход 24, который позволяет сигналу "Запись" проходить через элемент И 13 на триггер 5.Сигнал с инверсного выхода триггера5 блокирует при этом работу элементовИ 14 и 15. С блока 12 задержки выдается сигнал "Сопровождение 2" информации...
Запоминающее устройство
Номер патента: 1437916
Опубликовано: 15.11.1988
Автор: Ковчин
МПК: G11C 11/00
Метки: запоминающее
...на выходах 1 б блока 11 появляется информация,1437916 записанная и считанная по нулевому адресу, которая синхронно с сигналом на входе 2 заносится в регистр 19, Появление сигнала на входе установки счетчика 6 приводит к снятию сигнала логической "1" на его выходе, что обеспечивает открытие элемента И 8 и закрытие элемента И 7. Одновременно сигналом логического "О" с выхода счетчика 6 производится открытие ключевого элемента 5, в результате чего регистр 19 через вход ключевого элемента 5 оказыватеся непбсредственно подключен к контакту 2 разъема 3 для чтения данных из устройства. Открытие элемента И 8 приводит к тому, что тактовая частота с выхода генератора 4 проходит на входы регистра 19 и счетчика 6. В результате код, 20...
Запоминающее устройство с резервированием
Номер патента: 1437917
Опубликовано: 15.11.1988
Авторы: Горшков, Заяц, Королев, Николаев, Терехов
МПК: G11C 11/00
Метки: запоминающее, резервированием
...3. Далее возможны два варианта Функционирования,1, Информация при первом и втором обращении совпадает. В этом случае г:осле второго обращения на каждом из ь.гадших разрядов двухразрядных счетчиков контрольного регистра 3 устав.,вливается сигнал логическогс "0". Зтот сигнал от всех разрядов контрсл.ного регистра 3 поступает на перв:.ье входы Формирователя 4 сигналаиб.:;.1 даг.:ее через группу инверторов 2, . входы элемента И 22. По исте 1437917чении времени, превышающего время выборки информации из накопителя, навторой вход формирователя 4 сигналаошибки поступает сигнал от второго510 элемента задержки, который вызывает срабатывание элемента И 22. Сигналсовпадения через элемент ИЛИ 23 выдает на выход 18 сигнал "Разрешениесчитывания...
Способ перепрограммирования ячейки памяти на мноп транзисторе
Номер патента: 1437918
Опубликовано: 15.11.1988
Авторы: Мальцев, Милошевский, Нагин, Тюлькин, Чернышев
МПК: G11C 11/40
Метки: мноп, памяти, перепрограммирования, транзисторе, ячейки
...подаваяна затвор запоминающего МНОП-транзистора импульс напряжения стирания самплитудой не меньшей амплитуды импульса напряжения записи, напримерравной ей и составляющей 25 В, и длительностью 5 мс (фиг. 1); В результате воздействия этого импульса пороговое напряжение запоминающего транзистора увеличивается и станет равным, например, 4,0 В, причем это произойдет на фоне некоторого общегосдвига межпороговой зоны этого транзистора. Затем пороговое напряжение50уменьшают до значения, соответствующего стертому состоянию, подавая на затвор запокнающего транзистора, например, импульс напряжения той же полярности,но с амплитудой, например, 20 В, В результате этого пороговое напряжение запоминающего транзистора уменьшается на 1,5-2,0 В, что...
Ячейка памяти
Номер патента: 1437919
Опубликовано: 15.11.1988
Автор: Кушниренко
МПК: G11C 11/40
...Если на конденсаторе 1 напряжение +5 В (состояние лог "1") то открывается транзистор 5 и конттенсатор 1 псдза-. ряжется до напряжения +5Вторым .источником 9 напряжения.Если конденсатор 1 аряжается НалряжЕНИЕМ -5 3 (СССТСЯ 11 ИЕ ЛС п),то открывается транзистор 4 и конденсатор 1 подзаряжется до напряжения -5 Б первым источником 8 напряжения,формула изобретенияЯчейка памяти, содержащая первый элемент И, первый и нторой входы которого являются соответственно информационным входом и Входом записи тчейки памяти, второй элемент И,перВьй вход которого соединен с выходом первого элемента И, а второй вход и Выход являются соответственно входом считывания и информационным выходам ячейки, накопительный элемент на конденсаторе, первый нынад...
Ассоциативное запоминающее устройство
Номер патента: 1437920
Опубликовано: 15.11.1988
Авторы: Корнейчук, Марковский, Яблуновский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...в регистр 8,причем те триггеры, на информационныевходы которых поступает единичный 45сигнал, меняют свое состояние напротивоположное, при поступлениинулевого сигнала их состояние неизменяется,50 203. Поиск всех меньших границы Хэмминга.После выполнения базового поиска в очередной микрокоманде на выходе 23 блока 3 управления формируется сигнал установки в единицу всех разрядов регистра 7, а на выходе 24 - сигнал разрешения записи в регистр 8. Таким образом, содержимое регистра 8 проинвертируется, т.е. единицами в нем отмечаются все признаки, меньшие границы Хэмминга.4. Поиск ближайшего большего границы Хэмминга.После выполнения базового поиска в очередной микрокоманде на выходе 25 блока 3 управления формируется сигнал обнуления...
Перепрограммируемое постоянное запоминающее устройство
Номер патента: 1437921
Опубликовано: 15.11.1988
Автор: Елкин
МПК: G11C 11/00, G11C 17/00
Метки: запоминающее, перепрограммируемое, постоянное
...- Яет твнгг ".ь 1-:,35 блока 8 захвд" . Прт "бт -(та(нтК УСтРОйСтВУ ВЫДЯЕтСЯ Снтт,=п Соврвождения Ядр ес. ко тотл:ттй - .:; ",:.О(тфорыации ь ВЕГт-о.(. 1, .тт-,(Прт - чт(и т; т(тор;.г ; (СИГНапт Выбсрттн ПО (", ,(а;(,т :; .; ;( ",-, ( - .блока ч упратлленил, а го с.ест(а(.;т;: тсЯ преобразованием в ь ечтнт(зттеторсх (,26. При операции з="и с. - тр -Вспосле выдачи адреса и его гт".ттинвыдается сигнал которы.-.- арс-:.Ори".(рез элемент И 16 обе(тттечи.;: - .е:. -, -л:с.данных в регистр 12 дя:-:;.;.Вт и устя 1ливает тригг(ер 1-:, ак.-.,.;е с, т-;ние, Сил наг Вьтб(вк( з -:-. - , т,(и;: е.". в блок 4 управления и через Форкдгронатели 9, 10 в интерфейсную шину 2, что В целом обеспечивает занятость :;:. Истрали ЭВт 1 на время записи...
Устройство для программирования блоков постоянной памяти
Номер патента: 1437922
Опубликовано: 15.11.1988
Авторы: Головин, Икленко, Котов, Савкин, Файсканов
МПК: G11C 17/00
Метки: блоков, памяти, постоянной, программирования
...блоков постоянной памяти устройством начинается с сигнала "Начальная установка", устанавливающего все регистры устройства в исходное состояние, Сигнал "Началь. ная установка" вырабатывается блоком 15 по определенному коду, приходящему на первый вход блока 15.В режйме программирования по входу 26 устройства в регистр 9 адреса записывается адрес, по которому будет производиться программирование. Запись осуществляется управляющим .сигналом с блока 15, который вырабатывается по определенному коду, приходящему с входа 30 устройства. Затем по входу 26 устройства выставляется информация для программирования, которая записывается в регистр 1 сиг" налом с выхода блока 15, который вырабатывается по определенному коду с входа 30 устройства....
Буферное запоминающее устройство
Номер патента: 1437923
Опубликовано: 15.11.1988
Авторы: Андреев, Антонов, Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...элегенты И 2,22, При наличии состояния "Буфер густ" на выходе элемента И 22 появится сигнал, поступающий через з емент 16 задержки на вход элементе ИПЙ 24 кяк повторный запрос наблока 1 памяти, Еслк ж. - прк этом на выходе элемента НЕ 28 Высокий уровень сигнала, т.ег.меет место состояние "Буфер пуст"то выходной сигнал элемента И 21 поступит на выход 36 устройства, свидетельствуя о ненормальном завершенииоперации чтения, Задним фронтом сигнала на выходе элемента И 19 производится запись в регистр 10 считанных данных, Задним фронтом сигналана выходе чтения блока 17 синхронизации производится модификация содержи Омого счетчика 4 (добавляется единица)и счетчика 5 (вычитается единица),Низкие уровни сигналов на выходахдешифратора 6, т,е,...
Запоминающее устройство с контролем информации
Номер патента: 1437924
Опубликовано: 15.11.1988
Авторы: Дрозд, Лацин, Минченко, Полин, Соколов
МПК: G11C 29/00
Метки: запоминающее, информации, контролем
...которь 1 й оп.Ределяет для чисел последовательности их контрольные коды са, и сЬ;( = 1,о) по модулю три (остатки отделения чисел на три). По скнхросигналам, поступающим с восьмого выхода синхронизатора 1, полученные 50контрольные коды принимаются регистром 17, а с его выхода подаются наинформационный вход блока 13. На управляющий вход блока 13 поступаетсигнал с седьмого выхода синхронизатора 1, Под действием этого сигналаинвертируется каждый второй контрольный код последовательности, поступающей на вход блока 13. С вьхода блока 13 полученная контрольная последовательность контрольньх кодорся сЬ са , сЬ , са , сЬ , саса, сЬ поступает на вход узла 35,который вместе с регистром 36 образует накапливаюшик сумматор 28,обеспечивающий...
Устройство для контроля блоков памяти
Номер патента: 1437925
Опубликовано: 15.11.1988
Авторы: Алимов, Афанасьев, Иванов, Кирьяк
МПК: G11C 29/00
...ямпульсь 1 22 отрицательной полярности,. Поступающие ка Вход элемента И 5 я блокирующие один из импульсов 20 с выходя элемента 4 задержки. По .ранту отрицательного сигнала 22 расы-;.1,ителя 3 имгульсов адресный счетчик 6 переходит В начальное состоя- НИЕ - ВСЕ н 0 н. ЗатЕМ фарМИраВатЕЛЬ 7 япульсов управления Вырабатывает ; гнал 24 Выборки информации из нулевой ячейки проверяемого блока 8 памяти Считаккый код из блока 8 памяти пс срезу сигнала 25 с выхода элемента 10 задержки заносится В кольцевой регистр 11 сдвига Так как на выходах адреснога счетчика б отсутствуют Все "1", то на выходе элемента И 15 устанавливается уровень "0", а генератор 9 псевдослучайной последователькасти переходит в режим выработки псевдослучайной...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1437926
Опубликовано: 15.11.1988
Авторы: Горшков, Макаренко, Яковлев
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...кодом этого же числа, хранящегося на регистре 8. В 11 гех разрядах, прямой и инверсный коды которых совпадают (что говорит об отказе данного разряда ячейки блока 12), при суммировании по модулю два на пря"мых выходах регистра 8 появляется 143792третьего 7 регистров числа, если будут обнаружены ошибки считывания(см,ниже). Считанная из первой половины блока 2 информация принимаетсяна регистр 5. Сигнал с выхода элемента 64 задержки, пройдя элементИЛИ 55, переводит триггер 3 в состояние "О", подготавливая обращение квторой половине блока 2, Происходит 10прием информации в регистры 6 и 8 срегистра 5. Сигнал с выхода элемента65 задержки, пройдя элемент 66 задержки, обнуляет регистр 5, подготавливая последний к приему информации 15при...
Многоустойчивый триггер
Номер патента: 1437927
Опубликовано: 15.11.1988
Автор: Эйнгорин
МПК: G11C 11/00
Метки: многоустойчивый, триггер
...1, На чертеже приведена схема триггера для и = 5, ш = 3.Триггер работает следующим образом.Пусть на (п - ш) входах элементов НЕ имеются сигналы с уровнем логическогонуля. Тогда на выходах этих (и - ш) элементов НЕ будут сигналы с уровнем логической единицы, В силу построения схемы каждый элеПмент НЕ соединен со входами С, элементов ИЛИ. Выходы любых (и - ш) элементов НЕ соединены со входами всех, кроме одного, элементов ИЛИ, поэтому на всех выходах элементов ИЛИ, кроме одного, будут единичные сигналы.45Элемент ИЛИ с нулевым выходным сигналом соединен с входами (и - ш) элементов И, которые на своих выходах будут иметь нулевой сигнал. Эти (и - ш) элементов И с нулевыми выходными сигналами подключены ко входам тех (и " ш) элементов НЕ,на...
Оптическое дисковое запоминающее устройство
Номер патента: 1438632
Опубликовано: 15.11.1988
Авторы: Алосиус, Леонардус, Хендрикус
МПК: G11C 11/42
Метки: дисковое, запоминающее, оптическое
...часть 7, ,которая простирается за окружность подложки 1 и крышки 3 и служит балансировочным средством для коррекции эксцентричного положения центра масс 35 диска памяти, Дпя этой цели в части кольца могут быть выполнены отверс,тия 8, так что производится местное ,удаление материала. Во многих случаях этого недостаточно, и осуществляют 40 крепление балансировочной массы, например свинца, на выступающую часть 7кольца 4. При этом можно использоватьотверстия 8.45Диск памяти (фиг. 2) отличается от диска памяти, показанного на фиг. 1, тем, что профиль кольца демпфирующего элемента выполнен Т-образным и расположен перпендикуляРно кРайней части кольца на некотором расстоянии от подложки 1 и крышки 3, Балансировочная масса расположена между...
Регистр последовательного приближения
Номер патента: 1149791
Опубликовано: 15.11.1988
Авторы: Рябов, Сотский, Федорков
МПК: G11C 19/00
Метки: последовательного, приближения, регистр
...ИЛИ последней ячейки соединен с К-входомвторого П-триггера данной ячейки,прямой выход которого соединен сК-входом второго В-триггера каждойячейки, П-вход второго 0-триггерапервой и последней ячеек являетсявходом логической единицы,На фиг.1 представлена структурнаясхема регистра на фиг.2 - временнаядиаграмма работы схемы.Регистр содержит Т-триггер 1, разрядные ячейки 2, 3, 4, каждая из которых содержит первый 5 и второйбВ-.триггеры, элемент ИЛИ 7 и, кромепервой и последней, элемент И 8, Регистр имеет первый 9 и второй 10 управляющие входы, тактовый вход 11 ивыходы 12, 13.Регистр работает следующим образом,В исходном состоянии на входе 10 -логическая единица, на прямых выходахП-триггеров 6 всех разрядов, кромепоследнего, - также...
Программатор
Номер патента: 1439677
Опубликовано: 23.11.1988
МПК: G11C 16/10
Метки: программатор
...уровеньнапряжения равен. соответствующему д 5уровню напряжения разряда регистра 7,В формирователи 1-3 поступают коды,соответствующие значениям напряжений,которые необходима подавать на соот ветствующий входы (питание 1 г+4 В) микросхемы, На формирователь 20поступает код, соответствующий значению напряжения, которос необходимоподавать на адресные входы 14 ивход 13 выборки (+1 0 В). При необходимости создавать определенную техническими условиями форму импульсов 50 (длительность, скважнссть, форму идлительность фронтов) соответственно изменяют коды, посупающт-е на Фор"мирователи 1-3 и 20, Необходимое количество импульсов программирования 55 и режимы программирования устанавливаюточ программным путем в ЭВМ.В режиме контроля матрицы Й...
Магнитооптический способ детектирования вертикальных блоховских линий
Номер патента: 1439678
Опубликовано: 23.11.1988
Авторы: Барьяхтар, Гришин, Мартынович, Прудников
МПК: G11C 11/14, G11C 7/00
Метки: блоховских, вертикальных, детектирования, линий, магнитооптический
...1=1 М (ЕЕ-Н,) Т,Участки ДГ, не содержащие ВБЛ, вовращающемся магнитном поле остаютсянеподвижными,40На чертеже указаны ширина ВБЛ Ламплитуда. поперечного колебания ДГамплитуда продольного смещенияВБЛ в ДГ Х. Направление намагниченности в центре ДГ указано стрелками,В центре ВБЛ намагниченность перпендикулярна плоскости ДГ,Стандартный магнитооптический способ детектирования движения ДГ обеспечивает надежное разрешение смеще 50ция ДГ ца величину большую 11 0мкм. Это требование накладывает ограничение ца амплитуду магнитчного поля Н ц период вращения Т:(И-Н ) Т -"с у55 Чтобы детектировать изолированные ВБЛ, расположенные ца расстоянии Ь друг от друга, амплитуда Х должна быть меньше Ь. Это накладывает второе ограничение на Н и Т11 2...
Полупроводниковое оперативное запоминающее устройство с коррекцией информации
Номер патента: 1439679
Опубликовано: 23.11.1988
МПК: G11C 11/40
Метки: запоминающее, информации, коррекцией, оперативное, полупроводниковое
...Неравнозначность 25 блока 19, на другие входы которых подается записываемая информация, Производится поразрядное сравнение записанной и считанной в процессе контрольного считывания информации и, если она совпадает, то на всех выко439679. 5 10 20 25 30 3540 4550 ВНИИПИ Заказ 6085/53 Тираж 5".О Подписное Произв.-полигр, пр-тке, г. Ужгород,. ул. Проектная, 4 дах элементов 25. формируются сигналы Лог,1 , а на выходе блока 19 -сигнал Лог. 0", свидетельс твуюшкйоб отсутствии ошибки в записанной поданному адресу информации. На этомпроцесс записи заканчивается,При этом, на входе элемента И 22появляется сигнал, "Лог.О исигнал разрешения записи с выходаэлемента 13 задержки не проходит наблоки 14 и 24. Если же информация, считанчая из накопителя 5...
Динамическое полупроводниковое запоминающее устройство
Номер патента: 1439680
Опубликовано: 23.11.1988
Автор: Савельев
МПК: G11C 11/40
Метки: динамическое, запоминающее, полупроводниковое
...13 появляе".ся гпзкий потенциал, ксторый поступает на элемент ИЕ 17 и гя один и; входов элемента И 18, за сче чего выходной сигнал с генератора 14, пройдя элемент 20 задержки, не проходит через элемент И 18 и элемент 11 10, закрытый сигналом с выход триггера 22, и далее через элемен. пИ 25 - на второй выход блока 11 т,е. режим регенерации оказывается запрещенным, Поэтому второй синап с выода элемента 20 задержки поступает на второй гход элемента И 23 и проходит через первый выход блока 11 к блоку 6 и на вход счетчика 12. уменьшая на единицу число на его выходах, Этот же сигнал проходит на вход триггера 22 через элемент И 1 И 24, сбрасывая триггер 22 в нулевое "остояцпе, Элемент 20 задержки предотвращает переходные процессы при...
Буферное запоминающее устройство
Номер патента: 1439681
Опубликовано: 23.11.1988
МПК: G11C 19/00
Метки: буферное, запоминающее
...в чет,ные регистры 26. После этого апали-эаяруется состояние блока 5. Если влпеи нет данных, то модифицируется адрес в счетчике 5.1 блока 4 и сбрасывается заявка записи (Т 331:=О) сигналом на выходе 23. Прля возпикновении переноса на выходе 23 счетчика 51 из-, меняется на противоположное состояние чфраяггерая ТВП в регистре 57, а триггер БППр устанавливается в единицу. В случае отсутствия переноса на выходе 23 осуществляется возврат к подциклу фиксации завки, При наличии данных в блоке 5 (БППр=1) и не" занятости накопптеля 1 (ТВН=О) триггеры Зап/Чт и ТВН в регистре 57 устааяавгяааваяотся в единицу и сбрасывается заявка записи на входе 10, т и самым содержимое старшяях разрядог регистров 26 через мультяяплексор 27 передается из блока 5...
Регистр сдвига
Номер патента: 1439682
Опубликовано: 23.11.1988
Авторы: Какурин, Какурина, Лобода, Хаханов
МПК: G11C 19/00
...на одном из выходов дешифратора 15 кода суммы. Если двоичная кодовая комбинация, записанная в регистр, не содержит единицы ни в одном из разрядов, то единичный сигнал на всех выходах дешифратора 15, кроме последнего, не появляетсяЕдиничный сигнал с возбужденного 1-го выхода дешифратора 15 поступает ,на первый вход элемента ИЛИ 5 соответствующего разряда и проходит далее по цепи элементов ИЛИ 5 включительно до первого разряда. В результате на вторых входах элементов ИЛИ 2 и, следовательно на 1-вхсдах триггеров 1 ячеек, г, 1-1, устанавливаются единичные сигналы, а на вторых входах элементов ИЛИ 2 и на 1-входах триггеров ячеек 1+1, г+22 - нулевые сигналы. На входе К - триггера 1 конкретной ячейки значение сигнала противоположно...
Аналоговое запоминающее устройство
Номер патента: 1439683
Опубликовано: 23.11.1988
Авторы: Зуев, Криночкин, Мануилов, Соболев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...магнитострикционный носитель 1 информации, преобразователь 2 акустических волн,элемент 3 записи и считывания, генератор 4 управляющих сигналов, ключевой элемент 5,генератор 6 информационных сигналов, регистрирующеестройство 7, блок 8 синхронизации,элемент 9 стирания, генератор 10 тока, прессовый элемент 11, выполненный в виде цилиндрического корпуса12 с крышками 13 и 14, имеющими соответственно правое и левое резьбовыесоединения, причем крышка ГЗ выполнена с отверстием для выводов преобразователя 2, а корпус 2 - с отвер- ЗОстием для выводов элементов 3 и 9.Устройство работает следующим образом.Наличие элемента 11, воздействующего на торцы носителя 1 информации, позволяет создавать статическое давление на носитель 1например, путем...
Постоянное запоминающее устройство
Номер патента: 1439684
Опубликовано: 23.11.1988
МПК: G11C 11/40, G11C 29/00
Метки: запоминающее, постоянное
...устройство готово к работе.Перед проведением программирования накопителя 1 ПЗУ все элементы па мяти в нем находятся в одном состоянии, например "О", которому соответ.ствуют непережженные перемычки в элементах памяти. Поэтому все дефекты элементов памяти могут носить один вид - не записывается "1". Исправление информации в ПЗУ с таким видом дефектов может быть произведено, если элемент 7 заполняет функцию ИЛИ.Устройство работает следующим образом.При появлении на входах 8 адреса считываемого и-разрядного слова на и выходах селектора 4 появляетсяинформация, считанная из накопителя 1, соответствующая данному адресу. Адрес также поступает на входы блока 5, который сравнивает его с адресами наисправных элементов памяти, которые были ранее в...
Запоминающее устройство с автономным контролем
Номер патента: 1439685
Опубликовано: 23.11.1988
Автор: Беспалов
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...сравнения. На второй входэтого блока подается значение контрольного признака четности числовойинформации, который также считываетсяиз накопителя 16 и запоминается врегистре 17. Значение второго (адресного) контрольного признака подаетсяца второй вход блока 13 сравнения,Информация, считанная из выбраннойячейки памяти накопителя 16, пройдяэлемент ИЛИ 12, поступает на второйвход триггера 5, в результате чегопоследний меняет свое состояние. Этоновое состояние триггера 5 соответ -ствует состояниго исправности (приэтом, предполагается, что из выбранной ячейки памяти накопителя 16 будет считана хотя бы одна единица),Этот случай соответствует исправности цепей опроса дешифратора и накопителя. Результаты контроля правильности считанной...
Элемент памяти
Номер патента: 529672
Опубликовано: 23.11.1988
Авторы: Зенцова, Сафонов, Хрящев
МПК: G11C 11/40
...истоком МНОП структуры, обусловленное наличием расположенных по обеим 3 Осторонам затвора по ширине каналаобластей маскирующего диэлектрика,которое может быть принято за признак"О" и привести к ложному считываниюйнформации,Цель изобретения - повышение надеж.ности элемента памяти при считыванииинформации,Это достигается тем, что в элементпамяти введены дополнительные области 10запоминания, прилегающие к основнойобласти запоминания и расположенныепо обеим сторонам затвора МНОП сгруктуры по ширине канала. 2На чертеже показана конструкция элемента памяти.Элемент памяти содержит: исток 1, область 2 двуслойного диэлектрика, не обладающую эффектом запоминания, область 3 маскирующего диэлектрика, основную область 4 запоминания двуслойного...
Устройство для контроля оперативных запоминающих устройств
Номер патента: 1441457
Опубликовано: 30.11.1988
МПК: G11C 29/00
Метки: запоминающих, оперативных, устройств
...образом, код адреса поступа.ет в контролируемые микросхемы ОЗУ евыходов счетчика 2 адреса через усилитель 10 адресных сигналов и этот жекод поступает на первые входы соответствующих и элементов ИСКЛЮЧАЮЩЕЕИЛИ, на вторые входы которых подаютсясигналы с соответствующих выходовсчетчика 4 циклов.Сигналы с выходов и элементов ИСКЛЮЧАЮЩЕЕ ИЛИ поступают на входы элемента ИЛИ-НЕ 7, с выхода которогосигналы поступают на первый вход первого блока 8 сравнения, на второйвход которого поступают сигналы с выходной шины старшего разряда счетчика3 поДциклов,Первый блок 8 сравнения формируеттестовую последовательность импульсов, поступающую через усилитель 12информационных сигналов на информационные входы контролируемых микросхем ОЗУ. Кроме...
Устройство для контроля блоков постоянной памяти
Номер патента: 1441458
Опубликовано: 30.11.1988
Авторы: Глухов, Малков, Постников
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...считывание информации из блока 11 и поступление ее на первый вход блока 7сравнения, Эталонная информация изЭВМ через коммутатор 5 поступает навторой вход блока 7. При поступленииимпульса из Формирователя 2 импульсов на управляющий вход блока 7 происходит сравнение с выдачей результатов в блок 8, Таким образом, сравнивается с эталоном информация блока11, алгоритм проверки задается ЭВМ,скорость проверки определяется устройством ЭВМ, где хранится эталоннаяинформация.На втором этапе проводится контроль временных характеристик блока11. На второй управляющий вход 12поступает сигнал, переводящий устройство в автономный режим работы.Второй вход блока 7 через коммутатор5 подключается к выходу регистра 4.На первый управляющий вход 6 поступает...