G11C — Запоминающие устройства статического типа

Страница 190

Устройство для прошивки ферритовых матриц

Загрузка...

Номер патента: 1215132

Опубликовано: 28.02.1986

Авторы: Ведегис, Гечюс, Рагульскис, Федаравичюс

МПК: G11C 5/12

Метки: матриц, прошивки, ферритовых

...противоположную от ленты сторону.Устройство работает следующим образом.Для осуществления прошивки проходящий от двигателя 5 прошивающий провод 7 кладется через прорези 1 б в обоймы 10 ленты 11, а его передний конец вводится в направляющие 8 и в первые сердечники 9 прошиваемого ряда. Прошивающий провод 7 от двигателя 2 получает поступательное движение, а от двигателя 5 - вращательное и, вращаясь в центрирующих отверстиях С-образных обойм 10, стабилизируется, выпрямляется и занимает близкое к прямой положение.Перед началом прошивки каретка 4 и гибкая лента 11 устанавливаются так, чтобы отрезок длины этой ленты между двигателем 5 и направляющими 8 превышал длину ряда сердечников 9, При передвижении во время прошивки в сторону прошиваемых...

Трехканальное резервированное запоминающее устройство

Загрузка...

Номер патента: 1215133

Опубликовано: 28.02.1986

Авторы: Грот, Журавлев

МПК: G11C 11/00

Метки: запоминающее, резервированное, трехканальное

...триггера 3подаются сигналы 41 и 42, а на еговыходе образуются прямые и инверсные ,сигналы 48 ( фиг.2 у, Сдвиг на регист- З 5ре 13 и занесение на триггер 15 происходит по отрицательному перепадусигнала 49,На триггер 15 записывается информация с выхода элемента НЕРАВНОЗНАЧНОСТЬ 18, на котором происходитсравнение выдвигаемой по-битно инФормации с выхода регистра 13 данного канала и с выхода элемента 11,на котором происходит мажоритирование выдвигаемой информации с выходов регистров 13. всех каналов. Несовпадение информации на входах элемента 18 свидетельствует о сбое информации в рассматриваемом канале, 50что вызывает взведение триггера 15.Но при мажоритировании следующегобита из-за введенной обратной связина вход триггера 15, он...

Устройство для начальной установки динамической памяти

Загрузка...

Номер патента: 1215134

Опубликовано: 28.02.1986

Авторы: Журавский, Забуранный, Загребной, Мусиенко, Селигей

МПК: G11C 11/34

Метки: динамической, начальной, памяти, установки

...устройством не вырабатываются, так как оно обеспечивает частоту обращения к строкам микросхем памяти, равную периоду регенерации. Пля нормального функционирования некоторых микросхем памяти. необходимо после включения питания произвести многократную записьинформации в ячейки памяти. В предлбженном устройстве это организуется с помощью счетчика 16 циклов, который задает необходимое количество циклов пройнсывания. После заполне" ния счетчика 16 циклов триггер 5 устанавливается в единичное состояние, запрещая работу устройства в режиме начапьной установки, Устройство пере-. водится в рабочий режим. В рабочем режиме на управляющий вход 13 устройства поступает сигнал обращения н1215134 этом на адресных выходах 10 второй группы устройства...

Полупроводниковое запоминающее устройство с произвольной выборкой

Загрузка...

Номер патента: 1215135

Опубликовано: 28.02.1986

Авторы: Зеленцов, Красильников, Панкратов, Трушин

МПК: G11C 11/40

Метки: выборкой, запоминающее, полупроводниковое, произвольной

...регистры 6 и 1 Одля приема нового адреса, одновременно блок предварительного зарядаразрядных шин 2 начинает восстанавливать исходные потенциалы на разрядных шинах накопителя, Информация хранится в усилителе считывания12 до установления уровня ВК, соотнстстнующего невыбранному состояниюсхемы ЗУПВ,Поскольку прием нового кода адреса в блоки приема и хранения инфор- .мации и. восстановление потенциаловна адресных шинах строк и разрядных шинах матричного накопителя практическизаканчивается в период считыванияинформации с выхода схемы то минимальная длительность уровня ВК в пеКроме того, в ОЗУ большой емкости время считывания информации сильно зависит от места положения ЯП в накопителе. Выигрыш в быстродействии при использовании...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1215136

Опубликовано: 28.02.1986

Авторы: Дебальчук, Дмитриев, Косарев

МПК: G11C 29/00

Метки: блоков, памяти

...разрядов кода, Код с выхода коммутатора 7 поступает на первыйвход коммутатора 9, на второй входкоторого поступает код с формирователя эталонных кодов 3 непосредственно, а на третий вход - выходноксигнал контролируемого блока, Блокуправления 10 позволяет получатьна выходе коммутатора 9 любой изтрех его входных сигналов в зависимости от управляющего сигнала. Сигнал с выхода коммутатора 9 поступает на первый вход блока сравнений4, на второй вход которого поступает эталонный код с выхода.формирователя эталонных кодов 5. Полученные импульсы ошибок с выхода блокасравнения 4 поступают через счетчик11 на ндикатор 12,Самоконтроль устройства производится следующим образом, Блок управления 10 подключает на выход второгокоммутатора 9 на вход...

Запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1215137

Опубликовано: 28.02.1986

Автор: Эннс

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией

...щинах потенциал логической "1" не устанавливается. В соответствии с потенциалом на возбужденных шинах 6 регистры 11 устанавливаются через коммутаторы 1 О в одно из двух состояний: логической "1", соответствующее логической "1"на шине 6 (шина исправна), либо логической "1", соответствующее логическому 0" на шине 6 (шина неисправна). После возбуждения одной числовой шины в соответствии с адресным сигналом А -А , т.е.перехода ее из состояния логической "1" в состояниелогического "0", в зависимости от информации, записанной в запоминающих элементах 8, на разрядных шинах 7 устанавливаются либо логическая "1", либо логический "0", В это время управляющий сигнал, посту-10 рованном виде. 15 В противном случае инвертирования не происходит...

Устройство для контроля памяти

Загрузка...

Номер патента: 1215138

Опубликовано: 28.02.1986

Авторы: Кретинина, Мельниченко, Сукесов, Щербаков

МПК: G11C 29/00

Метки: памяти

...код адреса, одновременно сигнал ИСА поступает на датчик 14, разрешает формирование и передачу эталонного числа в регистр 13 и на блок 5. После проведения подготовки адреса, числа и управляющих сигналов производится последовательная пересылка этой информации в регистр 18 через ком-. мутатор 17 в соответствии с кодами блока 16, устанавливающимися по синхросигналам, передаваемым через коммутатор 7. По сигналам из регистра 20 регистр 13 последовательно опрашивается по разрядам и информация из него заносится в тот разряд регистра 18, который определяется кодом блока 16. Затем по команде "Запись, поступающей из регистра 20, сформованная тестовая последовательность поступает через коммутатор 19 на объект контроля - память 21.Для контроля...

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1215139

Опубликовано: 28.02.1986

Авторы: Горшков, Корнышев, Невский

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...и 15 поступает код "0". Поэтомупри появлении единичного сигналана выходе 32 блока 19 через коммутатор 18 содержимое регистров 10 и 11передается на выход 3 устронствабез изменения,производится считывание инверсногослова А и прямого слова В на регистры 10 и 11 соответственно, прием информации в которые синхроннзируется сигналом на выходе 30 блока 19. В результате считывания прямого и обратного слов А в регистре 1 О на инверсных выходах код 1" будет в том разряде, который отказал. Этот код через соответствующий из элементов И 20 упоступает на вход сумматора 16 и инвертирует искаженный . разряд слова А. Если имеется только один отказавший разряд, то на выходе элемента НЕРАВНОЗНАЧНОСТЬ 12 код "1", Этот код поступает на вход 34 блока...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1215140

Опубликовано: 28.02.1986

Автор: Горшков

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...разряда встроке, в которой надо записатьновую информацию, Если эти номера несовпадают, то на выходе блока 31 код"0". При подаче сигнала на вход 5элемент И 26 закрыт и содержимоеразрядов регистра 21 и разряда 23не меняется, т.е. там остается обратный код. Это приводит к тому,что при подаче сигнала на вход 4производится запись обратного кодаслова, соответствующих контрольныхразрядов и кода "1" в разряде 23 внакопитель 9. В результате .записанный символ и характер отказаразряда совпадают и искажения словане происходит. Если же номера разрядов на входах блока 31 совпадают,то на выходе блока 31 формируетсякод "1". На выходе сумматора 34 приэтом формируется сумма на модулюдва считанного разряда и значейияразряда, который будет записан наэто...

Способ записи и считывания частотно-селективной оптической информации и устройство для его реализации

Загрузка...

Номер патента: 955812

Опубликовано: 30.03.1986

Авторы: Персонов, Разумова, Самойленко

МПК: G11C 13/04

Метки: записи, информации, оптической, реализации, считывания, частотно-селективной

...в пределах ее неоднородной ширины.Это явление наблюдается как при высоких, так и при низких значениях интенсивности света и использует основное состояние молекул в отличие от явления оптического насыщения, которое использует возбужденное состояние. Интенсивность света в этом случае влияет только на скорость записи. Примерами материалов, обладающих указанными качествами и пригодными для использования в устройствах записи и считывания информации, являются порфирии и тетразин. Для записи и считывания информации при указанном способе используются перестраиваемые лазеры с узкой линией генерации и стабилизированной частотой.Существенным недостатком данногоспособа является сложность его реализации, что снижает надежность за-.писи и...

Резервированный rs-триггер

Загрузка...

Номер патента: 1221679

Опубликовано: 30.03.1986

Автор: Горностаев

МПК: G11C 11/40

Метки: rs-триггер, резервированный

...полярности на входы 7 установки в нулевое состояние. Этот импульс, поступая хотя бы в двух каналах через элемент НЕ 4 и элемент И-НЕ 5 на К-вход КБ-триггера 1, переключает их в нулевое состояние. При этом по большинствувходов мажоритарные элементы 2 оказываются в нулевом состоянии, В результате низкий уровень с выходовмажоритарных элементов 2 поступаетна выходы 8 и входы элементов И-НЕ5 элемента 3 восстановления информации, которые принудительно формируют на К-входах КЗ-триггеров 1всех каналов высокие. уровни, сохраняющиеся и послеснятия импульса свхода 7. Принудительные высокиеуровни на К-входах КЯ-триггеров 1 всех каналов исключают переключение КЯ-триггеров в единичное состояние помехами, действующими на Я-входах. 5 Установка...

Матричный накопитель

Загрузка...

Номер патента: 1221680

Опубликовано: 30.03.1986

Автор: Владимиров

МПК: G11C 17/00

Метки: матричный, накопитель

...- сопротивление резисторовЗи 4,Поэтому реле 6 в цепи коллектораобесточено, При возникновении токав параллельных цепях магнитоуправляемые ключи 17-1, 17-2,17-п размыкаются и при замыкании магнитоуправляемого ключа 12, установленногона общей шине и настроенного на токсрабатывания, равный сумме токов параллельных ветвей с учетом разброса,исходное состояние транзистора 1не изменится.(К + К,) и К резисторов 3, 4 и16-1 выбирают таким образом, чтобытранзистор 1 надежно открылся, т,е,ФОткрподпОткрывание транзистора 1 вызываетсрабатывание реле 6, замыкающий контакт 8 которого замыкает цепь питания реле 7. Одновременно замыкающий контакт 10 реле 7 через кнопку 3011 с размыкающим контактом ставитего на самоблокировку, а замыкающийконтакт 9...

Регистр сдвига

Загрузка...

Номер патента: 1221681

Опубликовано: 30.03.1986

Автор: Бойков

МПК: G11C 19/34

Метки: регистр, сдвига

...переходит в закрытое состояние, а на резисторе 6 нагрузки появляется логическая единица (фиг.2 д), т.е. происходит стирание информации в предыдущей ячейке. Зпертое состояние транзистора 4 третьей ячейки снимает шунтирующее действие с управляющего перехода тиристора 2 этой ячейки, что подготавливает третью ячейку к записи информации. Таким образом, при запи" си информации в очередную ячейку последняя стирает информацию в предыдущей и подготавливает цепь управления тиристора последующей ячейки для записи информации,В момент с при появлении управляющего сигнала на шине 11 (фиг.2 б) открывается тиристор 2 последней ячейки; на резисторе 6 появляется логический ноль (фиг.2 и), что приводит к эапиранию транзистора 3 и закрыванию тиристора 2...

Носитель для записи частотно-селективной оптической информации

Загрузка...

Номер патента: 1124765

Опубликовано: 30.03.1986

Авторы: Айрапетянц, Банников, Владимиров, Иванов, Персонов, Разумова

МПК: G11C 13/04

Метки: записи, информации, носитель, оптической, частотно-селективной

...стирания одних битов призаписи последующих, поскольку молекулы хлорина, испытывая при записи информации фотоиндуцированную реакцию, не поглощают в исходной неоднородно-уширенной полосе поглощения.Однако применение растворов хлорина в полистироле ограничивается тем, что они также обладают недостаточно большой величиной М и слабой адгезией к подложке в носителе ин формации. Поскольку толщина пленки запоминающей среды должна быть сравнимой с размером пятна лазерногоизлучения, фокусируемого на эапоминающую среду, и составлять несколько микрон, необходимо располагать вносителе пленку светочувствительного материала на некоторой подложке,а в специальном случае использованияэлектрического поля для частотногосканирования...

Источник вращающегося магнитного поля для контроля магнитных интегральных схем

Загрузка...

Номер патента: 1223305

Опубликовано: 07.04.1986

Авторы: Костин, Напольских, Овечкин, Прохоров, Усов

МПК: G11C 11/14

Метки: вращающегося, интегральных, источник, магнитного, магнитных, поля, схем

...соответствующих секций (фиг. 2) используют для подключения катушек 1 и 2 к источникам тока.Предложенный источник вращающегося магнитного поля работает следующим образом. При подаче токов синусоидальной или пилообразной формы, сдвинутыхопо фазе на 90 , на выводы катушек 1 и 2 между соответствующими секциями 4 возникают четыре области вращающегося магнитного поля управления движением 19 Щ, так что на каждом основании можно размещать четыре магнитные интегральные схемы или четыре группы кристаллов с синхронным перемещением цилиндрических магнитных доменов в каждом кристалле.Так как все основания с кристаллами могут быть установлены в источнике без охвата их обмотками со всех сторон, то предлагаемое устройство конструктивно проще известного,...

Многоканальное аналоговое запоминающее устройство (его варианты)

Загрузка...

Номер патента: 1223306

Опубликовано: 07.04.1986

Авторы: Петухов, Шаромет

МПК: G11C 27/00

Метки: аналоговое, варианты, его, запоминающее, многоканальное

...коммутатора 5 и повторителя напряжения 8 на управляющий вход дифференциального усилителя 7. В качестве такого входа может использонаться вывод общей точки дифференциального усилителя. Тогда на выходе дифференциального усилителя 7 установится напряжение, равное сумме выходного напряжения цифроаналогового преобразователя 6 и напряжения помехи на общем выводе выбранной ячейки памяти. При поступлении сигнала разрешения на второй вход управления первого коммутатора это напряжение записывается в ячейку памяти, причем относительно общего вывода данной ячейки памяти записываемое напряжение соответствует коду на входе515 1 О 20 ществляется подавление помехи на общем выводе выбранной ячейки памяти. 25 30 35 40 45 50 55 0 устройства, и...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1223307

Опубликовано: 07.04.1986

Автор: Неволин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...запоминающее устройство содержит ключи 1-6, операционные усилители 7 и 8, конденсаторы 9 и 10, резистор 11 и дифференциальный усилитель 12., Аналоговое запоминающее устройство работает следующим образом.В исходном состоянии ключи 1 и 4 разомкнуты, ключи 2, 3 5 и б замкнуты и конденсаторы 9 и 1 О разряжены. При переходе в режим интегрирования ключи 1 и 4 замыкаются, а ключи 2, 3, 5 и б размыкаются, При этом на неинвертирующие входы операционных усилителей 7 и 8 поступают входные напряжения Б и Б , разность которых выделяется на резисторе 11, и протекающий через последний ток "аряжает конденсаторы 9 и 10. При равной емкости конденсаторов 9 и 10 разность напряжений на них пропорциональна интегралу от (П-П), причем синфазная помеха...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1223308

Опубликовано: 07.04.1986

Авторы: Позен, Садовский, Холод

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...операционного усилителя 13,Пвх - напряжение на его неинвертирующем входе,09- напряжение на его инвертирующем входе.При Условии П Вк. = 11 вК мК 5 + 2 К 6 + К 7 + Р 9К 5 + К 6 + К 7 Для реального усилителя, имеющего К(20 - 50) 10, необходимо чтобы соотношение резисторов К 5, К 6, К 7 и К 9 было также равно этому значению.При поступлении управляющего сигнала на шину 10 ключ 1 открывается и напряжение со входа устройства поступает через этот ключ на неинвертирующий вход усилителя 13 и через резистор 8 на конденсатор 4. Резистор 8 служит для уменьшения токовой нагрузки на ключ 1.При этом конденсатор 4 заряжается до напряжения П . Конденсатор 3 подключен к выходу устройства через резисторы 7, 6 и 5, которые совместно в переходный период...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1223309

Опубликовано: 07.04.1986

Автор: Солонин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...вэлементе 2. Как только полностью заполнится тактовыми импульсами элемент 1 задержки (т.е. первый тактовый импульс 16 появится на его выходе), закрывается ключ 6 сигналомпо шине 11 (в результате элементы1 и 2 задержки оказываются включенными последовательно). В этот мо. -мент времени выход элемента 4 сравнения находится в состоянии логической "1", так как напряжение на выхо" де генератора 3 линейно изменяющегося напряжения превосходит напряжение на выходе элемента 7 согласования, При поступлении на вход аналогового сигнала, подлежащего запоминанию, открывается ключ 5 сигналом по шине 10. Появившийся в результате этого импульс на выходе ключа 5 записывается в элемент 1 задержки.Этот импульс вызьвает появление треугольного импульса,...

Устройство для прошивки ферритовых сердечников

Загрузка...

Номер патента: 1226525

Опубликовано: 23.04.1986

Авторы: Агуреев, Гуменюк

МПК: G11C 5/12

Метки: прошивки, сердечников, ферритовых

...накоромысле 13, под действием центробежной силы прижимают проталкивающий ролик 11 к другому проталкивающему ролику 11, ось которого закреплена непосредственно на рамке 5, темсамым зажимая прошивочный проводмежду роликами. Таким образом, при проворачивании проталкивающие ролики 11 сматывают провод с катушки 9 и подают его через отверстие 18 в направляющий наконечник 15 и далее, к месту прошивки, Одновременно ведущая шайба 10, закрепленная на одном из сателлитов 7, стремится провернуть катушку 9 в обратную сторону, но поскольку провод зажат между проталкиваюшими роликами 11, происходит проскальзывание ведущей шайбы 10 относительно боковой поверхности катушки 9. Таким образом происходит постоянно натяжение провода между катушкой 9 и...

Формирователь сигналов

Загрузка...

Номер патента: 1226526

Опубликовано: 23.04.1986

Авторы: Землянухин, Халявко

МПК: G11C 7/00

Метки: сигналов, формирователь

...4 транзистор р-и-р-типа (так как У11 + У , где П - напряжение на лрямосмещенном р-и-переходе). Г 1 ри этом четвертый 4 транзистор р-и-р-типа пропускает ток на пятый транзистор 5 и-р-и-типа и второй резистор9, этот ток открывает шестой транзистор 6 и-р-п-типа, ток через этоттранзистор, разряжая ларазитные емкости, приведенные к точке соединения эмиттера второго 2 транзистораи-р-п-тила, коллектора шестого 6транзистора и-р-и-типа и шине строки2, опустит потенциал на шине строки12 до уровня потенциала ц,Режим Б аналогичен режиму Л.Режим В. На второй управляющей шине 14 присутствует потенциал 111, натретьей управляющей шине 15 - потенциал 11При этом ток дешифратора разветвляется на две цепи: на диод 7 ив базу второго транзистора...

Формирователь импульсов

Загрузка...

Номер патента: 1226527

Опубликовано: 23.04.1986

Авторы: Косоусов, Максимов, Петричкович, Филатов

МПК: G11C 7/00, H03K 5/00

Метки: импульсов, формирователь

...третий 3 и открытый девятый 9 транзисторы обеспечивают формирование логического нуля в узле А, закрывающего четвертый транзистор 4. В случае, если ЬБУ , что имеет место при выполнении условияЕ 1 п 2 ф оо четвертый транзистор 4 закрываетсяпо подложке и потенциал узла Й неизменяется.Таким образом, в результате воздействия управляющих сигналов Ф=1, Ф=О на выходе 15 сформирован импульсо подзаряда, амплитуда которого Ь Ц находится в пределах 0 с ьПЕ, причем в схеме отсутствуют сквозные токи, а выход 15 отключен от шин 11 питания и общей шины 12 закрытыми четвертым 4 и шестым 6 транзисторами. Последуюшее изменение состояния управляющих .входов 13 и 14 на противоположное, соответственно Ф=О и Ф=1 обеспечивает сохранение уровня напряожения...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1226528

Опубликовано: 23.04.1986

Авторы: Беляков, Веселов

МПК: G11C 7/24

Метки: буферное, запоминающее

...импульса считывания на К-входе КБ-триггера 8 перебрасывает его в нулевое состояние, запрещая тем самым включение режима записи до тех пор, пока не закончится цикл считывания информации из накопителя 2 в выходной регистр 3. При этом на инверсном выходе КБ-триггера 8 появляется единичный сигнал, который ввиду наличия единичного уровня на инверсном выходе КБ-триггера 10 поступает через третий элемент И 7 на второй управляющий вход многофазного генератора 9 одиночных импульсов, по которому разрешается Формирование импульсов, тактирующих цикл считывания информации из накопителя 2 в выходной регистр 3. При этом в начале появляется импульс на четвертом выходе многофазного генератора 9 одиночных импульсов, поступающий через...

Усилитель считывания для запоминающего устройства на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1226529

Опубликовано: 23.04.1986

Автор: Чудодеев

МПК: G11C 11/14, G11C 11/155, G11C 7/06 ...

Метки: доменах, запоминающего, магнитных, считывания, усилитель, устройства, цилиндрических

...И 12 и на вход устройства, При наличии на входе управления усилителя разрешающего потенциала сигнал с выхода элемента И 12 поступает на счетный вход счетчика 10. Счетчик переходит в первое состояние и на выходе ЦАП 3 появляется напряжение, соответствующее весу младшего значащего разряда ЦАП.Если амплитуда помехи превьшает выходное напряжение ЦАП 3 (пороговое напряжение), то следующий импульс "Строб" переводит счетчик 10 во второе состояние и пороговое напряжение увеличивается. Указанный цикл повторяется до тех пор, пока пороговое напряжение не превысит амплитуду сигнала помехи и дифференциальный каскад 2 не перестанет срабатывать. На выходе счетчика 10 формируется код, соответствующий значению амплитуды помехи. Этот код поступает...

Устройство для контроля интегральных микросхем памяти

Загрузка...

Номер патента: 1226532

Опубликовано: 23.04.1986

Авторы: Бохан, Дербунович, Кимарский, Кузовлев, Либерг, Черняк

МПК: G11C 29/00

Метки: интегральных, микросхем, памяти

...микросхемы",поступающих на его тактовый вход с.выхода формирователя 4 и после каждых К импульсов выдает импульс переноса, который (если задан режим измерения напряжений питания в процессе прохождения проверяющего теста)поступает через элементы И-ИЛИ 17на вход третьей группы счетчиков 9и изменяет их содержимое. С выхода генератора 23 напряжение помехи в виде белого шума поступает на пороговый элемент 24, который осуществляет формирование прямоугольных импульсов. Наличие импульса соответствует тому случаю, когда действующее напряжение суммы гармоник, образующих в совокупности белый шум, превышает значение порогового напряжения, Таким образом, на вход сброса в нуль третьего счетчика 21 через элемент И 25, если на его втором входе...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1226533

Опубликовано: 23.04.1986

Авторы: Дебальчук, Дмитриев, Косарев

МПК: G11C 29/00

Метки: блоков, памяти

...ячеек памяти. Воспроизодимая информация с выхода контролируемого блока 10 памяти через коммутатор 6 поступает на первый вход блока 12 сравнения, на второй вход которого поступает код с выхода Формирователя 9 эталонных кодов, При несовпадении кодов, поступающих на входы блока 12 сравнения, что свидетельствует о неисправности контролируемогс блока памяти, на его выходе формируется сигнал ошибки, который стробируется на ключе 8 тактовыми импульсами, поступающими с генератора 7 на управляннций вход ключа 8, и на его выходе Формируются импульсы, по одному на каждую неисправную ячейку памяти, которые поступают через элемент И 13 на счетчик 2, подсчитываются им, а суммарное чис" ло ошибок по окончании цикла контро 122653310 50 55 ля...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1226534

Опубликовано: 23.04.1986

Авторы: Акопов, Чахоян

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...диагностирования, В режиме диагностирования выполняются три цикла чтенияУсогласно временной диаграмме, приведенной на фиг.2, При этом сигналына выходах 15 и 16 контролируются вмоменты, показанные на фиг,2,В первом цикле чтения, как обычно, выполняется сброс регистра 3 в нулевое состояние сигналом на входе 18, после чего на вход 14 поступает сигнал блокировки (уровень логического "О") выполняющий блокировку сброса регистра 3 и блокировку выборки накопителя 5. Поэтому при приеме информации в регистр 3 в него записываются все единицы, установленные на выходах накопителя 5, к которому в данный момент нет обращения, Далее анализируется сигнал на выходе 16 элемента И б. Если уровень сигнала равен "О" (признак ошибки), то выполняется...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 1226535

Опубликовано: 23.04.1986

Авторы: Дебальчук, Косарев, Рожков

МПК: G11C 29/00

Метки: оперативной, памяти

...всех адресов накопителя 7. Одновременно импульс с выхода ждущего мультивибратора 23 через элемент ИЛИ 9 поступает на установочный вход триггера 22 и обнуляет его. Единичный сигнал с инверсного выхода триггера 22 переводит накопитель 7 в режим записи, обнуляет счетчик 11 и переключает коммутатор 20, который соединяет адресные входы накопителя 7 с выходами счетчика 6, который уже сосчитал импульс, пришедший со ждущего мультивибратора 23 через элемент ИЛИ 9 и ключ 24. Одновременно этот импульс поступает на вход записи накопителя 7. Таким образом,в накопитель 7 записывается адрес неисправной ячейки контролируемого блока 17 памяти по адресу, определяемому общим количеством неисправностей, Одновременно с этой записью единичный сигнал с...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1226536

Опубликовано: 23.04.1986

Авторы: Дерикот, Дичка, Корнейчук, Палкин, Юрчишин

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...4 (табл.1).)Таблица 1 Позиция Многочлены от ж Локаторыкода (элементы поля) в, предст. дес.предст. 0001 0010 0100 1000 0011 0110 1100 1011 0101 1010 0111 11101 1101 г (1 Мф =О 1 М. "-Ы 1,вз, г 12 О =О +Ы, =К+1б 10 10 и Ь г 12 0 фК 0 +ОЧК =0 +К 1к1% 13 14 1001 15 ления " на неприводимый многочлен+ М +1, а многочленам от ж однозначй Представление элемента М" в виде многочлена отравно остатку от де 3 1226536 бстеПени а . Это представление уста- да будет совпадать со степенью ю навливает такое соответствие между (нумерация позиций начинается с 1). разрядами слова и локаторами, при Если и =2 -1=15, то проверочная котором уменьшенный на 1 номер развя- матрица представляется в виде1226536 12 10 Синдром старшие разряды В В, - Вмладшие...

Запоминающее устройство для программируемого контроллера

Загрузка...

Номер патента: 1228146

Опубликовано: 30.04.1986

Авторы: Андрианова, Гаранин, Гринштейн, Крупко

МПК: G11C 11/00

Метки: запоминающее, контроллера, программируемого

...6и выходным коммутатором 5 данных с целью выбора только необходимых кристаллов в блоке 1 памяти и коммутации на младший разряд блока 7 двунаправленных ключей требуемого бита иэ байта. Три старших разряда адреса, поступающего на блок 1 памяти, в этом случае фиксированы, т,е. битовый доступ возможен только к.части всего массива памяти. Число адресуемых бит определяется разрядностью, адресной шины. При байтовом обращении на коммутатор 5 данных и дешиф" ратор 6 поступает с коммутатора 3 адреса фиксированный код для обеспечения коммутации на блок 7 байта полностью. Число адресуемых байт, таким образом, также определяется разрядностью адресной шины 8.Таким образом организуется работа ЗУ на двунаправленную шину 11 данных в асинхронных...