G11C — Запоминающие устройства статического типа
Устройство цифровой задержки информации с контролем
Номер патента: 1635225
Опубликовано: 15.03.1991
Авторы: Дрозд, Жердев, Кравцов, Лацин, Полин
МПК: G11C 29/00
Метки: задержки, информации, контролем, цифровой
...3 свертки контрольные разряды хранятся в регистре б контрольных разрядов, В каждом последующем цикле происходит фиксация результата сравнения для 1-й ячейки и запись вычисленных разрядов для следующей (1+1)-й ячейки накопителя. Таким образом, за и циклов задержки будут проверены все п ячеек накопителя,Результат сравнения фиксируется в О- триггере 1 О на время одного цикла, Если контрольные разряды, вычисленные блоками свертки 3 и 8 как свертка по модулю гп, совпали, то проверяемая ячейка накопителя работает нормально и сигнал "0" с выхода блока 9 сравнения записывается в О-триггер 10, Если же сравнение не проиэошло - сбой проверяемой ячейки накопителя, то в О-триггер 10 записывается сигнал "1", который поступает на выход контроля...
Оптоэлектронная бистабильная ячейка
Номер патента: 1635252
Опубликовано: 15.03.1991
Авторы: Заболотная, Кнаб, Красиленко, Михальниченко, Шмеркин
МПК: G11C 11/42, H03K 3/42
Метки: бистабильная, оптоэлектронная, ячейка
...8-вход 8 бистабильной ячейки биспин-фотоприемник 2 переключается в состояние "1", так как мощность оптического сигнала, по ступающего с оптического 8-входа 8 устройства, подобрана таким образом, чтобы обеспечивать включение биспин-фотоприемника 2 путем протекания через него тока и формирова ние на его выходе высокого напряжения.Таким образом, на электрическом выходе 5 бистабильной ячейки устанавливается высокое напряжение "1", 25 приводящее в активное состояние светоизлучатель 3, оптические сигналы с выхода которого поступают на оптический вход биснин-фотоприемника 2 и на оптический выход 6 ячейки. 30 При этом длительность оптического сигнала, поступакщего на оптический 8-вход 8 бистабильиой ячейки, должна быть достаточной для того,...
Устройство для формирования напряжения на подложке микросхемы
Номер патента: 1636857
Опубликовано: 23.03.1991
Авторы: Копытов, Сидоренко, Стиканов, Юхименко
МПК: G11C 11/40
Метки: микросхемы, подложке, формирования
...и может быть использовано в интегральных схемах на МДП-транзисторах.Цель изобретения - повышение точности стабилизации формируемого напряжения на подложке микросхемы за счетснижения зависимости этого напряженияот напряжения питания, частоты задающегогенератора, технологии изготовления основных транзисторов. 10На чертеже приведена функциональнаясхема устройства.Устройство содержит задающий генератор 1, усилитель 2, конденсатор 3, первый4 и второй 5 МДП-транзисторы, первый инвертор 6, выполненный на МДП-транзисторах 7 и 8 (транэистор 8 имеет повышенныйв сравнении с отальными транзисторнымиустройствами коэффициент влияния напряжения подложки), второй инвертор 9 (МДПтранзисторы 10 и 11), третий инвертор 12(МДП-транзисторы 13 и...
Устройство генерации тестовых последовательностей для контроля оперативных накопителей
Номер патента: 1636858
Опубликовано: 23.03.1991
Автор: Трещановский
МПК: G06F 11/00, G11C 29/00
Метки: генерации, накопителей, оперативных, последовательностей, тестовых
...код сравнивается с данными, подаваемыми на вторые входы этих блоков с соответствующих выходов блока 8. С выходов блоков 4 и 13 результаты сравнения вместе с сигналами с входов задания внешних условий записываются в регистр 14 по приходу на его вход синхронизации импульса с третьего выхода блока 7 синхронизации. Информация с выходов регистра 14 поступает на входы мультиплексора 15, на входы управления которого с второй группы выходов регистра 1 подается код для выбора проверяемого условия при выполнении устройством условной операции, Таким образом, проверяемый сигнал поступает с одного из входов мультиплексора 15 на его выход и далее на информационный вход триггера 16, причем логическая "1" означает, что условие удовлетворено. Информация...
Фотоэлектрический преобразователь
Номер патента: 923301
Опубликовано: 23.03.1991
Авторы: Есьман, Пилипович, Шматин
МПК: G11C 11/42
Метки: фотоэлектрический
...появлением носителей тока, вызваннь дестабилизирующими Факторами, такими как изменение температуры окружающей среды, наводками на шине нул вого потенциала, изменением питающе го напряжения и т.п. Целью изобретения является повышение достоверности преобразованияинформации.венного комит 113035, Москв 11 11Производственно-издательский комбинат Патент , г, Ужгород, ул. Га а, 10 Цель достигается тем, что в фотоэлектрический преобразователь, содер жащий фотоприемник, состоящий из фотодиода, катод которого соединен с шиной нулевого потенциала, конденсатора и полевого транзистора, исток которого соединен с анодом фотодиода и через конденсатор с первой входной шиной, а затвор - с второй входной 10 шиной, и первый зарядочувствительный...
Голографическое считывающее устройство
Номер патента: 1135352
Опубликовано: 30.03.1991
Авторы: Визнер, Есьман, Мрочек, Пилипович
МПК: G11C 11/42
Метки: голографическое, считывающее
...которойвходят лазер 1, матрица голограмм2, объектив считывания 3, первый 4и второй 5 фотоприемные блоки, первый 6 и второй 7 усыпители считывания, компаратор 8, демультиплексор9, сдвигающий регистр 10, сумматорпо модулю два 1, первый буферныйрегистр 12, первый 13 и второй 14счетчики, второй буферный регистр5, третий счетчик 6, инвертор 17,третий буферный регистр 8 блок обработки инФормации 19, блок отображения 20, блок выделения сигналаадреса 21, бл к управления 22, блоксканирования 23, механический приводЛазер 1 последовательно оптическисвязан с матрнцей голограмм 2, объективом считывания 3, первым 4 и вторым 5 фотоприемными блоками, Фотоприемные блоки 4, 5 через усилители считывания 6, 7 связаны со входами компаратора 8, Выход...
Устройство для моделирования активной ассоциативной памяти
Номер патента: 1638717
Опубликовано: 30.03.1991
МПК: G06G 7/60, G11C 15/00
Метки: активной, ассоциативной, моделирования, памяти
...ОЭС переходит в заторможенное состояние. Блок 11 оценки стабильности имеет таймер, подобный1638717 таймеру блока 7. Сигнал с блока 8 включает таймер, расчитанный на срабатывание через промежуток времени, больший, чем в блоке 7. Таймер управляет реле, которое в нормально5 замкнутом состоянии связывает реле 10 с каналом 13 нестабильного сигнала. Если ОЭС заторможен до истечения контрольного времени, то сигнал из реле 10 по каналу 13 попадает в блок 16 формирования связей и данный ОЗС фиксируется как нестабильный. По истечении контрольного времени таймер подает ток на обмотку реле. Оно раз мыкает соединение блока 10 с. каналом 13 и соединяет блок 8 с каналом 14, В этом сдучае данный ОЭС,фиксируется в блоке 1 б как стабильный. Блок...
Ячейка памяти на основе комплементарных моп-транзисторов
Номер патента: 1640738
Опубликовано: 07.04.1991
Авторы: Венжик, Гарицын, Сахаров
МПК: G11C 11/40
Метки: комплементарных, моп-транзисторов, основе, памяти, ячейка
...4, рассасывается через транзисторы 4 и 5 наразрядную шину 6, а напряжение в точке уменьшается. По окончании действиясигнала Лог. "1" на шине 7 ячейки,элемент 5 закрывается, а элемент 10открывается, подтверждая напряжениенизкого уровня на истоке элемента 4.При записи Лог, "1" на шину 6 по 11 Пдают напряжение Лог. 1 , на шину 7адреса - Лог. "0", По приходеЛог. "1 д на затворы элементов 5 и 10элемент 1 О закрывается, а элемент 5открывается, Выкпючение элемента 10приводит к отрыву истоковой областиэлемента 4 от общей шины 7 и такимобразом исключает возможность шунтирования высокого напряжения, приходящего с шины 6 через элемент 5 назатворы элементов 1 и 2, Несмотря нато, что элемент 5 передает с искажением напряжения Лог. "1" (Е,-Ц),это,...
Устройство для считывания информации из ассоциативной памяти
Номер патента: 1640739
Опубликовано: 07.04.1991
Автор: Лотинов
МПК: G11C 15/00
Метки: ассоциативной, информации, памяти, считывания
...приходе сигнала установки на вход8 устройства. На выходе этих триггеров 1 устанавливаются сигнапы,Лог. "0" (в триггерах используетсяинверсный выход), которые снимаютразрешение с дополнительного входаэлементов И 4.30Поступивший на вход 7 разрешениячтения устройства сигнал Лог, "1" надоходит по цепи последовательно сое, диненнык элементов И 4 только до того из них, который связан с первымиз триггеров 1, находящимся в единичном состоянии, и формирует на выходеподготовленного по второму входу элемента И 5 информационный сигнал. Этотсигнал подготавливает по второму входу соответствующий ему элемент И-НЕ 2.При поступлении сигнала Лог. "1" навход 6 синхронизации (как реакция устройства управления ассоциативной па"мяти на информационный сигнал...
Устройство для контроля блоков постоянной памяти
Номер патента: 1640740
Опубликовано: 07.04.1991
Автор: Карпищук
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...устройства появляется совокупность уровней "0" и уровней "1", которые, поступая на схему И-НЕ 8, вызывают появление на ее выходе уровня "1", который, поступая на вход П-триггера 9,запоминается при последующей записиво время среза импульса (точка 2фиг.З) и тем самым приводит к появлению на его выходе уровня , которыйчерез первый выход блока 7 проверкиотсутствия информации поступает натретий выход результата контроля устройства и далее может быть использован для индикации состояния или дляорганизации. останова устройства. Второй импульс со второго выходаформирователя 2 импульсов, поступаяна вход записи регистра 4, своимфронтом (точка 3 Фиг.З) производитзапись поступившей информацйи.Если время выборки информации проверяемого блока...
Постоянное запоминающее устройство с коррекцией информации
Номер патента: 1640741
Опубликовано: 07.04.1991
Автор: Пашковский
МПК: G11C 29/00
Метки: запоминающее, информации, коррекцией, постоянное
...блоков 3 информации, которая определяет необходимость или отсутствие необходимости корректировки. 55При неравноэначности информациина выходах первого и второго блоков3 на выходе элемента 4 появляется сигнал включения блока 1. Этот сигнал проходит через элемент ИЛИ 6 М включает блок 1. Благодаря наличию инвертора 7 блок 2 отключается ПрИ равнозначности информации на выходах первого и второго блоков 3 на выходе элемента 4 сигнал включения блока 1 отсутствует. Если при этом сигнала включения блока 1 на выходе элемента И 5 также нет, блок 1 отключается, а блок 2 включается, и на выходыустройства выдается откорректированная инАормация,На выходе элемента И 5 сигнал включения блока 1 имеет место при на,хождении всех выходов первого блока3...
Устройство для контроля одноразрядных блоков памяти
Номер патента: 1640743
Опубликовано: 07.04.1991
Авторы: Бучнев, Горовой, Зимнович, Карпунин, Михайлов, Песоченко
МПК: G11C 29/00
Метки: блоков, одноразрядных, памяти
...из испытуемой микросхемы 20. Блок 17 индикации содержит триггер, который устанавливается в состояние ."Брак" по перепаду из единицы в нуль на входе, и светодиод, Запись информации в триггер 8 продолжается до переполнения счетчика 1 адреса. Сигнал переполнения счетчика 1 устанавливает триггер 5, выполненный как О-триггер со счетным входом, в ноль, в результате чего закрывается элемент И 11, а к содержимому счетчика 2 прибавляется единица. Начинается работа устройства для следующего кадра. Теперь единица записывается в испытуемую микросхему не по нулевому, а по первому адресу. Работа устройства для следующих кадров аналогична.При каждом кадре работы устройства при записи информации по 2 адресам в микросхему 20 записывается одна...
Многоканальное резервированное запоминающее устройство
Номер патента: 1640744
Опубликовано: 07.04.1991
МПК: G11C 29/00
Метки: запоминающее, многоканальное, резервированное
...выходной управляющий сигнал в виде установки уровня "Лог,О" на выходе 21 устройства, Этот сигнал сопровождает информацию на выходе 18, которая пройдет через группу сумматоров по модулю два 17 без изменений.Аналогичные действия в исправном канале производятся при входном наборе 2 и 3 (табл. 1), что соответствует возникновению ошибки в одном из соседних каналов. Привозникновении ошибки в накопителе одноименного канала на входах дешифратора 22 блока 8,управления данного канала будет сформирован набор 4 (табл, 1). При этомчерез время задержки т будет выдан сигнал 02 в виде импульса положительной по- лярности, который снимается после снятия входного управляющего сигнала, По сигналу 02 в регистр 15 канала будет занесен кодс "Лог,1" в...
Резервированное запоминающее устройство
Номер патента: 1640745
Опубликовано: 07.04.1991
МПК: G11C 29/00
Метки: запоминающее, резервированное
...канала информацию либо с рабочего блока 1 памяти через вторую группу элементов И 10 при отсутствии сигнала ошибки с блока 2 контроля, либо с блока 5 суммирования по модулю два через третью группу элементов И 11 при наличии разрешающего сигнала с выхода первого элемента И 9. Этот сигнал формируется при наличии сигнала аварии с блока 2 контроля основного блока 1 памяти, адрес которого задан на регистре 16, и при отсутствии сигналов аварии с блоков контроля альтернативного основного 1 и резервного 3 блоков памяти,Сигнал ошибки, формирующийся на выходе элементов И 14 и говорящий о том, что чтение информации по данному каналу и данному адресу невозможно, формируется и ри наличии сигнала аварии с блока контроля 2, заданного в регистре 16...
Матрица памяти
Номер патента: 1642520
Опубликовано: 15.04.1991
Автор: Мальцев
МПК: G11C 5/02
...для подпайки к лепесткам 5 контактной колодки 6 перемычками 7. Кон.Ы 2 1642520 А 2 Целью изобретения является повышение надежности матрицы памяти. Устройство позволяет осуществить полностью симметричную выборку информации иэ любого числового пакета относительно выходных концов накопителя. За счет равного удаления места выборки запоминающих элементов в разрядных цепях и вычитания емкостных помех эквипотенциал разрядных цепей в районе выходных контактов не изменяется, благодаря чему помехи на выходе накопителя компенсируются и форма считанных сигналов не искажается. 1 ил,тактные лепестки 5 расположены в промеж гках между выходными отверстиями соседних каналов 2, Напротив этих отверстий в контактной колодке 6 имеются сквозные проемы...
Элемент памяти
Номер патента: 1642521
Опубликовано: 15.04.1991
Авторы: Заяц, Коханчук, Яковлев
МПК: G11C 11/00
...+Вт (фиг. 2 а). Конденсатор 18 поддерживает ток, протекающий по обмотке записи, После отключения питания сердечник сохраняет на магниченность +Вг.Если же в триггере 9 к мг "агенту отключения питания был записан логический "0", то уровень "1" с инверсного выхода триггера 9 поступает на второй вход элемента 12 И - НЕ (на первом входе импульс с выхода элемента 5 И). Элемент И - НЕ 12 срабатывает и формирует отрицательный импульс, который поступает на базу транзистора 14, открывая его. Через открытый транзистор 14 и обмотку считывания трансформатора 10 течет импульс тока, который перемагничивает сердечник в состояние -Вг если сердечник находился в состоянии -Вг, то это состояние подтвердится),После включения питания выполняется...
Накопитель для ассоциативного запоминающего устройства
Номер патента: 1642522
Опубликовано: 15.04.1991
Авторы: Воротинцев, Гиль, Нестерук
МПК: G11C 11/14, G11C 15/02
Метки: ассоциативного, запоминающего, накопитель, устройства
...поиска, например, на равенство может быть осуществлена путем анализа значения разрада унитарного кода ассоциативного признака, значение которого соответствует значению кода признака поиска и более старшего разряда, Выберем для примера признак поиска, равный девяти, Для его сравнения с унитарным кодом ассоциативного признака, полученным выше, необходимо проанализировать значение восьмого (1/)+1/=9, откуда) =8) и девятого разрядов унитарного кода. Если они не равны (в нашем примере 0 и 1), то признак поиска равен ассоциативному признаку, в противном случае признаки не совпадают. Операции преобразования кода ассоциативного признака и его сравнения с признаком поиска осуществляются в элементе 9 ассоциативного поиска посредством...
Подложка для гибридного запоминающего устройства
Номер патента: 1642523
Опубликовано: 15.04.1991
Авторы: Байкулев, Беккер, Волкова, Тарасюк
МПК: G11C 11/40, G11C 5/04
Метки: гибридного, запоминающего, подложка, устройства
...ширина свободной зоны кристалла. Если радиус отверстий выбрать больше ширины свободной зоны, то над отверстием в поле неоднородных термомеханических напряжений окажутся рабочие участки кристалла и характеристики запоминающих элементов изменяются. На подложке 1 расположены контактные площадки 4 и 5, Токоведущие шины (токо- проводники).не обозначены, чтобы не загружать чертеж излишней информацией,На подложке (например керамика 22 ХС размером 30 х 48 мм) с помощью ультразвукового сверления (в качестве среды использовалась вводная суспензия порошка карбида кремния) выполнили отверстия круглой формы диаметром 0,8 мм, Бескорпусные БИС ЗУ серии 537 РУ 1, имеющие габаритные размеры 3,5 х 3,5 мм и ширину свободной зоны 0,3-0,4 мм, крепили к...
Постоянное запоминающее устройство с коррекцией ошибок
Номер патента: 1642524
Опубликовано: 15.04.1991
Автор: Глухов
МПК: G11C 11/40, G11C 29/00
Метки: запоминающее, коррекцией, ошибок, постоянное
...выводимой из постоянного запоминающего устройства, на время, необходимое для ее исправления. Сигнал о наличии некорректируемой ошибки извещает о неисправности постоянного запоминающего устройства.На вторую группу входов мультиплексора 8 поступает информация из накопителя 2, просуммированная по вод 2 с младшими разрядами синдрома элементами ИСКЛЮЧАЮЩЕЕ ИЛИ 7.Если ошибка отсутствует, то на входах первой группы второго дешифратора 4 присутствует исходный (логический О) уровень. Вследствие этого информация из накопителя 2 через информационные входы первой группы мультиплексора 8 в соответствии с сигналами на информационных входах третьей группы мультиплексора 8 проходит на выходы 9 второй группы устройства, При этом информация...
Многофункциональный запоминающий модуль для логической матрицы
Номер патента: 1642525
Опубликовано: 15.04.1991
МПК: G11C 15/00, G11C 15/04
Метки: запоминающий, логической, матрицы, многофункциональный, модуль
...кроме входов 16, 17, на которые нужно подать код "01" или "10" в зависимости от того, слева или справа ведется запись информации в матрицу,Считывание происходит следующим образом.Информация с триггеров 1 данной строки матрицы проходит через все расположенные выше запоминающие элементы нэ выходы 22 верхней строки матрицы, Управляющие коды: входы 16, 17 - "11", входы 8, 9, 10, 18 - "0", входы 20 - "0000". На вход 19 считываемой строки подается код "1", на входы 19 остальных строк - код "0". Если нужно считать всю информацию, записанную в матрице, то ее можно считывать пословно с выходов22 верхней строки матрицы, каждый раз сдвигая информацию на одно слово вверх,Многофункциональный элемент выполняет операции над переменными А, В и С,...
Устройство для сдвига и преобразования информации
Номер патента: 1642526
Опубликовано: 15.04.1991
Авторы: Гудков, Коршунов, Коршунова
МПК: G11C 19/00
Метки: информации, преобразования, сдвига
...- второй и т.д.), второй байт - во второй, третий - в третий и четвертый - в четвертый сдвиговые регистры группы 6 регистров сдвига.Во время приема первого байта второго слова третий байт первого слова из третьего сдвигового регистра группы 6 регистров сдвига через селектор 7 будет переписан в регистр 4 сдвига и выдан параллельным кодом с выходов 12 в приемник информации, а первый байт второго слова будет записан в освободившийся третий сдвиговый регистр группы 6 регистров сдвига. После этого в приемник информации будет выдан первый, далее четвертый и затем второй байты первого слова, а в первом сдвиговом регистре группы 6 регистра сдвига будет находиться второй байт, во втором - четвертый, в третьем - первый и в четвертом - третий...
Реверсивный регистр сдвига
Номер патента: 1642527
Опубликовано: 15.04.1991
Авторы: Ефименко, Какурин, Макаренко, Рустинов
МПК: G11C 19/00
Метки: реверсивный, регистр, сдвига
...в нулевое, э триггеров 1 ячеек (и -+ 1), , и - в единичное состояния.При дальнейшей подаче импульсов сдвига состояние регистра не изменяется, При установке единичного сигнала на шине 22 управления режимом сжатая информация выводится из регистра сдвигом вправо,Время сжатия информац.л вправо - од и н та кт.В режиме уплотнения влево нэ вход 22 управления режимом подается нулевой, на вход 23 - нулевой, на вход 24 - единичный сигналы. Соответственно нулевое значение сигнала поступает на первые входы элементов ИЛИ - НЕ 4 и 5 всех ячеек, на вход стробирования дешифратора 13, Единичный сигнал с входа 24 поступает на вход стробирования дешифратора 14 через элемент ИЛИ 16, эапрещая декодирование двоичного кода суммы, Врезультате на всех выходах...
Устройство задержки на приборах с зарядовой связью
Номер патента: 1642528
Опубликовано: 15.04.1991
МПК: G11C 27/04
Метки: задержки, зарядовой, приборах, связью
...высокую плотностьхранения зарядовых пакетов, а именно; подкаждымии затворами в регистре 3 можнохранить (и - 1) зарядовый пакет. Для этого впримере реализации схемы тактирования, 51015 2025 3035 40 45 показанном на фиг. 1 б, где и = б, нужно подать на б затворов каждой иэ М групп затворов (на фиг, 1 б М = 15) тактовые импульсы согласно временной диаграмме на фиг. 2 а, причем на шестой затвор в каждой иэ М групп подается левый из двух показанных пунктиров импульсов, т.е. первый, второй, . пятый выходы коммутационного поля 9 должны. быть соединены соответственно с первым, вторым,.пятым его входами, а всевыходы коммутационного поля 10 должны быть подкл ючен ы к его шестому входу. В этом случае задержка продвижения зарядового пакета в...
Запоминающее устройство с резервированием
Номер патента: 1642529
Опубликовано: 15.04.1991
Автор: Карпишук
МПК: G11C 29/00
Метки: запоминающее, резервированием
...информации, 45 50 . обьединены и являются входом разрешения 55 5 10 15 20 25 30 35 40 В случае наличия исправляемых ошибок в считанной информации логический уровень на одном из входов блока 4 мажоритарных элементов не будет совпадать с логическим уровнем, присутствующим на их выходах и, соответственно, не будут совпадать логические уровни на первом и втором входах блоков 6-8 сумматоров по модулю два, что вызовет появление уровня логической единицы (в дальнейшем - уровень "1") на их выходах.Появившийся уровень "1" через один из элементов ИЛИ 9 - 11 поступит на первый вход одного из элементов И 12 - 14 и после подачи на вторые входы элементов И 12 - 14 и вход управления режимом шинного формирователя 5 уровня "1", что соответствует выдаче...
Усилитель считывания рециркуляционного типа
Номер патента: 1644221
Опубликовано: 23.04.1991
Автор: Медников
МПК: G11C 11/34, G11C 7/00
Метки: рециркуляционного, считывания, типа, усилитель
...времени амплитуда импульсаксоставляет (Б. При поступлении навход сумматора М импульсов последовательности амплитуда суммарного импульсного сигнала на выходе сумматора 1 составляет Б(1-/ )/(1-ф).мВыигрыш по мощности в отношении г сигнал/шум на выходе усилителя считывания, определяемый выражением(, у 1+3в терминах АЧХ, достигается выделением гребнями АЧХ усилителя считывания частотных составляющих шума ивходной последовательности импульсов,для которых соблюдается условие акустического синхронизма, и подавлением составляющих шума в промежуткахмежду гребнями АЧХ усилителя считывания, для которых не соблюдается условие акустического синхронизма.Входной 4 и выходной 5 встречноштыревые преобразователи имеют угловое рассогласование, а общая...
Дешифратор
Номер патента: 1644222
Опубликовано: 23.04.1991
Автор: Однолько
МПК: G11C 8/00
Метки: дешифратор
...потенциала в узле 23. Транзистор 4 при этом закрывается, транзистор 10 остается открытым, потенциал на выходе 11 дешифратора не имэеняется, остается низким, а транзистор 7 понижает потенциал в узле 28 и закрывает заряжающий транзистор 12.При переключении дешифратора из режима запрета в выбранное состояние все адресные сигналы остаются в низком логическом состоянии, потенциал в узле 23 остается высоким, Переключение сигнала на входе 22 в низкое логическое состояние понижает потенциал в узле 24, транзисторы 7 и 10 закрываются. Одновременно происходит переключение сигнала на входе 21 в высокое логическое состояние, что приводит к повышению потенциала на выходе 11 дешифратора через открытый транзистор 12, Для ускорения повышения потенциала...
Декодирующее устройство
Номер патента: 1644223
Опубликовано: 23.04.1991
МПК: G11C 29/00, H03M 13/00, H03M 13/02 ...
Метки: декодирующее
...45первую степень х а многочлене х + х+ 1.Элементы И 99 и 100 не пропускают сигналов с выходов триггеров 79 и 84 на элемент91 сравнения,50Блок 3. обнаружения адреса ошибкипреобразует информацию, поступающуюна вход, одновременно с преобзоазователем1 кода на основе многочлена х + х+ 1. При На этапе деления информационного многочлена, поступающего на декодирующее устройство, на составляющие порождающего полинома Р 2 в блоках 1-3 формируются остатки от деления. Если ошибки а информационном многочлене, поступившим на декодирующее устройство, нет, то после приема всех 1155 его разрядов элемент ИЛИ-НЕ 69 фиксирует нули, а элементы 91 и 113 сравнения фиксируют совпадение содержимых верхних и нижних (по схеме) регистров в блоках 2 и 3....
Оперативное запоминающее устройство
Номер патента: 1644224
Опубликовано: 23.04.1991
Автор: Балтрашевич
МПК: G11C 11/00
Метки: запоминающее, оперативное
...первым и вторым блоками 5 преобразования адреса, никогда не совпадают,С выходов блоков 5 преобразования адреса номера выбранных накопителей 8 по- ступа.от на соответствующие входы конвейерного регистра 16 и на входы блока 15 формирования управляющих сигналов (фиг, 3).Блок 15 формирования управляющих сигналов вырабатывает признаки "Выборка накопителя", поступающие на соответствующие входы конвейерного регистра 16, и сигналы управления адресными коммутаторами 6 и коммутаторами 7 входных данных.Таким образом, осуществляется коммутация входных адресов и данных к соответствующим входам конвейерного регистра 16. По сигналу синхронизации на конвейерном регистре 16 фиксируются номеравыбранных накопителей 8, признаки выборки накопителей 8,...
Оперативное запоминающее устройство
Номер патента: 1644225
Опубликовано: 23.04.1991
Авторы: Волковыский, Субботкин
МПК: G11C 11/00
Метки: запоминающее, оперативное
...данных. Схема Зб вырабатывает сигнал сброса триггера 31, после чего элемент 35 вырабатывает си, нал разрешения записи адресов и управляю.цей информации.П р и и е р 2. Выполняется чтение по адресу А 1 и запись по адресу А 2, Младшие биты адресов а 1= 1 а 2 = 0 (строка 171. Адаеса А 1 и А 2 записываются в регистры 5 и б, В триггеры 31 и 32 записываются единицы, в регистр 30 - код 01, в триггер 33 - код О. 11 э выходе 25 схемы 34 появляется комбинация 1001, в соответствии с которой выход регистра 5 подключается к адресному входу блока 2, а выход регистра б - к адресному входу блока 1. На выходах 26 и . 9 схемы 34 появляются сигналы записи блока 1 и чтения блока 2. К информационному входу блока 1 подключается через коммутатор 3 вторая...
Устройство управления для памяти на цилиндрических магнитных доменах
Номер патента: 1644226
Опубликовано: 23.04.1991
Авторы: Губа, Иванов, Косов, Савельев
МПК: G11C 11/14
Метки: доменах, магнитных, памяти, цилиндрических
...запрещающимпо. тенциалом с выхода триггера 6, а элемент И 8 готов для приема сигналов карты годности. На этом поиск маркера заканцивается.Триггер 6 и счетчик 12 устанавливаются в нулевое состояние каждый раз при поступлении сигнала на вход 29 окончания страницы.В режимах записи и считывания разрядность формируемых слов задается установкой определенного кода на группе входов 34 устройства. При этом на соответствующем выходе коммутатора 1 и на входе соответствующего элемента И групп 18 и 25 присутствует логическая "1", Разрядность слова определяется также подклюцением соответствующих групп выходов счетчика 19 к входам элементов И группы 18, а количество слов в странице - подключением соответствующих групп выходов счетчика 26 к входам...