G11C — Запоминающие устройства статического типа
Накопитель для оптоэлектронного запоминающего устройства
Номер патента: 1199118
Опубликовано: 07.08.1986
Авторы: Басов, Вайсмантель, Ербен, Плотников, Попов, Сагитов, Селезнев, Хаман, Шарф
МПК: G11C 11/42
Метки: запоминающего, накопитель, оптоэлектронного, устройства
...напряжения между слоями структуры под действием света.Накопитель работает следующим образом.При приложении к контактам 1 и 2 разности потенциалов ,. - Ю свободные носители тока, имеющиеся в областях4, разделяются электрическим полем 5 1 О 15 20 25 30 35 40 45 50 55 и собираются, соответственно, под электродами МЦПДМ-структуры, которыми являются проводящие покрытия 6 и 7. Большая часть приложенного напряжения падает на объединенной свободными носителями тока области пространственного заряда, образующейся в светочувствительной области 4 ( см. фиг.За).По этой причине электрическое поле в поляризующемся диэлектрике 5 мало, и поляризации диэлектрика не происходит. Если светочувствительная область 4 освещена светом, вследствие генерации...
Оптоэлектронная запоминающая структура
Номер патента: 1095829
Опубликовано: 07.08.1986
Авторы: Плотников, Сагитов, Селезнев
МПК: G11C 13/04
Метки: запоминающая, оптоэлектронная, структура
...структуры. Поставленная цель достигается тем, что в оптоэлектронную запоминающую с"руктуру, содержащую полупроводниковую подложку одного типа проводимости, на одной поверхности которой размещены приповерхностные области полупроводника другого типа проводимости, межцу которыми на поверхности подложки расположены слои диэлектрика совстроенным зарядом на приповерхностных областях полупроводника другого типа проводимости размещен слой циэлектрика, общий прозрачный электрод, введены резистивный слой и прозрачные электроды. каждый из которьгх размещен на слое диэлектрика смежных приповерхностных областей полупроВОДНИКа ДРУГГ)ГО тиПа ПРОВОПИМОСЧИт резистиви.лй слой размещен между прозрачными электроцами и общим прозрачным электродом, а...
Способ изготовления запоминающей матрицы на биаксах
Номер патента: 1251171
Опубликовано: 15.08.1986
Авторы: Олейник, Сверлов, Толочек, Яблонский
МПК: G11C 5/12
Метки: биаксах, запоминающей, матрицы
...изоляционных ооойм 1 имеются отверстия 4, а на противоположных гранях изоляционных обоймвыполнены параллельно их боковым стенкам сквозные прямоугольные пазы 5. При установке ца изоляционные обоймы 1 крышек 2 образуются прямоугольные пазы 6, открытые со стороны приподнятой нал крышкой 2 половины швеллерообразного упругого фиксирующего элемецта 3 и полузакрытые с противоположной стороны пол. кой жестко закрепленной другой половины того же швеллерообразного элемента 3. Сориентированные в вибролотке 7 биаксы 8 отверстиями 9 считывания налеваются на возвратно-поступательный цток 10 и направляются в прямоугольные пазы 6 ло их полного заполнения биаксами 8, образующими строки 11 считывания из соосцо расположенных отверстий 9 считывания и...
Устройство для записи информации
Номер патента: 1251172
Опубликовано: 15.08.1986
Автор: Герасимов
МПК: G11C 7/00
Метки: записи, информации
...И - ИЛИ 14, соответствующего букве С,формируется сигнал 1,Этот сигнал проходит через элемент И -НЕ 2, и в соответствую(цем триггере,"5устанавливается сигнал . Открытиеэлементов И - -НЕ 2 обеспечивается за счетприсутствия сигнала 1 на выходе элемента НЕ 6 и на входе 8. Сигнал 1 навходе 8 является сигчалом разрешения записк. На этом первый такт работы устройства завершается.Сигнал 1 на входе записи триггера 3должен прекратиться по времени до того,как закончатся переходные процессы в соответствующем триггере 3 В результате переброса из состояния О В. Это достигается регулировкой длктельносги одиночногоимпульса формирователя 15, который нарядусо схемой защиты от дребезга контактовсодержит также перестраиваемый одновибратор (не...
Многоканальный коммутатор сигналов считывания для магнитных запоминающих устройств
Номер патента: 1251173
Опубликовано: 15.08.1986
Автор: Романов
МПК: G11C 11/14, G11C 7/00
Метки: запоминающих, коммутатор, магнитных, многоканальный, сигналов, считывания, устройств
...выбранного канала.В предлагаемом коммутаторе до 16 каналов) влияние информационной помехи практически полностью устраняется ,схема по фиг. 1) или находится в допустимых 11 ределах (схема по фиг. 2) при использовании пары диодов ца каждые 24 канала. Формула зобретения Многоканальный коммутатор сигналов считывания для магнитных запоминающих устройств по авт. св. Ьо 94234, отличагощийея тем, что, с целью ювышеция помехозащищенности многоканального коммутатора, оц содержит в каждом канале ключевые элементы в виде диодов, причем аноды диодов подключены к одним выводам соОтв(тствующих вторичных обмоток трансформатора, а катоды диодов к коллекторам соответствукппих грацзисторов. иг 1( оставитель 1 Сь 1 ехред И, Верее 1 и раж 543ВНИИПИ...
Устройство для управления оперативной динамической памятью
Номер патента: 1251174
Опубликовано: 15.08.1986
Авторы: Журавский, Забуранный, Загребной
МПК: G06F 9/00, G11C 11/406
Метки: динамической, оперативной, памятью
...отрицательный сигнал приоритета регенерации. Сигнал приоритета регенерации поступает на элемент 9 задержки и выход 13 устройства и может быть использован для переключения коммутатора адреса на передачу адреса регенерируемой строки.Через интервал времени, определяемый элементом 9 задержки (необходимый 40 для установления адреса на входах ИМС динамической памяти), одновибратором 10 вырабатывается сигнал приема и занесения адреса строки в ИМС динамической памяти при регенерации. 45После снятия сигнала приема и занесения адреса строки при регенерации одновибратор 11 вырабатывает парафазные сигналы паузы регенерации. Положительный сигнал паузы регенера ции по С-входу устанавливает триггер 24 в нулевое состояние, и тем самым...
Запоминающее устройство
Номер патента: 1251175
Опубликовано: 15.08.1986
МПК: G11C 11/00
Метки: запоминающее
...18 формируется маска, сиг калы которой через инверторы 2 поступают на входы элементов И 11, открытые сигналом Б по своим вторым входам. В результате отпираются те группы элементов И 7, которые находятся в пределах формата выбираемого слова. Через элементы ИЛИ 5, одну из групп элементов И 56 блока 9, открытую сигналом с выхода дешифратора 17, и открытые сигналомэлементы И 1 О выбранное слово во втором такте поступает в младшие разряды числовой шины 30, где этот код удерживается до конца третьего такта. В начале третьего такта сигналом Ц все содержимое ячейки памяти накопителя через элементы ИЛИ 13 и 14 записывается в регистр 4. В четвертом такте сигналом (1 эта информация регенерируется в той же ячейке памяти накопителя. Таким образом, в...
Многоканальное запоминающее устройство
Номер патента: 1251176
Опубликовано: 15.08.1986
Авторы: Банников, Миськов, Пастух
МПК: G11C 11/00
Метки: запоминающее, многоканальное
...в виде элементаНЕ 31, первого 32 и второго 33 триггеРов и элемента НЕРАВНОЗНАЧНОСТЬ 34,Каждьгй из блоков 14 и 15 (фиг.4)состоит из первого 35 и второго 36 50элементов И,Устройство работает следующим образом.Генератор 11 вырабатьгвает две серии непересекающихся импульсов 55(Фиг.5), длительность которых одинакова и определяется временем циклазаписи считывания накопителя 1. Рассмотрим работу первого канала16 устройства. Код адреса слова поступает на вход 19 формирователя 4адресных сигналов. Одновременно навход 20 записи или вход 21 считывания поступает сигнал, который черезэлемент ИЛИ 8 поступает на вход формирователя 12 и разрешает формирование одиночного импульса из серии Г,с помощью которого на выходе формирователя 4 адресных...
Накопитель информации на цилиндрических магнитных пленках
Номер патента: 1251177
Опубликовано: 15.08.1986
МПК: G11C 11/14
Метки: информации, магнитных, накопитель, пленках, цилиндрических
...работает следующим образом.Запись и считывание информации взапоминающих элементах 3 устройствапроисходят путем изменения направления (перемагничивания) в них векторанамагниченности. Изменение направления вектора в каждом запоминающем элементе 3 осуществляется под влияниемдвух электромагнитньгх полей, одно изкоторых создается при протеканииэлектрического тока в ЦМП 4, а другоеполе образуется как результирующеепри протекании электрического тока вадресных шинах 5, соответствующихданному запоминающему элементу 3, инаведении вихревых токов и полосе 7фолвгированного токопроводящего экрана 6.Поскольку результирующее поле вобласти запоминающего элемента 3обратно пропорционально расстояниюмежду проводниками, то выполнениеадресных шин 5 и...
Ассоциативное запоминающее устройство
Номер патента: 1251178
Опубликовано: 15.08.1986
Авторы: Носов, Пестов, Родионов, Страбыкин
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...ю АЗУ осуществляется в следующей последовательности.В соответствии с содержимым счетчика 2 из блока 1 памяти производится считывание п -разрядной инФормациии соответствующего ей п -разрядногокода маски в регистр 3. Замаскированные разряды информации должнь исключаться иэ операции сравнения. Зтуфункцию выполняют одноразрядные ком мутаторы 5.В случае когда разряд замаскированна соответствующий вход блока 7 черезкоммутатор 5 подается Разряд информации с выходов регистра 8, т.е. длязамаскированного разряда на соответствующих ему входах блока 7 имеетсяодинаковая информация и, таким образом, он не влияет на результат сравнения.В случае, когда разряд не замаскирован, на соответствующий вход блока 1178 27 через коммутатор 5 подается...
Ассоциативное запоминающее устройство
Номер патента: 1251179
Опубликовано: 15.08.1986
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...2,-2, элементыИЛИ 3-3 п блок 4 управления и накопитель 5, выходы 6 которого являютсявыходами накопителя. Дешифратор 1имеет вход 7. Устройство также содержит регистр 8 признака поиска, регистр 9 признака считанной информации и блок 10 сравнения, выход 1которого является управляющим выходом устройства. 20Устройство работает следующим образом.В регистры 2,-2 заносится информация с учетом выбранного вида поиска инф,рмации, содержащейся н накопителе 5. Количество регистров зависит от количества видов поиска. Приподаче с входа устройстоа 7 на дешифратор 1, сигнала опроса на. соответствующем выходе дешифраторапоявляется логическая единица, выбирающаяопределенный регистр 2, информацияс выхода которого поступает на входыэлементов ИЛИ 3 и...
Буферный регистр
Номер патента: 1251180
Опубликовано: 15.08.1986
Авторы: Грачев, Кангин, Кангина, Ямпурин
МПК: G11C 19/34
...блок1 триггеров с одновременной передачей ее на выходную шину 14 данных.Таким образом, н случае, когда навходе 15 управления режимом работы присутствует логическая единица, предлагаемььй регистр Функционирует аналогично прототитту.Если на вход 15 управления режимом работы подан логический ноль, регистр настраивается на работу в многопроцессорной системе. В этом случае входы 9 и 10 испоттьзуются для выборки регистра процессором-приемником информации, а входы 11 и 12 для выборки регистра процессором-источником информации. Гистемная шина данных процессора-источника информации подключается к чхоцной шине 13 данных, а системная птина данных процессора-приемника информации - к выходной шине 14 данных, В рассматриваемом режиме работы на...
Буферное запоминающее устройство
Номер патента: 1251181
Опубликовано: 15.08.1986
Авторы: Лупиков, Маслеников, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...для этого элементы ИИЛИ 21 выходные разрядные сигналы счетчика 18 адреса записи. Запись данных в блок 1 памяти производится сигналом на входе 7 управления устройства. Одновременно этот сигнал поступает на вход одновибратора 11 блока 9 селекции признаков. Одновиб3 125ратор 11 формирует по заднему фронтупоступающего на него сигнала короткийимпупьс, который проходит через открытый элемент И 12 и элемент ИЛИ 13на выход блока 9. Этот сигнал, поступая на второй вход блока 5, производит модификацию содержимого счетчика18 адреса записи (добавляется единица) и счетчика 20 объема (добавляется единица) Запись последующих ин- ОФормационнъх посылок производитсяаналогично до тех пор, пока на второмвыходе управления блока 5 Формирования адреса...
Асинхронный регистр сдвига
Номер патента: 1251182
Опубликовано: 15.08.1986
Автор: Цирлин
МПК: G11C 19/34
Метки: асинхронный, регистр, сдвига
...имеется значение "1". Во всех остальных ячейках 1 регистра в исходном состоянии информация стерта, и их состояние определяется в соответствии с таблицей. Пусть на одном из информационных входов 33 или 34 регистра появляется значение "1". Тогда на выходе элемента 2 или24 первой ячейкина ее соответствующем выходе 71 появляется значение "0", которое поступает на информаци - онный вход 6 соответствующей (первой или третьей) цепочки 2 второй ячейки 1 регистра, н результате чего в последнюю записывается значение данного разряда сдвигаемого кода и на управляющем выходе 8 соотнетстну- О ющей цепочки 2 появляется значение "0", которое, посгупая на второй управляющий вход О первой ячейки, производит переключение трехстабильного триггера на...
Устройство для управления регенерацией информации в динамической памяти
Номер патента: 1251183
Опубликовано: 15.08.1986
Авторы: Боженко, Кондратов, Мешков
МПК: G11C 21/00
Метки: динамической, информации, памяти, регенерацией
...1251 При внешних обращениях по всем строчным адресам все ячейки блока 6 устанавливаются в 1", и в режиме регенерации перебираются только адреса информационных байтов блока (АК 7-АК 4). Выходные состояния узлов устройства 14 1 5 1 0 000010 111111 000000 000000 01 01 11111 111 на выходах регистракола 1111111, Поскольку код 111 на выходе приоритетного шифратора 8 соответствует как коду 11111110, так и коду 11111111 на его информационных входах, а "1" на его выходе запроса сбрасывается при входном коде 11111111, в блоке 6 запоминаются признаки обращения только по первым семи из каждых восьми строчных адресов, По сбросу сигнала запро О са приоритетного шифратора 8 (Фиг,З) выходы преобразователя 5 блокируются элементами И 16. На...
Аналоговое запоминающее устройство
Номер патента: 1251184
Опубликовано: 15.08.1986
Автор: Никулин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...По окончании импульса С 1 Б ,40 длительность которого несколько больше переходных процессов преобразователя 7 и блока 2 записи, производится запись в блок 3 под действием сигнала х (О), рабочая точка которого 45 перемешается в положение 1, одновременно блок 4 считывания сбрасывается в нуль.В первом цикле в такте считывания аналогично нулевому циклу блок 4 считывания формирует сигнал У (1)= =х ,(1) и рабочая точка перемещается в положение О, По о: ончании переходных процессов такта считывания компаратор 5 при дх(1)=1 Б -Увс (1)СО 55 выдает на блок 6 сигнал сброса а=1, а при дх(1).0 - сигнал логического нуля а, =О, т,е. в этом случае сброса 184 4разряда преобразователя, включенногов предыдущем нулевом цикле, не происходитВ первом цикле в...
Аналоговое запоминающее устройство
Номер патента: 1251185
Опубликовано: 15.08.1986
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...КМПУЛЬСОВ С Одного КЗ ВЫходов реверсивного счстсккг 3 черезэлемент запрета, а также переключает реверсквцый счетчик 7 в режим обратного счета Устройство входит врежим хранения Одиночного процесса,в котором происходит непрерывная цкркуляция информации с одного из выходов на один из его входов через реверсквный счетчик 7.На одном из выходов счетчика 7 появляется импульс в момент достижения им нулевого (начального) зцаче.щя. Этот импульс является ицформацконным импульсом запомненного одиночного процесса. С выхода элемента 5 запрета он поступает ца второй вход счетчика 7 и через элемент 8 задержки на управляющий вход блока б. В результате происходит записьдвоичного кода с выходов блока 6 в счетчик . На выходах счетчика 7...
Запоминающее устройство с самоконтролем
Номер патента: 1251186
Опубликовано: 15.08.1986
Авторы: Курочкин, Смирнов, Шубин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...отказа, новае состояние заносится в накопитель 3. Наряду с кснтрслеь выходов накопителяУстройства ведет контроль выходов накопителя 2, чта защищает от подключения неисправнагс разряда этого накопителя к выходу устрсйстУстосиствс требует дополни "ельнаезремя на анализ сшибок и коммутациюразрядов тс.ькс в момент первого обнаружения отказа, Р дальнейшем при обращении к отказавшему адресупотери времени на контроль существенна сакращаютсл,Ф с р м у л а и з а б р е т е н и я1. Запоминающее устройство с самоконтролем,. садер кащее блок управления. Основные и резервный накопители, регистр адреса., регистры данных, блок свертки па модулю два, причем адресные входы первого основного и резервного накопителей подключены к выходу регистра...
Устройство для контроля блоков памяти
Номер патента: 1251187
Опубликовано: 15.08.1986
Автор: Букин
МПК: G11C 29/00
...он исправен. Так как информация на выходе блока 6 сдвинута относительно информации на ега входе 16, сравнение производится па стробирующему импульсу с выхода формирователя 10, который появляется только в режиме считывания, что исключает появление ложного сигнала на выходе блока 9.Таким образом в каждом кадре счетчика 8 происходят запись, считывание и выяснение правильности считываемой информации по всем 2 и адресам, где п - число разрядов адреса и счетчика 7.Информация, записываемая в проверяемый блок 6, поступает из сумматора 5 с выхода 8 единиц переноса..нфармация в соответствии с алгоритмам, приведенным в табл, 1, формируется благодаря последовательному соединению счетчиков 7 и 8 и подключению всех выходов счетчика 7 и...
Запоминающее устройство с самоконтролем
Номер патента: 1251188
Опубликовано: 15.08.1986
Авторы: Барашенков, Жуков, Хавкин
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...элементов 4 сравнения образуются одновременно сигналы "0" и"1", а на выходе блока 14 (выходеэлемента ИЛИ-НЕ 16) - сигнал "1",соответствующий неисправности устройства,Выходные сигналы элементов 4 срав нения анализируются пороговым элементом 18 и схемами сверки по модулю два второго блока 28 контроля следующим образом, 125Выходной сигнал порошк ового элемента 18 принимает значение "1" при количестве сигналовна его входах, большем половины количества входов, и 0 в других случаях, Такое функ ционирование порогового элемента 18 позволяет определить четность информации, записанной в накопители 1 и 2, и кодирование информации (прямой или обратный код), записанной в накопи- О тель 2, при условии исправности хотя бы одного накопителя и...
Устройство для контроля полупроводниковой памяти
Номер патента: 1251189
Опубликовано: 15.08.1986
Автор: Мыльникова
МПК: G11C 29/00
Метки: памяти, полупроводниковой
...регистра сдвига равночислу проверяемых контрольных разрядов ( КР ), Каждый выход регистра подключен к входам трех определенныхэлементов И-НЕ, число элементов И-НЕ,а также элементов И равно числу проверяемых ИР, При нулевом уровне сигнала, поступающего из блока 2 управления на вход К, регистр устанавливается в нулевое состояние, с выходов всех элементов И-НЕ поступаетединичный уровень сигнала, разрешающий прохождение тестовой последовательности через все ИР. Работа предлагаемого устройства при этом не отличается от работы известного,Проверяется работоспособность воИР контролируемого ЗУ,При единичном уровне сигнала, поступающего из блока 2 на вход 1, регистр переводится в режим значения исдвига, нулевой чровень появляетсятолько на одном...
Способ переключения ячеек памяти на основе мпд структур
Номер патента: 1029771
Опубликовано: 23.08.1986
Авторы: Плотников, Сагитов, Селезнев
МПК: G11C 13/04, G11C 7/00
Метки: мпд, основе, памяти, переключения, структур, ячеек
...тем, что в способе переключения ячеек памяти на основе МДП-р - и-структур из низкоомного в высокоомное состояние заключающемся в подаче на ячейки памяти оцновременно импульса света и электрического напряжения, на ячейки памяти воздействие импульсом света осуществляют в течение времени, превышающего время заряда емкости ячеек, при этом мощность Р импульса света определяется из выраженияР (П - 13) /К Кгде Н - напряжение на. ячейках памяти,П - напряжение выключения ячеек 5 из низкоомного состояния;К - сопротивление, включенноепоследовательно с ячейкойпамяти,Кщ - чувствительность ячейки па мяти к свету в ниэкоомномсостоянии.Предлагаемый способ переключенияячеек памяти заключается в следующем.Пусть ячейка находится в НС, т. е.15 ББ....
Запоминающее устройство
Номер патента: 1252816
Опубликовано: 23.08.1986
Автор: Урбанович
МПК: G11C 29/00
Метки: запоминающее
...накопителя 1 выбира 1252816ется так же, как и в режиме записи,На входе 26 устройства имеется нулевой сигнал. На выходе 23 триггера 19также 0", Производится считываниебита информации из опрашиваемогоэлемента памяти накопителя 1, которыйпоявляется на выходах усилителей 9.Далее на вьгходе 30 элемента 28 задержки появляется единичный сигнал,который разрешает считывание инфор Омации из накопителей 2 и 3 и запрещает через элемент И 5 обращение кэлементу памяти накопителя 1. Считанные из накопителей 2 и 3 биты информации (назовем их проверочными) с 15выходов усилителей 10 и 11 поступают на входы элемента И 36. Если информация считывается из дефектного(отказавшего) элемента памяти накопителя 1, то на выходе 38 элемента 20И 35 единичный сигнал,...
Запоминающее устройство с автономным контролем
Номер патента: 1252817
Опубликовано: 23.08.1986
Авторы: Ваврук, Мельник, Цмоць
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...единиц в счетчик 8. Сдвиг осуществляется в сторону младших разрядов,Считанная информация из накопителя 3 записывается в регистр 4 и поступает на регистры 5 -5 число котоК У рых определяет быстродействие устройства. Организация сдвигов и запись в счетчики 7, -7 происходит аналогично описанному.После необходимого количества сдвигов на выходах регистра 24 появляется нулевой уровень, запрешающий прохождение импульсов с генератора 23 на выходы формирователя 12, Считанные из накопителя 3 контрольные разряды также записываются в регистр 4 и поступают на блоки 9 и 10 для сравнения и формирования контрольных признаков.При исправности устройства на выходе 22 формируется признак достоверности, указывающий, что информацию из регистра 4 (выход 19)...
Интегральное запоминающее устройство
Номер патента: 731864
Опубликовано: 30.08.1986
Авторы: Кляус, Ковалевская, Черепов
МПК: G11C 11/40
Метки: запоминающее, интегральное
...2 образуется потенциальная яма. Однако перетекание заряда и" равновесной ИДП-емкости 8 под электроды 2 невозможно, так как в исходном состоянии потенциал электрода 9 равен нулю и между потенциальными ямами равновесной МДП-емкости 8 и электрода 2 существует потенциальный барьер для неосновных носителей заряда.Для перетекания заряда потенциаль -ный барьер под электродом 9 снижается путем подачи на электрод 9 отрицательного напряжения соответствующей амплитуды. После заполнения неосновными носителями потенциальнойямы под электродом 2 снимается напряжение с управляюшего электрода 9,Таким образом, под электродами 2 находится равновесный эаряд неосновныхносителей.Подобно описанному выше далее изпод электрода 2 заряд передается подэлектрод...
Оптоэлектронный элемент памяти
Номер патента: 797406
Опубликовано: 30.08.1986
Авторы: Ржанов, Синица, Черепов
МПК: G11C 11/42
Метки: оптоэлектронный, памяти, элемент
...элементе памяти, содержащем полупроводниковую подложку -типа проводимости и размещенный на подложке слой полупроводника и типа проводимости, в котором размещена запоминающая среда с располо.- женными в ней ь+ -областями стока и Это состояние высокой проводимости канала будет сохраняться длительное время, соответствующее времени жизни захваченных носителей заряда иа уровень захвата (прилипания), постепенно уменьшаясь за счет теплового выброса захваченных носителей заряда .и последующей их рекомбинации со свободными носителями заряда другоготипа, Очевидно, что длительность состояния открытого канала (состояния запоминания) будет больше,чем боль-:, ше ширина энергетической щели в полу"3 797406 4 лит производить спектральное...
Устройство для монтажа накруткой
Номер патента: 1254556
Опубликовано: 30.08.1986
Авторы: Костюков, Портнов, Сегаль
МПК: G11C 5/00
...продолжает подсчет тактовых импульсов. При поступлении на счетчик 7 М импульсов дешифратор 8 формирует на своем второмвыходе сигнал, поступающий на входодновибратора 4, выходной сигнал которого разрешает считывание следующего информационного кадра. Если между контактами, соответствующими адресам начала и конца одной и той же цепи связи, реальное соединение отсутствует, то отсутствует разрешаю" щий потенциал на носике исполнительФ ного механизма и на втором входе элемента И 6. Счетчик 7 прекратит счет импульсов, и разрешающий сигнал на втором выходе дешифратора 8 не возникает до тех пор, пока реальное соединение не будет выполнено, Следовательно, без реального выполнения требуемого соединения следующий информационный кадр в устройство...
Устройство для управления памятью
Номер патента: 1254557
Опубликовано: 30.08.1986
Авторы: Марков, Полин, Янкевич
МПК: G06F 9/00, G11C 7/00, G11C 8/16 ...
Метки: памятью
...второго счетчика 7 адреса, сигналы переполнения вырабатываютсяблоками 26 и 27 по сигналам толькотех разрядов счетчиков 6 и 7, которые оказываются логически подключенными к первым входам блоков 26 и 27упомянутым управляющим кодовым сигналом от входа 28 устройства,В предлагаемом примере по управляющему кодовому сигналу, соответствующему восьми регистрируемым процессам, блок 27 будет Формировать сигнал переполнения тогда, когда логические единицы установятся только в первых трех разрядах счетчика 7, Логические сигналы остальных старших разрядов счетчика 7 не будут влиять на работу блока 27, Э этом же случае сигнал переполнения будет. сформирован блоком 26 тогда, когда логические единицы установятся в 1,2(й) и (и) разрядах...
Источник опорного напряжения для оперативной памяти
Номер патента: 1254558
Опубликовано: 30.08.1986
Авторы: Ильюшенков, Макаров, Мещанов, Телицын
МПК: G11C 11/401, G11C 11/406
Метки: источник, оперативной, опорного, памяти
...К ьцгК+ К7(3) дцт = ц - ци - цро ф (4) К - крутизна транзисторов;ц - падение напряжения накрезисторах; где Схема предлагаемого источника опорного напряжения для входных буферов ИДП БИС содержит первый 1 и второй 2. резисторы К 1 и К 2 и первый 3 и второй 4 транзисторы, причем первый вывод первого резистора соединен с шиной 5 питания, первый вывод второго резистора - с общей шиной 6, сток и затвор первого транзистора соединен с вторым выводом первого резистора, исток второго транзистора - с вторым выводом второго резистора, исток первого транзистора соединен с затвором и стоком второго транзистора и образует выход 7 источника опорного напряжения.Предлагаемый источник опорного напряжения описывается системой ураннений; ц- ц - разность...
Магнитострикционный преобразователь для ферроакустического накопителя информации
Номер патента: 1254559
Опубликовано: 30.08.1986
Авторы: Баранникова, Есиков, Пафомов, Смирнов
МПК: G11C 11/14
Метки: информации, магнитострикционный, накопителя, ферроакустического
...и распространяются дальше от 20 суммирования с прямыми ультразвуковыми импульсами, возбуждаемыми подследующими обмотками 3 возбуждения,Число обмоток 3 возбуждениявыбранотаким, что на выходе магнитострикционного преобразователя формируетсяультразвуковой импульс с амплитудой,необходимой для записи информации вферроакустическом носителе информации. Частота последовательного по- ЗО явления импульсов на выходах элемента 8, соответствующих входам фор"мирователей 4, определяется отношением скорости распространенияультразвукового импульса в материал ле электропривода 1 и расстояниеммежду обмотками 3.Обратные ультразвуковые импульсыот обмоток 3 достигают обмотки 6, Врезультате обратного магнитоупругого 4 О эффекта в ней наводится ЭДС от...