Вариченко
Устройство для вычисления преобразования фурье-галуа
Номер патента: 1789992
Опубликовано: 23.01.1993
Авторы: Вариченко, Кодров
МПК: G06F 15/332
Метки: вычисления, преобразования, фурье-галуа
...Фурье-Галуа вычисления производятся по модулю целого числа, в данном случае по модулю числа М=2 Р, где р - простое число, то умножения на коэффициент представляют собой циклические сдвиги кодового слова. Реализовать умножения на коэффициент можно простой коммутацией входов и выходов умножителей,4. С выходов р умножителей 4 значения отсчетов хО): Щх(р - 1), умноженные соответственно на 2,2 ,2 Р поступают на информационные входы второй группы регистров 2 соответственно и на входы сумматора 5 р-разрядных чисел по модулю М=2 Р, Сумматор 5 р-разрядных чисел по модулю М=2 Рсостои из обычного сумматора р-разрядных чисел и р-разрядного сумматора, служащего для коррекции результатов суммирования по модулю М, В результате суммирования получаем...
Устройство тактовой синхронизации
Номер патента: 1758904
Опубликовано: 30.08.1992
Авторы: Буткевич, Вариченко, Кодров, Устрехов, Шульгин
Метки: синхронизации, тактовой
...формирователя 4 измерительных стробов, Фазовый компаратор 6 производит привязку фазы входного сигнала (фиг. 2 м) к фазе одного из сигналов с выходов мнагаатводной линии 3 задержки. Так как суммарная длительность измерительных стробав (фиг. 2,д-л), соответствующих М сдвинутых па фазе тактовых последовательностей, полученных путем задержки ат одного кварцевого генератора 2, перекрывает весь пе" риод входного сигнала, та, очевидно, что Фронт любого из импульсов входного сигнз 25 30 ф 5 40 4 Г 50 55 ла (фиг. 2, м) совпадает с одним из измерительных страбов (фиг. 2,д-л). Это совпадение зафиксируется фазовым компараторам 6(который, например. может быть выполнен в вгде набора из Й триггеров О-типа, на обьединенные тактовые входы которых...
Фазовый синхронизатор
Номер патента: 1739491
Опубликовано: 07.06.1992
Авторы: Буткевич, Вариченко, Кодров, Шульгин
МПК: H03K 5/135
Метки: синхронизатор, фазовый
...длительности достигается фиксацией импульсов, длительность которых достаточна для определения принимаемого бита информации ("Лог. 1" или "Лог, 0"), Это осуществляется путем введения необходимой задержки во времени на выводтактирующего импульса, которая равна где т - длительность импульса в тактовойпоследовательности одной фазы;1 - количество т, пропорциональноедлительности импульса, достаточной для устойчивого чтения бита информации,Величина К для различных частот входных данных определяется экспериментально (обычно, К = и/2, где и - количествоиспользуемых многофазных тактовых последовательностей при длительности сходных передаваемых импульсов 1= и г).Этим обусловлено и введение второйгруппы из и элементов И, и триггеров О-типа и...
Цифровой интерполяционный фильтр
Номер патента: 1728962
Опубликовано: 23.04.1992
Авторы: Вариченко, Дэдышин, Поповыч, Раков, Устрехов
МПК: G06F 15/353, H03H 17/04
Метки: интерполяционный, фильтр, цифровой
...частоты производятся следующие операции:коммутация нулевых разрядов х(п-) входных данных в блоке 2 коммутации; запись врегистр 3 данных с выхода блока 2 коммутации, сформированных в предыдущем такте;запись в регистр 5 значения частичной суммы, сформированного на выходах блока 4 в 64 комбинации сумм шести коэффициентов фильтра п 1 в соответствующей частичной сумме. По значению, поступающему на вход младших разрядов адреса блока 4 во втором периоде тактовой частоты, производится В середине пятого периода тактовой частоты на выходе 15.5 - . 1 р. блока 12 устанавливается единичный сигнал, которыйпереводит регистры 1 о" 12 з в режим сдвигаразрядов данных влево (в сторону младшихразрядов). Сдвиг производится по приходуфронта импульсов...
Устройство выделения сигнала кадровой синхронизации
Номер патента: 1704290
Опубликовано: 07.01.1992
Авторы: Буткевич, Вариченко, Кодров, Устрехов, Шульгин
МПК: H04N 5/08
Метки: выделения, кадровой, сигнала, синхронизации
...1:.т к поя)л ги 0на Выходе четвертого .-;.емента И В 1:ЛО 4 СоущЕСТЕЛяс.гся агаЛИЗ 1 ЕКущего состоя;я Выходов р:- стра 1 согласно )гРгав 11 ЕНИЮу = /а Ях);/х/а Я)з/ х /азГ ",//аЗ)2/,гдеу-логический сиг 11 ал на ьхоечс 1 вертого элемента И 9. 3". 1 О С В и еч 1 ае тся о,) н агру Яке ие поСгЕДа. аЕЛ 1 ГТ 4 С лаг. Ч "т РСХ С,ХРОС. ЛО СГСт.: С Гва Ч: Хра 141 а КВДГг.)В,С , Ч 1;Сггт.Ет ЧС:"Ог,: 1,Гцк СТрК, а ден , ра . р 7 о."г-ружггват (и) :о,г;у сч.тчи:а 1. 1 сгл.:г 1 В);10 г., 1:ОГ,", сУ 11 а.ь 51 ДЛИТГ Л НОГТ ПР 1151. СТ,)ак РЛЛНЭ;"г 1 Г 1 ревы)ает длитег Ость кад "р 51 -тсл С гна 1 С 1,. /.Ода дж грГ)1, г гсЭЗ,)ЕгПгс Г П)ЬХО.".ДЕ 1.Е 1. ЕгХОД ует Г;й)Ва Чогг а порвьй1 с зн,1 1 с 1 ала с,Х(да че ГВ.ОТО"ЛС 110 г Га И, ЯВЛЯ)1 Гг. я Прхэ...
Устройство для умножения двух чисел
Номер патента: 1667059
Опубликовано: 30.07.1991
Авторы: Вариченко, Кодров
МПК: G06F 7/52
...26 поступает мультиплексоры 30, 31 переключаются в пона вход адреса разрядного мультиплексора ложение, обеспечивающее поступление 16. что поиводит к появлению на выходах сигналов с входов Ь, Ь блока на входы Ь 1 , Ь блока сигналов "0". "1" на выходе 30 первого слагаемого третьего и - разрядного элементаИ 21 являетсятакжесигналомкор- сумматора 32 и сигналов "0" - на входы рекции по старшим разрядам на выходе 1 второго слагаемого и - разрядного сумблока, При этом на выходе ц блока форми- матора 31. П ри "О" на входе К блока руется сигнал блокировки по нулю в виде п - разрядные мультиплексоры 30, 31 пе- "1",При "1" на одном из входов а+1 или Ьл+1 35 реключаются в положение, обеспечиваю- (например Оа + - 1, Оь =О, т. е. при щее поступление...
Устройство для вычисления преобразования фурье-галуа
Номер патента: 1665385
Опубликовано: 23.07.1991
Авторы: Вариченко, Кодров, Устрехов
МПК: G06F 17/14
Метки: вычисления, преобразования, фурье-галуа
...приводит к появлению на инфор-.мационном выходе 31 устройства последнего коэффициента Х(0) ППФ Г первой входной последовательности.2 Р-й тактовый импульс приводит к записи Р-го отсчета х(Р - 1) следующей входной последовательности и началу вычисления коэффициентов ППФГ, которое производится аналогично.Вычисление ППФГ может продолжаться в реальном времени, так как коммутатор 10 не переключается, заблокированный че ся первым триггером 18 (лог, "1" на прямом выходе). Данные с выходов первой группы из Р-регистров 11.111.Р через коммутаторы 17.117.Р и умножители 19,119,Р 15 на коэффициент поступают на О-входыгруппы из Р регистров 15 115.Р, Р-й импульс выхода элемента 7 задержки записывает во вторую группу из Р регистров 15.1, 15.Р данные с их...
Устройство для вычисления преобразования фурье галуа
Номер патента: 1645966
Опубликовано: 30.04.1991
Авторы: Вариченко, Дробенко, Кодров
МПК: G06F 15/332
Метки: вычисления, галуа, преобразования, фурье
...М=Р2 -1. СумматРор 5 Р-разрядных чисел по модулю М=2 -1 состоит из обычного сумматора Р-разрядных чисел и Р- разрядного сумматора, служащего для коррекции результата суммирования по модулю М, В результате суммирования получаем спектральный коэффициент Б(Р). Следующий (Р)-й или снова первый тактовый импульс приводит к появлению уровня " 1" на первом выходесдвигового регистра 8, включению йБ- триггера 6, соединению вторых инфор" мационных входов коммутаторов 3 с их выходами, записи первого отсчета новой входной последовательности в первьо 1 регистр первой группы регистров 1 и записи результатов умножения предыдущего такта во вторую группурегистров 2, С выходов второй группырегистров 2 через коммутаторы 3 результаты первого умножения снова...
Устройство для обработки цифровых изображений
Номер патента: 1636848
Опубликовано: 23.03.1991
Авторы: Вариченко, Дедишин
МПК: G06F 15/353, G06F 15/66
Метки: изображений, цифровых
...на пересечении первой строки и второ го стол бца матрицы исходно го изображения) во время третьего периода тактовой частоты через вход мультиплексора 3 поступает на выход устройства. Зто значение является значением третьего элемента первой строки выходной матрицы. Одновременно на выходе блока интерполяции формируется значение нового проинтерполированйого отсчета, которое в четвертом периоде тактовой частоты через мультиплексор 3 передается на выход устройства и является значением четвертого элемента первой строки выходной матрицы.Формирование последующих элементов первой строки выходной матрицы производится подобным образом. С приходом 551-го импульса тактовой частоты на выходе триггера 29 происходит переход из состояния...
Цифровой фильтр
Номер патента: 1635251
Опубликовано: 15.03.1991
Авторы: Вариченко, Кодров
МПК: H03H 17/00
...К)р Р ) где и - разрядность счетчика,К - постоянное число, пропорциональное величине задержкиР - частота генератора 7 тактоВЫХ ИМПУЛЬСОВ.При достижении счетчиком 8 числа К на его выходе формируется импульс лог. "1"), который поступает на тактовый вход Р-триггера 9 и переключает его в состояние, соответствующее уровню сигнала на его информационном входе.Таким Образом, на выходе цифровог фильтра формируются задержанные сигналы, соответствующие импульсам видеосигнала на его входе.При появлении помехи(импульса в паузе видеосигнала или врезки при наличии видеосигнала) длительностьюна выходе элементов И 2 или 3 (в первом случае - на выходе элемента И 2, во втором случае - на выходе элемента И 3) формируется сигнал дог. "1", который через...
Устройство для вычисления преобразования фурье-галуа
Номер патента: 1631554
Опубликовано: 28.02.1991
Автор: Вариченко
МПК: G06F 15/332
Метки: вычисления, преобразования, фурье-галуа
...Б (3) Я (2 Р) подвергаются дво/ 40 ично-разрядной инверсии,5) вычисляется сумма, в результате чего получаются остальные Р/2 коээффициентов. Б(0) + Я(1) = Я(1), Я (2) + Я (3) = Я(3) Ру Я (2 Р 2) + + БУ(2 Р) = Б(2 Р).Устройство для вычисления преобразования Фурье-Галуа работает следующим образом,Отсчеты цифрового сигнала х(п)(и = О, М), И = 2 Р, х(п) ЕЕ Рк = (01Г .1-11 ) поступаютна вход 2 устройства и в соответствии с (4) последовательно записываются в регистр 5 (фиг.4) .Перед началом работы все регистры обнуляются подачей сигнала на входы 4, 4, 4 й. Входные данныесопровождаются стробом СС выхода регистра 5 отсчет сигнала поступает на один из входов сумматора 6.Этот сумматор реализует сумму помодулю М. Для этого его выход переноса...
Процессор обработки изображений
Номер патента: 1532949
Опубликовано: 30.12.1989
Авторы: Вариченко, Вишневский, Дедишин, Лапшинов, Попович, Раков, Сварчевский, Томин, Тывонюк, Яковлев
МПК: G06T 1/20
Метки: изображений, процессор
...Х дальнейшие действия в блоке ах +Ь в данном такте работы процессо ра не производятся.При записи операнда У производится его умножение на ранее записанный операнд Х в блоке 28 умножения. Получаемое 16-разрядное произведение 30 дополняется н старших разрядах нулевыми значениями. Вход 391 эадает - является ли умножение умножением чисел со знаком или без знака.Получаемое таким образом в блоке ,умножения 20-разрядное слово посту,пает на вход коммутатора 30. На этот ,же коммутатор поступают 20-битовыеданные с входа 37 блока ах + Ь. Вход 39, определяет какое из этих 40 двух чисел подается на вход нторого слагаемого арифметико-логического 33 блока. На вход первого слагаемого этого блока поступает число с выхода. У 1 регистра 36, записанное в...
Устройство для спектрального анализа сигналов
Номер патента: 1513474
Опубликовано: 07.10.1989
Автор: Вариченко
МПК: G01R 23/00, G06F 17/14
Метки: анализа, сигналов, спектрального
...нулевое кодовое слово после обнуления, которое подается на адресные входы ПЗУ 11 и выбирает из него коэффициент учета спектрального окна а , на которое умножается содержимое регистра 13.После окончания второго импульса строба содержимое счетчика 10 увеличивается на единицу, из ПЗУ 11 выбирается следующий коэффициент, на который умножается отсчет Х,(1), записанньй в регистр 13 с приходом второго импульса сигнала, подаваемого на вход 18. Далее процесс повторяется и каждый отсчет сигнала Х (и) умножается на соответствующие отсчеты а Умноженные отсчеты сигнала Х,(п) назаписываются с приходом импульсов на вход 22 регистра 29 (фиг. 4 и 13), которые сдвинуты вправо по отношению к импульсам на время работы блока 2. После срабатывания...
Устройство для определения квантилей распределения
Номер патента: 1481797
Опубликовано: 23.05.1989
Авторы: Вариченко, Вишневский, Дедишин, Корнейчук, Марковский, Раков, Томин, Широчин
МПК: G06F 17/18
Метки: квантилей, распределения
...кода, записанного в регистре 7, то на выходе компаратора 6 формируется нулевой сигнал, если меньше или равен - то единичный.В случае появления единичного сигнала на выходе компаратора 6 следующий импульс генератора 12 импульсов проходит через элемент И 8 и те элементы И блока 3, на информационных входах которых присутствует единичный сигнал, и устанавливает в единицу соответствующие триггеры блока 4. В случае нулевого сигнала этого не происходит. В обоих случаях импульс генератора 12 импульсов вызывает сдвиг регистра 11 маски и регистра 16 регистра 9 последовательного приближения, при котором на информационный вход регистра 16 подается нулевой сигнал с триггера 15, сброшенного предыдущим импульсом генератора 12 импульсов. При этом в5...
Цифровой фильтр
Номер патента: 1474676
Опубликовано: 23.04.1989
Авторы: Вариченко, Корнейчук, Марковский, Раков, Савич, Томин, Яблуновский
МПК: G06F 17/17, G06F 17/18
...второй группы 4 нулями отмечаются слова, меньшие К (ХХ ),а в триггерах первой группы 3 единицами отмечаются слова, большиеьК;(Х, ,Х,).П р и м е р 1. Работа фильтра врежиме вычисления порядковых статистик,Пусть в блоке 1 памяти, хранятся 455 4-разрядных чисел (п=5, ш=4)1010100100101101 500101,а в регистре б записан дополнительный код номера порядковой статистики (1=(п+1)./2=3)101, т.е. вычисляется55 медиана текущих отсчетов входного сигнала. Тогда работа цифрового фильтра в режиме медианной Фильтрации иллюстрируется табл.1,Таким образом, при р= 1 на выходе фильтра устанавливается результат К = 1001.В режиме выполнения операции скользящего среднего на вход 24 фильтра поступает нулевой сигнал, что не препятствует записи информации в...
Запоминающее устройство изображений
Номер патента: 1456969
Опубликовано: 07.02.1989
Авторы: Вариченко, Дедишин, Лапшинов, Ничай, Томин, Якушев
МПК: G06T 1/60, G11C 19/00
Метки: запоминающее, изображений
...задаваемые устройству извне, в зависимости отсигнала на первом входе. блока 1 используются как адреса строк (или столбцов), а двухразрядные адреса, формируемые в блоке, используются как адреса столбцов (или строк) соответственно.Яа фиг. 2 приведен пример вертикальной траектории.Двухразрядные адреса, задаваемые блоком, используются как номера . строк от первой (нулевой) до четвертой (третьей), двухраэрядные адреса, задаваемые извне, используются как номера столбцов: второй (первый), первый (нулевой), второй (первый), первый (нулевой).При размещении фрагмента, не совпадающем с разбиением матрицы памяти на блоки (Фиг. 3), при передаче происходит искажение траектории, т,е. первый элемент передается не на первую шину и т.д. Для...
Способ обнаружения течей
Номер патента: 1402820
Опубликовано: 15.06.1988
Авторы: Вариченко, Зайцев, Кочанов, Мельников
МПК: G01M 3/20
Метки: обнаружения, течей
...наличие течей в изделии. Предварительное вакуумирование полости замкнутых изделий обеспечивает раскрытие течей и повышает проникающую способность индикаторного вещества вследствие создаваемого перепада давлений на стенки изделия.Кроме того, данный способ обнаружениятечей применим для криогенных сосудов, работающих на криогенной жидкости 1 например, жидкий гелий) контакт которой с атмосферным воздухом при комнатной температуре недопустим. Испытуемый криогенный сосуд подвергают обычной для него вакуумной откачке. Затем стенки внутренней полости сосуда смачивают индикаторным вещест вом и заливают криогенной жидкостью. После охлаждения испытуемый криогенный сосуд развакуумируют и извлекают для отогрева на атмосферный воздух. Наличие...
Камера высокого давления и способ ее изготовления
Номер патента: 1391696
Опубликовано: 30.04.1988
Авторы: Вариченко, Зайцев, Стельмах, Ткачев, Челядинский
МПК: B01J 3/06
Метки: высокого, давления, камера
...Возниккщая в зоне контейнерд В результдтбольшого давления. Рассчи)нное ио кдлибровочныл 1,1 анным давление, развиваемое В этих зонах, составляет 2 Мбар.Ц, саботосиосооность клры высокого ддвлс ция цндрл идгся ири использовании др 7 Нх тинов ИОНОВ, Нокольку ири Высокоэнергетичной имплантации, как ццкдзывают расчеты, ионы цриобретак)т достд)очнукэ энергию для внедрения в кристдллическук оболочку и обеспечения формирования разупорядоченной области кцнтейнсра.В процессах высокцэнергетичной иццш)йимплантации в кристаллы в отличие от традиционных низкоэнергетичных режимов ицн- НОГО Г 1( ГИ РОВ(3 НИ Я НСРЗ ВНЦМС РНЦ(. Р 3 СИ Р(;1(гг 1(.- ние имцлантировзцных ионов по глубине образца несущес)венно, и эта Особс нность высоких энергий я(ляется...
Устройство для формирования гистограммы случайных чисел
Номер патента: 1388901
Опубликовано: 15.04.1988
Авторы: Вариченко, Корнейчук, Марковский, Томин, Яковлев
МПК: G06F 17/18
Метки: гистограммы, случайных, формирования, чисел
...нж входыадреса считывания последнего поступает с выходов группы 2 элементов Иразрядный код числа У с обнуленными двумя младшими разрядами, а наинформационные входы (маскирования) -код 0001 с регистра 3 маски (указанный код соответствует маскирова-нию младшего разряда). Если в результате опроса блока 1 ассоциативнойпамяти на его выходах появится хотябы один сигнал, то множество Я найдено (соответственно поступает единичный сигнал на вход 22 блока 21 управления). В противном случае вновьповторяется описанный цикл, включаю0 1 2 3 11100110(230) 11001000(200) 10010110(150) 01100100(100) 00000000(000) Пусть очередное поступившее на вхо,цы 11 число (У) равно 211 (11010011). Тогда опрос блока 1 осуществляется в соответствии с таблицей; В режиме...
Устройство для умножения по модулю м=2 -1
Номер патента: 1383339
Опубликовано: 23.03.1988
Автор: Вариченко
МПК: G06F 7/49
...для 2, = Е 7 можно записать соответствие: 0 О, 1- 1,2 2,3-е"3, 4- -3, 5 -2, 6 -1. В двоичной системе счисления эти числа можно представить трехразрядными двоич ными числами: -001 = 11 0 =. 6; -010 =101 = 5; -011 = 100 = 4, значит ум" ножение можно проводить по следующему выражению:а Ъ (тао 1 М) = (а Ь) (тос М), (1) с помощью блока 6 и корректируются блоком 7, на выходах 17, 17 17 которого формируются разряды сло. ва суммы частичных произведений. С этих выходов прямое значение слова суммы частичных произведений поступает на первые входы коммутатора 8, Кроме того, слово суммы частичных произведений инвертируется с помощью элементов НЕ 10 10 , , 10и подается на вторые входы коммутатора 8. Управляется последний с помощью того же...
Устройство для цифровой фильтрации
Номер патента: 1363249
Опубликовано: 30.12.1987
Авторы: Вариченко, Попович, Раков
МПК: G06F 15/353
Метки: фильтрации, цифровой
...навыходе переноса сумматора 1 можетпоявиться сигнал логической единицы.Так как вес переноса равен 2 Р, что 40совпадает с единицей по модулю 2 -1,то выход переноса сумматора 1 связанс его входом переноса, Появившийсяперенос прибавляется к результатусуммы сумматора, 1, Таким образом, на 45выходах суммы сумматора 1 имеем число (1) = Х(1) - Х(1 - й) по модулю2 Р, которое поступает на входы сум"маторов 3 первой группы. Я 1) = П(1) + ( в ) 2 1(1 - 1),На выходе элемента 4 задержки перед началом 1-го такта имеем отсчет7(1-1). Он передается на второй входсумматора 3 с коэффициентом (-1) 2 ,Знак минус в случае нечетного ш обеспечивается передачей инверсных выходов ш-го элемента 4 задержки (т,евыходов элементов НЕ 20).умножитель 5 формирует 2...
Устройство для цифровой фильтрации
Номер патента: 1363248
Опубликовано: 30.12.1987
Авторы: Вариченко, Попович, Раков
МПК: G06F 17/17, H03H 17/00
Метки: фильтрации, цифровой
...в виде р-разрядного обратного кода.25Устройство для цифровой фильтрации работает следующим образом. Перед началом работы производится сброс в нуль входного элемента 5 З 0 задержки, первого 2 и второго 3 зле ментов задержки, элементов 18;19 и 20 .задержки соответственно первой, второй и третьей групп элементов задержки (фиг.б), т.е. принимается, чтоХ(-а)=Х(-1+1)=Х(-а+2) = 35= = (-1 ) =О. 1-й (1=0, 1, 2, ) такт работы устройства начинается с 40приходом на его вход 13 отсчетаХ(1). Далее происходит последовательное срабатывание комбинационныхсхем от входа 13 к выходу 17 устройства. В процессе срабатывания комбинационных схем никакой записи информации в элементы 2,3,5,18,19,20 задержки не происходит. На входы соответствующих...
Устройство для вычисления цифровой свертки
Номер патента: 1354205
Опубликовано: 23.11.1987
Авторы: Вакульский, Вариченко
МПК: G06F 17/14
Метки: вычисления, свертки, цифровой
...для модуля Г, определенного как где Г равен тем .из Р определенныхв разложении М, для которых выполняК нч К ЩГКЭ,Г К2 тпоЛ 1= м нв ф К 0 0О 0 К 0О 0 0 КО 25 =0 (щостР) . О0 0К Я 1(щойМ) . если 3 135 ется условие И(Г) (для четного М необходимо уточнить условия выбора корня Е).Отсюда следует, что и щойР=О или и =1 Гпюс 1 М, 2=1,И.Приведем матрицу 0 к диагональной по модулю М. Для этого умножим (4) на К такое, что К=ПР , где Рз - простые числа из разложения М, для которьж не выполняется условие И(Р - -1) и которые не входят во все и 2=1,И.Имеем: Значит, К у, =(К у; ц )щос 1 М, т.=О,В.Так как К М, обратный элемент К щодМне существует, что не позволяет однозначно восстановить значениеу, Оно может отличаться от ущ навеличину, кратную Рпюс 1...
Ассоциативное запоминающее устройство
Номер патента: 1314386
Опубликовано: 30.05.1987
Авторы: Вариченко, Корнейчук, Марковский, Новиков, Раков, Смирнов, Томин, Тучин
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...этого свыходов 11, 13, 14, 15 подается се-рия сигналов единичного уровня науправляющие входы соответственно регистра 3 опроса, накопителей 2, блоков 5 постоянной памяти, сумматоров 6.В результате происходит последовательная выборка из накопителей 2 и регистра 3 опроса всех разрядных срезов К частей слов массива-аргументаи признака опроса соответственно,Разрядные срезЫчастей всех слов поступают из накопителя 2 на первые входы соответствующих элементов НЕРАВНО-ЗНАЧНОСТЬ 4, на вторые входы которых 30поступают с выходов, регистра 3 опроса потенциалы соответствующих разрядов каждой из 1 частей признака опроса.Сигналы несовпадения значений разрядов д-тых частей (1=1,к) чисел с соответствующими разрядами признака опроса на выходах 1.-тых...
Устройство для вычисления преобразования фурье-галуа и свертки
Номер патента: 1295415
Опубликовано: 07.03.1987
Авторы: Вариченко, Дедишин, Раков, Сварчевский
МПК: G06F 17/14
Метки: вычисления, преобразования, свертки, фурье-галуа
...входу второго вычислительного блока и к синхровходу блока накапливающих сумматоров, причем информационный вход блока памяти является вторым информационным входом устройства, при этом блок управления содержит узел выбора режима, два синхронизатора вычислительных блоков, узел памяти адресов, синхронизатор умножителей, синхронизатор накапливающих суммато-. ров и три элемента ИЛИ, причем первый, второй и третий входы узла выбора режима являются соответственно входом начальной установки, входом запуска и тактовым входом устройства, первый и третий выходы узла выбора режима подключены соответственно к первому и второму входам первого элемента ИЛИ, выход которого подключен к входу первого синхронизатора вычислительного блока, первый,...
Ассоциативное запоминающее устройство
Номер патента: 1256098
Опубликовано: 07.09.1986
Авторы: Алексеенко, Вариченко, Корнейчук, Марковский, Раков, Томин, Усиков
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...фиксируется в регистре 3,Если числа, точно совпадающие с заданным в накопителе 1 нет, то формируется сигнал нулевого уровня с выхода элемента ИЛИ 4. Среди группы элементов И 6 открыт только элемент И, соответствующий младшему разряду так что на блок 31 сравнения подается сигнал, соответствующий значению младшего разряда заданного числа.Соответственно, на прямом выходе блока 31 формируется сигнал, соответствующий значению младшего разряда заданного числа (при поиске ближайшего меньшего) и сигнал, инверсный значению младшего разряда (при поиске ближайшего большего). Рассмотрим случай поиска ближайшего большего.1Если младший разряд заданного числа равен нулю, то на прямом выходе блока 31 формируется сигнал единичного уровня, который...
Матричное устройство для умножения чисел по модулю 2 -1
Номер патента: 1254471
Опубликовано: 30.08.1986
Авторы: Вариченко, Гречникова, Новиков, Попович, Томин
МПК: G06F 7/49
Метки: матричное, модулю, умножения, чисел
...с 4 линеек в четвертой группелинеек задается выражением с,Г и - с - с, - с= ----- - -- ит, д,350Число Е групп линеек выбираетсятаким образом, чтобы после прохождения Е группы образовалось два слова,которые являются выходными словами0 и Ч блока 2,55Результирующие слова П и Ч складываются с помощью и-разрядного сумматора 3. Если перенос при сложении не возникает, то на выходах всех элементовИ 5 в нулевые значения. На выходысумматоров 6 по модулю два пропускается код с выходов блока 4 коррекциирезультата, В случае, когда хотя быодин из разрядов суммы на выходахсумматора 3 отличен от единицы, навыходе элемента 9 И-НЕ логическаяединица, и полученная сумма проходитна выходы элементов И 10 и далее на,выходы устройства.В случае равенства всех...
Устройство для умножения двух чисел
Номер патента: 1244662
Опубликовано: 15.07.1986
Авторы: Вариченко, Вишневский, Попович, Томин
МПК: G06F 7/52
...переноса сумматора 10 также равен 1101, на выходахэлементов И группы 12 - логическиенули. На всех выходах суммы сумматора 10 - логические единицы, Блок 11преобразует слово 111 в словон разрядов 00С, которое проходит на выходып разрядов30устройства. иЯ ) 2 -1. Сигнал переноса сумма-тора 10 равен логической "1", его необходимо прибавить в младший раз - ряд полученного слова сумм ЬББ Я . Так как слагаемые на входах сумматора, 10 не больше 2" -1, то результат Б (с учетом переноса Р) не больше 2 -2. Тогда слово сумм не больше 2 -2, т.е. хотя бы один его разряд равен,"011, и оно пропускается через блок 11 на первые входы сумматоров по модулю два группы 13; 1-й элемент И (х=11 , и) группы 12 формирует перенос в (1+1)-й разряд при...
Цифровой преобразователь координат
Номер патента: 1242937
Опубликовано: 07.07.1986
Авторы: Вариченко, Жабин, Корнейчук, Макаров, Раков, Тарасенко, Ткаченко
МПК: G06F 7/548
...сумматора вто 7 рой группы, т.е. величина г, = 2 г2 у) - (х) ), на вторые входы - величина х,Таким образом, на выходах второго сумматора второй группы формируется значение г = г, - а х2 1 1 На первые входы второго сумматора первой группы поступает эначечие х, на вторые .входы - сдвинутое на один разряд в сторону старших разрядов значение г, (или, что то же самое, сдвинутое на два разряда значение г ). На выходах второго сумматора первой группы формируется величина х = х+ а 2 . г . Операции в 7 -х сумматорах второй группы (.=21 выполняются аналогично операции во втором сумматоре второй г руппы,Каждый 7 -й сумматор первой группы (1=21 работает аналогично второму сумматору первой группы, однакона его входы с выходов (.-1)-госумматора...
Устройство для вычисления преобразования фурье-галуа
Номер патента: 1218396
Опубликовано: 15.03.1986
Авторы: Вариченко, Раков, Сварчевский
МПК: G06F 17/14
Метки: вычисления, преобразования, фурье-галуа
...собой циклические сдвиги кодового слова, Реализовать умножение на коэффициенте по модулю М = 2можно простой коммутацией проводов, С вьходов Р блоков 4 значения отсчетов х(б) х(р), умноженные соответственноо р на 2 , 2 2. , поступают на Р регистров 1 соответственно, где запоминаются. Кроме того, данные с 55 выходов Р блоков 4 поступают на входы сумматора 5 Р -разрядных чиселР 1по модулю М = 2 . В результате 196 2суммирования получаем спектральный коэффициент (Р -), Сумматор 5 Р -раз рядных чисел по модулю М = 2 состоит из обычного сумматора р-разрядных чисел и р-разрядного сумматора, служащего для коррекции результата суммирования по модулю М. Разряды, вышедшие за пределы р-разрядной сетки, суммируются с младшими. Возможный...