G11C — Запоминающие устройства статического типа

Страница 118

Запоминающее устройство

Загрузка...

Номер патента: 752492

Опубликовано: 30.07.1980

Автор: Шахнин

МПК: G11C 23/00

Метки: запоминающее

...с ним зубчатой передачей.На чертеже изображена кинематическая схема запоминающего устройства.устройство содержит валы 1, 2. и 3, барабан 4, металлические элементы ,цевки) 5, звездочки 6, 7, шестерни 8 и 9, преобразователь 10. Устройство работает следующим образом.На барабане 4, жестко закрепленномна валу 1, устанавливаются металлические элементы (цевки) 5 с левойи с правой стороны, которые при вращении вала 1 поочередно (в соответствии с программой) входят в зацепление со звездочками 6 и 7 и поворачивают валы " или 3 на угол, определяемый передаточным отношением этихцевочных передач и модулем зацепления. При вращении вала 3 движение передается валу 2 через шестеренчатуюпару 8 и 9, На валу 2 укреплен преобразователь, например, ротор...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 752493

Опубликовано: 30.07.1980

Авторы: Алякринский, Ермина, Коншин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...генератор 3 непрерывно генерирует прямоугольные импульсы со скважностью, равной двум (Фиг. 2 а). Эти импульсы поступают во второй вход триггера 4, который под действием заднего фронта импульса от задающего генератора 3 устанавливается в состояние "1" (Фиг. 2 в), Импульс с выхода триггера 4 запускает генератор 5 линейно изменяющегося напряжения (фиг. 2 б). Напряжение с выхода генератора 5 линейно изменяющегося напряжения поступает на второй вход элемента б сравнения, на первый вход которого подается напряжение с конденсатора 2. Пока напряжение на конденсаторе 2 О больше напряжения на выходе генератора 5 линейно изменяющегося напряжения, на ныходе элемента б сравнения имеется высокий положительный потенциал (Фиг. 2 г) . Как только...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 752494

Опубликовано: 30.07.1980

Авторы: Карпов, Певзнер

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...выходами пятого и шестого ключей,входы пятого и шестого ключей соединены соответственно с выходами буферных каскадов, третий вывод потенциометра через второй пассивный элемент соединен с инвертирующим входомоперационного усилителя.На фиг. 1 представлена блок-схемааналогового запоминающего устройства;на фиг. 2 - временная диаграмма управления ключами.Устройство содержит операционныйусилитель 1, первый пассивный элемент 2, ключи 3-8, накопительныеэлементы, например конденсаторы 9 и10, буферные каскады 11 и 12, второйпассивный элемент 13, третий пассивный элемент, например потенциометр14, выходной каскад 15.Устройство работает следующим образом.В моменты времени с , си с 6 гроисходит переключениеключей 3-8 (фиг.2). В моменты...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 752495

Опубликовано: 30.07.1980

Авторы: Дзибалов, Копотилов, Литвиненко, Лукьянов, Щербак

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...первым входом третьего ключа, другой вывод первого пассивного элемента соединен со входом третьего усилителя и выходом третьего ключа, второй вход которого соединен с первым выводом второго пассивного элемента, второй вывод второго пассивного элемента подключен к его третьему выводу и шине нулевого потенциала, второй вход третьего ключа соединен с первым входомчетвертого ключа, второй вход которого соединен со входом устройства.выход четвертого ключа соединен совходом первого усилителя,5 На чертеже изображена функциональная схема предложенного устройства.Оно содержит усилители 1, 2 и 3,ключи 4-7, накопительный элемент,О например конденсатор 8, первый пассивный элемент 9, второй пассивныйэлемент 10, динамический корректор11 нулевого...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 752496

Опубликовано: 30.07.1980

Авторы: Афанасьев, Иванова, Калугин, Лачугин, Овчеренко, Соболев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...ЭДС коммутации.Поставленная цель достигается тем, что в известное аналоговое запоминающее устройство, содержащее операцпонньш усилитель с конденсатором в цепи обратной связи, делитель напряжения, подключенный к источнику входного сигнала и к выходу операционного усилителя, инвертирующий вход которого через ключ соединен со средней точкой делителя напряжения, второй конденсатор, включенный между нецнвертирующим входом и общей точкой, второй ключ, подключенный выходом к неинвертирующему входу, введен резистор, включенный между входом второго ключа и шиной нулевого потенциала.На чертеже представлена функциональЗаказ 1454/14 Изд.393 Тираж 673 ПодписноеНПО Поиск Государственного комитета СССР по делам изобретений и открытий113035,...

Устройство для контроля памяти

Загрузка...

Номер патента: 752497

Опубликовано: 30.07.1980

Авторы: Беляков, Журавлев

МПК: G11C 29/00

Метки: памяти

...с выхода схемы 4 сравнения свидетельствует о том, что данный вариант коммутации эталонного слова, записываемого в накопитель 1 до дефектного слова, а, следовательно и данный код коммутации, не обеспечивает согласования дефектов с информацией по этому адресу. 5 10 15 20 25 30 35 40 45 50 дов. 55 60 режим согласования. По сигналу бЛока 5 управления блок 8 Формирования адресов, начиная с адреса неисправного слова, обеспечивает перебор адресов. 65 По сигналу несовпадения, поступающему на первый управляющий вход первого накопителя б, в нем фиксируются неприемлемые коды коммутации путем занесения единичной информации по адресам, определяемым этими кодами, при этом анализируемый текущий код коммутации поступает с выхода генератора 10...

Устройство для защиты блоков памяти

Загрузка...

Номер патента: 752498

Опубликовано: 30.07.1980

Авторы: Бобов, Обухович, Семавин

МПК: G11C 29/00

Метки: блоков, защиты, памяти

...ячейке памяти разрешендопуск, то на вход этого элемента5 И подается разрешающий сигнал с соответствующего триггера 4. Элемент5 И срабатывает и через элемент 8 ИЛИоткрывает элемент 7 И, а также запускает датчик б времени. Датчик б времени формирует временной интервал, втечение которого разрешается допуск кзапрашиваемой ячейке памятиЭтотсигнал через открытый элемент 7 И поступает в блок 1 регистрации, выдающий сигнал разрешения допуска в течение сформированного интервала времени.В случае, если в процессе выполнения программы вышли из строя одна илинесколько ячеек из защищаемой областипамяти, то по входной шине 11 на дополнительный дешифратор 10 поступаютадреса неисправных ячеек, Дешифратор10 вырабатывает соответствующий сигнал,...

Устройство для контроля памяти

Загрузка...

Номер патента: 752499

Опубликовано: 30.07.1980

Автор: Шевченко

МПК: G11C 29/00

Метки: памяти

...Формирователя 1 ишестому выходу блока 3, а выход соединен с одним из входов элемента 7 И,другой вход которого соединен с выходом элемента б НЕ и третьим входомФормирователя 12, Выходы элементов 7и 5 И подключены к другим входамкоьвутатора 8,Устройство работает следующим образом,Перед контролем динамического оперативного запоминающего устройства в Формирователе 1 производится установка периода следования тактов регенерации 1ТР40 45 50 55 60 Разрешающий сигнал с выхода элемента б НЕ поступает на блок 12 формирования сигналов записи и чтения и этот блок выдает на выход устройства сигнал чтения, по которому в выбранной строке или столбце проверяемой памяти регенерируется содержимое запоминающих ячеек, После окончания такта регенерации...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 752500

Опубликовано: 30.07.1980

Авторы: Гарбузов, Огнев, Сарычев, Шамаев

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...2 контрольных разрядов Хэмминга, входным формирователям. 7 четности, накопителю 1, а также выходов формирователей 2 и 7 к входам накопителя 1 и выходов накопителя 1 к входам формирователей 4 проверочного слова и выходных формирователей8 четности. Здесь обозначены разряды чисел БП 1 БП 8, хранящихся в соотвев 0фствуюших .блоках накопителя 1, дополнительный контрольный разряд Хэмминга СО, контрольные разряды Хэмминга С 4 -С 6, контрольные разряды С 1СЗ,образуемые входными формирователями 7четности, информационные разряды 125 (столбцы Н-матрицы), дополнительный разряд проверочного слова 80и разряды проверочного слова б 4 ЭЗ,образуемые формирователями 4, разряды проверочного слова 5153, образуемые выходными фор мирователя ми 8...

Устройство для коррекции информации в блоке постоянной памяти

Загрузка...

Номер патента: 752501

Опубликовано: 30.07.1980

Авторы: Каткова, Мхатришвили, Фокин

МПК: G11C 29/00

Метки: блоке, информации, коррекции, памяти, постоянной

...такжекоммутатор 7, дополнительный элемент 8ИЛИ и элементы 9 ИЛИ,нами и выходами первого блока 1 памяти, а выходы - соответственно со входами элементов 9 ИЛИ, выходы которыхподключены к выходам устройства, Комму 7 атор 7 содержит (фиг, 2) дешифратор12 и элементы 13 И-ИЛИ-НЕ. Здесь изображен также выходной регистр 14 блока 3 памяти.Вход дешифратора 12 является входом коммутатора 7 и подключен к адресным шинам второй группы, а выходы дешифратора соединены соответственно содними из входов каждого элемента 13И-ИЛИ-НЕ, к другим входам которых подключены выходы выходного регистра 14блока 3 памяти.Устройство работает слецующим образом,Работа устройства рассматривается напримере коррекции информации блока постоянной памяти объемом 2...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 752502

Опубликовано: 30.07.1980

Автор: Поваляев

МПК: G11C 29/00

Метки: оперативной, памяти

...быть использованыаля кодирования столбцов субматрипы, Для. образования. 8 кодовых комбинапий, содержащих каждая четное число единип, неоохоаимо 5 контрольных разрядов. Гакимобразом, субматрипа на байт содержит 6строк, причем общее число единип в каждом столбпе матрипы нечетное. Построивсубматрипу на один байт, достраиваем матрипу для остальных байтов путем перестановок строк этой субматрипы. Субматрицуна байт можно построить и другим способом.Для образования 8 кодовых комбинапий,содержащих каждая нечетное число еаинип,необходимо 4 контрольных разряда. Длякодирования каждого столбца нечетнымчислом единип необхоаимо аве строки субматрицы заполнить паритетной последовательностью этого байта, Симметричнаяматрипа аля кода ( 72, 64) на фиг....

Устройство для контроля двухпроводных запоминающих матриц

Загрузка...

Номер патента: 752503

Опубликовано: 30.07.1980

Авторы: Епихин, Сарычев

МПК: G11C 29/00

Метки: двухпроводных, запоминающих, матриц

...перной характеристикой, например диоды Д 7 и Д 8 и дифференцирующий элемент, например конденсатор С.Выходы блока 8 управления подключенысоответственно ко входам блоков выборки запоминающих элементов и входу дифференциального усилителя 9 считывания, выход которого соединен со входом блока 8 Блок управления вырабатывает сигналы,возбуждающие формирователи 6 полутоковвыборки, подключенные через диодныйматричный переключатель 7 к обмоткам1 и 2, осуществляющие сначала запись,а затем чтение "1", например в сердечнике 3, При записи информации возбуждаются формирователи 6 полутоков и открываются разделительные элементы Д 1 и Д 3.На сердечнике 3 действует сумма полутоковпо двум координатам; и онперемагничивается в состояние ф 1 ф, При этом на...

Запоминающий модуль

Загрузка...

Номер патента: 763960

Опубликовано: 15.09.1980

Авторы: Богатов, Усатенко, Чернобай

МПК: G11C 5/00

Метки: запоминающий, модуль

...3 - 5 контактными площадками, на которой размещен доменсодержащий кристалл 6, внутренняя 7 и внешняя 8 вэаимоортогональные катушки, выводные рамки 9, изолирующая полиимидная пленка 10, постоянные магниты 11 и корпус, состоящий из пластмассовых крышек 12 и экранирующего кожуха 13,Коммутационная плата 1, имеющая прямоугольную форму, выполнена, например, по толстопленочной технологии.На плате установлен доменсодержащий кристалл 6, выводы которого приварены к контактным площадкам 2.Поменсодержащий кристалл 6 представляет собой подложку иэ галлий-гадолиниевого граната с выращенной маг нитной эпитаксиальной пленкой, на которую нанесены пермаллоевыеуправляющие аппликации. На плату с кристаллом надета внутренняя катушка 7, выводы которой...

Устройство для нанизывания магнитных элементов на монтажный проводник

Загрузка...

Номер патента: 763961

Опубликовано: 15.09.1980

Авторы: Алексеев, Дымченко, Трушков

МПК: G11C 5/00

Метки: магнитных, монтажный, нанизывания, проводник, элементов

...с напором в сторону наклона валков поднимаются своими нижними гранями по скосу на опорную25 линейку 4, утрачивая Опору своимсредним сечением на валки 3 и улучшая соосность отверстий перед иглой 8; Затем сердечники своими отверстиями непрерывно нанизываются на иглу зо8 и под действием напора сердечников и уклона иглы 8 продвигаютсяпо ней в сторону монтажного проводника 9.При прохождении сердечников между осветителем 16 и фотосопротивлением 15 последний выдает импульсытока во время промежутков междусердечниками. Импульсы тока поступают в сглаживающий фильтр 18. Напря 4 Ожение с выхода сглаживающего фильтра 18, пропорциональное частоте следования импульсов тока, через ограничитель напряжения 19 поступает нвуправляющий вход...

Способ изготовления накопителей для запоминающих устройств на цилиндрических магнитных пленках

Загрузка...

Номер патента: 763962

Опубликовано: 15.09.1980

Авторы: Бавыкин, Замирец, Зеленский, Лысый

МПК: G11C 5/02

Метки: запоминающих, магнитных, накопителей, пленках, устройств, цилиндрических

...совмещенной с соосными ей соленоидами числовых обмоток; на фиг. 3 - схема стыковки и соединения проводников с концами близлежащих в разряде стержней; на фиг.4 - схема удаления участков проводников и образования разрядной обмотки накопителя. 51015 Применение предложенного способа изготовления накопителей для ЗУ на ЦМП обеспечивает по сравнению с известными способами следующие преимущества:упротпение процесса заполнения соле,ноидов числовых обмоток стержнями, покрытыми ферромагнитной пленкой, а также возможность упрощения механизации этого процесса;упрощение операции соединения в разрядные обмотки накопителя близлежащие в разряде стержни друг с другом с помощью гибких электрических контактов;обеспечение для каждых стержней...

Устройство для прошивки запоминающих матриц на ферритовых сердечниках

Загрузка...

Номер патента: 763963

Опубликовано: 15.09.1980

Авторы: Варанаускас, Микелайтис

МПК: G11C 5/12

Метки: запоминающих, матриц, прошивки, сердечниках, ферритовых

...стенками, к которым жестко прикреплены чувствительные элементы, например тензодатчики,На чертеже схематически представлено предлагаемое устройство.Устройство содержит узел 1 для 30 установки запоминающей матрицы на763963 формула изобретения Составитель В.Вакар Редактор С.Патрушева Техред И.АсталошКорректор Н,Стец Заказ 6605/16 Тираж 662 Подписное Вниипи Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Филиал ППП Патент 1, г,Ужгород, ул.Проектная, 4 ферритовых сердечниках, блок 2 поМа-. чи прошивочного провода, прошивочйый .провод 3, блок 4 размотки прсыивочного провода, блок 5 регулирования натяжения прошивочного провода, короб 6 с гибкими верхней и нижней стенками, чувствительные...

Датчик для считывания цилиндрических магнитных доменов

Загрузка...

Номер патента: 763964

Опубликовано: 15.09.1980

Авторы: Гришечкин, Игнатенко, Королева, Мартыненко, Шифрин-Крыжаловская

МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...

Метки: датчик, доменов, магнитных, считывания, цилиндрических

...датчика длясчитывания ЦМД,Поставленная цель достигается тем,что в датчике разделительные слои выполнены из немагнитного металла.На чертеже схематически изображенпредложенный датчик для считыванияФЯДатчик для считывания ЦМД содержитмагнитоодноосную пленку 1, на поверх"ности которой расположен диэлектрический слой 2, и магниторезисторы 3и 4, между которыми расположен разцелительный слой 5 из немагнитногометалла, Толщина магнитореэисторов0,15-0,2 мкм. Толщина разделительного слоя 5 должна быть достаточнойдля того, чтобыисключить обменноевзаимодействие между магниторезисторами 3 и 4,При условии исключения обменноговзаимодействия, взаимное расположение векторов 6 намагниченности в отдельных участках магниторезисторов3 н 4, определяемое...

Буферное запоминающее устройство

Загрузка...

Номер патента: 763965

Опубликовано: 15.09.1980

Автор: Шабанов

МПК: G11C 19/00

Метки: буферное, запоминающее

...первуюступень и т,д,Предлагаемое устройство работаетследующим образом,При поступлении импульса записина шину 4 производится запись числав первые триггеры регистров 1,1-1.пхранения Опрокидывается управляющий триггер 2,1 и блокируется элемент 3,1, Сигнал с выхода триггера 402,1 подтверждает запись числа в первую ступень и разрешает его перезапись вследующую ступень. По окончании импульса записи, если вторая ступень свободна, срабатывает элемент3.1 и производится запись числа вовторые триггеры регистров 1,1-1.пхранения. Происходит опрокидываниетриггера 2,(щ), элемент 3.(щ)блокируется и возвращается в исходное состояние триггер 2,1 первой ступени, Выходные сигналы триггеров 2,1и 2.(щ) возвращают элемент 3.1 висходное состояние, прекращая...

Динамический элемент памяти

Загрузка...

Номер патента: 763966

Опубликовано: 15.09.1980

Автор: Пастон

МПК: G11C 11/34, G11C 11/40

Метки: динамический, памяти, элемент

...выполнении описываемая ячейка представляет собой следующую структуру: на рподложке 14 расположен пф-скрытый слой 12, являющийся одновременно шиной 12 и истоком 3 полевого транзистора. На слое 12 выполнены 0 Гп)- -слой 4, являющийся базой биполяр 66 фного транзистора,-канал 11 полевого транзистора, рр-) -затвор 9полевого транзистора, являющийсяколлектором биполярного транзистора,Ррф) -эмиттер 7 биполярного транзистора, соединенный общим электрическим контактом в виде проводящейметаллической шины 13 с и -стоком6 полевого транзистора,Работа ячейки основана на возможности хранения двоичной информациив зависимости от того, в проводящем(логический "О") состоянии она находится. Запись логического "Оф осуществляется следующим образом: на...

Логическое запоминающее устройство

Загрузка...

Номер патента: 763967

Опубликовано: 15.09.1980

Автор: Колдасов

МПК: G11C 15/00

Метки: запоминающее, логическое

...18 электрических импульсов в ультразвуковые до зоны записи первого разряда накопителя к скорости Ск распространения ультразвуковых сигналов по стержню из магнитострикционного материала;ЬрСХ, гдер - расстояние между соседними разрядами накопителя (т. е. соседними зонами на стержне 3 (см.фиге 3С - скорость распространения ультразвуковых сигналов по стержню 3,3967 6- время задержки между считываквщим Ъ и записывающим Ъ ультразвуковыми импульсами.Устройство работает следующим образом,При поступлении входного сигналаадресный блок 14 вырабатывает кодадреса канала накопителя (эпюра Едфиг. 3), который через блок управления10 11 поступает в адресный распределитель10 импульсов и затем через адресныйраспределитель подается на вход...

Полупроводниковое постоянное запоминающее устройство

Загрузка...

Номер патента: 763968

Опубликовано: 15.09.1980

Авторы: Козырь, Петросян

МПК: G11C 16/04

Метки: запоминающее, полупроводниковое, постоянное

...причем инжекторы 21 подключены к шине 15 источника питания.Полупроводниковое постоянное запоминающее устройство работает следующим образом,На входы 8 устройства (базы 6 адресных первых транзисторов 1 с инжектором 7 р-типа и базу 5 управляющего транзистора 3 с инжектором 4 р-типа) подается код адреса (комбинация сигналов низкого и высокого уровня напряжения на базы 6 адресных первых транзисторов 1 с инжектором 7 р-типа и низкий уровень напряжения на базу 5 управляющего транзистора 3 с инжектором 4 р-типа), При этом накатодах 18 базовых диодов 19 Шотткивыбранного запоминающего транзистора 20 с инжектором 21 р-типа устанавливаются высокие уровни напряжения. В результате. из выбранного з апоминающего транзистора 20 с инжектором 21...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 763969

Опубликовано: 15.09.1980

Авторы: Козырь, Коледов, Петросян

МПК: G11C 17/00

Метки: запоминающее, постоянное

...устройство непосредственно по входам и выходам может работать с логическими элементами типа ТТЛ.На чертеже представлена электрическаясхема предлагаемого устройства,ПЗУ содержит дешифраторы первой 1и второй 2 ступени, причем каждый вход 25адресного цешифратора первой ступени1 подключен к базе первого транзистора,3 соответствующего входного усиаителя4, выполненного на двух транзисторах.Коллектор первого транзистора 3 сое 1динен с шиной "земляф, эмиттер подключен к базе второго транзистора 5, ичерез резистор 6 к шине источника питания, Коллектор второго транзистора 5подключен к шине источника питания,при этом эмиттер второго транзистора/ г5 поаключен к соответствующей горизонтальной шине 7 аиопно-матричногонакопителя 8....

Буферное запоминающее устройство

Загрузка...

Номер патента: 763970

Опубликовано: 15.09.1980

Автор: Шабанов

МПК: G11C 19/00

Метки: буферное, запоминающее

...4 производится перезаписьчисла во второй триггер 2, опрокидывание второго триггера 3, возврат висходное состояние первого триггера2 и блокировка входа второго элемента И-НЕ 4. Сигналы с нулевого выхода второго триггера 3 и единичноговыхода первого триггера 3 после их опрокидывания возврашают первый элемент И-НЕ 4 в исходное состояние,При этом сигнал перезаписи заканчивается и разблокируется второй элементИ-НЕ 4. Дальнейшая перезапись числа происходит аналогично до каскада,вход элемента И-НЕ 4 которого заблокирован сигналом с нулевого выходатриггера 3 слецуюшего каскада. Приподаче сигнала стирания на шину 7последнего триггера 3 он опрокиць- вается в исходное состояние и вход прецыаушего элемента И-НЕ 4 блокируется. По...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 763971

Опубликовано: 15.09.1980

Автор: Ямный

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...схема предложенного устройся ва. Оно содержит операционный усилитель 1, ключи 2-9, нелинейные элементы 10 и 11, накопительные элементы, например конпенсаторы 12-15, стабилизаторы 16 и 17, повторители напряжений 18 и 19, триггер 20 одно- вибратор 21, элемент управления 22,1 фпассивный элемент 23, оптроны 24 и25, вход устройства 26.Устройство работает следующим образом.При появлении на входе 26 сигнала, например отрицательной полярности, срабатывает оптрон 24 и подаетна первую клемму питания устройства27 положительное напряжение от источника питания, стабилитрон 17 пробивается и через конденсатор 15 и резистор ключа 9 начинает протекать ток. . Появившееся напряжение на этом резисторе, открывает транзистор ключа 9 и...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 763972

Опубликовано: 15.09.1980

Авторы: Атоян, Кулиш

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...подключены соответственно ко вторым входам третьего и четвертого элементов И,третьи входы которых соединены с шиной опроса, выход элемента ИЛИ соединен.с выходом устройства..На чертеже представлена функциональная схема предложенного устройства.Оно содержит элементы И 1-5, три. геры 6-8, реверсивные счетчики 9 и 10, элемент ИЛИ 11, шину запуска 12, шину опроса 13.Устройство работает следующим образом.Перед началом работы триггеры 6 и 7, а также реверсивные счетчики.9 и10 устанавливаотся в исходное состояние, в частности триггер 6 в единичное состояние, а триггер 7 и реверсивные счетчики 9 и 10 в нулевое состояние.При наличии потенциала запуска первый импульс входного сигнала проходит через элемент И 1 и устанавливает триггер 7 в...

Буферное запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 763973

Опубликовано: 15.09.1980

Авторы: Мацуев, Мержвинский, Сосницкий

МПК: G11C 29/00, G11C 7/00

Метки: автономным, буферное, запоминающее, контролем

...с входами устоойства,Устройство работает следующим образом. В исходном состоянии реверсивный счетчик 4 и регистры сдвига1 установлены в нулевое положение, а коммутатор 6 обеспечивает сижрониэацию тактов управления регистрами 1 от сигналов устройства счи тывания информации (не показано). С выходов регистров савига 1 через коммутатор 3 считывается код Пус- ф 5 10 15 20 25 30 35 4Информация от устройства считывания, начиная с граничного коаа, поразрядно записывается в регистры сдвига 1, первый разряд - в первый регистр, второй разряд - во второй регистр и т.д. В момент появления второго граничного кода, который свидетельствует о конце первого сообщения, при условии правильности записанной в регистры эа это время информации, на вход...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 763974

Опубликовано: 15.09.1980

Автор: Бессмертный

МПК: G11C 29/00

Метки: блоков, памяти

...выход которого35поцключен к входу блока управления 2 и выхопу устройства.Устройство работает следующим образом.В ИСХОДом СОСТОЯНИИ ВО ВХОДНОМ40регистре 7 подготовлена информацияцля записи в блоки 8 и 9 памяти. Прорамма работы регистра 7 в режиме "бегущая единица" или фбегущий ноль", зацается блоком управления 2, Блоком452 зацается программа и цля регистра12 сравнения. Информация с входого Регистра 7 поступает параллельно навходы блоков .8 и 9, но записываетсятолько в блок, на который поступает сигнал обращения от блока управления 2,50 Генератор 1 тактовых импульсов вырабатывает импульсы, которые поступаютв блок управления 2 и преобразуются вимпульсы частоты смены ацреса, которыепоступаот на регистры 3 и 4 адреса, в импульсы обращения к...

Запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 763975

Опубликовано: 15.09.1980

Авторы: Городний, Корнейчук, Сергеев, Ткаченко

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок

...четности. Значения четности цля каждой из групп разрядов записываются через элементы ИЛИ 11 в соответствующие разряды 19 регистра слова 12. Одновременно значения-х разрядов каждой группы поступают на соответствующий-й сумматор 14. Значение бита четности цля каждой 1 -й ветви подается через элементы ИЛИ 11 в-й разряд 20 веточной четности. По сигналу с блока управления 5 осуществляется запись закодированного слова (коцового слова) через блок 10 в ячейку накопителя 1, номер которой задан кодом ацреса на выходе блока 3.При считывании информации образование всех контрольных разрядов групповой четности и неточной четности происходит так же,как и при записи, только блок управления 5 блокирует запись этих разрядов с сумматоров 13 и 14...

Устройство для разбраковки магнитных элементов

Загрузка...

Номер патента: 763976

Опубликовано: 15.09.1980

Авторы: Дымченко, Петраш, Трушков

МПК: G11C 29/00

Метки: магнитных, разбраковки, элементов

...фильтра 4, компаратора 5, механизмов поцачи измерительных игл 6,7, привода 8, (В последующем описании датчик наличия магнитных элементов 1 бупет называться просто датчик 1).Датчик 1 установлен около магазина- накопителя 9 (фиг.2) выше измерительных игл 10,11. Поп концом лотка 12 вибробункера 13 расположен механизм активной ориентации, состоящий из двух валков 14, расположенных с зазором и уклоном в сторону магазина-накопителя 9. Валки 14 соецинены между собой зубчатой передачей 15 и соединены ременной передачей 16 с электропвигателем 17, Валкй 14 имеют проточки 18, между которыми расположен вход магазина-накопителя 9, Нац валками 14 установлен виброотсекатель, состоящий из жестко закрепленной опним концом упругой пластинки 19 с якорем...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 763977

Опубликовано: 15.09.1980

Автор: Барашенков

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...10 и по адресной шине 11 на третий вход первого накопителя 1 и первый вход второго накопителя 2, а также начальная нулевая" установка второго сумматора 5, первого сумматора Э, счетчика 4 и блока управления 6 сигналом по шине сброс 8, при этом на четвертый вход второго накопителя 2 из блока управления 6 подается код "1 ф,который обеспечивает инвертирование кода, считываемого из этого накопителя.Устройство подготовлено для первого цикла контроля. При подаче сигнала обращения по шине 10 происходит считывание информации иэ первого накопителя 1 Лри этом образуется разность между записываемой информацией на шине записи 9 первого накопителя 1 и считываемой информацией. Эта разность накапливается в первом сумматоре 3.Считываемая из...