G11C — Запоминающие устройства статического типа

Страница 199

Устройство для измерения напряженности поля коллапса цилиндрических магнитных доменов

Загрузка...

Номер патента: 1275541

Опубликовано: 07.12.1986

Авторы: Брякин, Вашкевич, Говоров

МПК: G11C 11/14

Метки: доменов, коллапса, магнитных, напряженности, поля, цилиндрических

...ЗИ-НЕ 17 поступают навычитающий вход счетчика 15, цифро 5 вой код которого уменьшается. Приэтом уменьшается и выходное сопротивление 35 резистора 18, которыйвключен параллельно активному сопротивлению колебательного контура гел 1 О нератора 9 гармонических колебаний. я Частота последнего возрастает. а При достижении момента, когда частота генератора 9 гармонических колебаний станет больше, чем реэонанс 15 ная частота фильтра 23, в П-триггер я запишется единица, которая разрешитпрохождение импульсов с делителя 19через элемент ЗИ-НЕ на суммирующийвход счетчика 15, и величина выход - 2 О ного сопротивления резистора 18 увеличивается, что вызывает уменьшениечастоты генератора 9 гармоническихколебаний.Далее наступает динамическое...

Накопитель информации

Загрузка...

Номер патента: 1275542

Опубликовано: 07.12.1986

Авторы: Бедертдинов, Шорыгин

МПК: G11C 11/14

Метки: информации, накопитель

...регистру,например, по часовой стрел" ке. Если необходимо реплицировать ЦМЦ для считывания без разрушений информации, то в момент времени, когда275542 2 10 13 20 2 30 35 40 45 ЦМД находится в накопительЯом регистре 7, т,е, под участком меандра 6,в проводник 4 подается импульс тока,обеспечивающий растяжение этого ЦМД в полосовой домен 8, первая верхуш ка которого находится, в регистре, а вторая - в канале ввода-вывода. Далее в проводники 4 и 5 даются,импульсы тока, обеспечивающие сдвиг второйверхушки по каналу за пределы участка 6, при этом полем .Нпервая верхушка также сдвигается за пределыучастка 6 и полосовой домен 9 в результате ориентируется поперек участка 6. Далее, в проводник 4 подаетсяимпульс тока, который...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1275543

Опубликовано: 07.12.1986

Авторы: Курочкин, Николаев, Шабанов

МПК: G11C 11/34, G11C 14/00

Метки: запоминающее, информации, отключении, питания, сохранением

...выходу стабилизатора 3 тока и через третий разделительный элемент 7 и регулятор 15 тока разряда - к входу питания накопите 40 ля 1, который через первый разделительный элемент 5 соединен с шиной 11 питания устройства. Один иэ выходов блока 2 сопряжения соединен с входом стабилизатора 3 тока, другие вы" ходы через элементы 8 гальванической развязки подключены к входам накопи-ф теля 1, которые через нагрузочные элементы 9 соединены с входом питания накопителя 1. Устройство работает следующим образом.В нормальном режиме напряжение с основного источника питания подается по шине 11 на стабилизатор 3 тока, на И блок 2 сопряжения, через первый разделительный элемент 5 - на накопитель 1 и на элементы 8 гальванической 543 гразвязки - через...

Элемент памяти

Загрузка...

Номер патента: 1275544

Опубликовано: 07.12.1986

Авторы: Лушников, Минков, Соломоненко

МПК: G11C 11/40

Метки: памяти, элемент

...1Изобретение относится к областимикроэлектроники и предназначено дляиспользования в больших интегральныхсхемах (БИС) динамических запоминающих устройств с произвольной выборкой (ЗУПВ),На чертеже представлено предлагаемое устройство.Элемент памяти содержит ключевойтранзистор 1, сток которого являетсявходом 2 элемента памяти, накопительный конденсатор 3, дополнительный ключевой транзистор 4, сток которого является выходом 5 элементапамяти, затворы транзисторов 1 и 4 являются входом 6 выборки элементапамяти. Пунктиром обозначены паразитные емкости шин записи - считывания (не указаны), к которым элементпамяти подключен через вход и выход.Так как элемент памяти подключендифференциально к двум шинам записисчитывания, то это дает...

Ячейка памяти

Загрузка...

Номер патента: 1275545

Опубликовано: 07.12.1986

Автор: Тенк

МПК: G11C 11/40

Метки: памяти, ячейка

...7 импульсного питания, шину 8 постоянного питания, паразитный конденсатор 9.Ячейка памяти работает следующим образом.В режиме записи сигнал по адресному входу 6 открывает адресный транзистор 3 и информация с информационного входа-выхода 5 через транзисторы 3 и 2 поступает на накопительный конденсатор 4. В режиме считывания адресный сигнал по входу б открывает адресный транзистор 3. Импульс напряжения на шине 7, складываясь с напряжением на конденсаторе 4, поступает на затвор транзистора 1 и отпирает его, вследствие чего шина 8 постоянного напряжения через открытые транзисторы 1 и 3 подключается к входу-выходу 5. В режиме реге 75545 2нерации адресный транзистор 3 закрыт. В момент действия импульса напряжения на шине 7 информация,...

Ассоциативная запоминающая матрица

Загрузка...

Номер патента: 1275546

Опубликовано: 07.12.1986

Авторы: Корнейчук, Марковский, Яблуновский

МПК: G11C 15/00

Метки: ассоциативная, запоминающая, матрица

...выхода 22этойячейки поступает на вход 19 соответствующей ячейки 1 памяти. В случае,если содержимое ячейки 1, не совпадает со значением первого разрядавходного слова, то сигнал поиска навыходе 22, не формируется, а самаячейка 1, блокируется, При маскировании ячейки 1 памяти сигнал поиска беспрепятственно проходит с ее входов19 и 18 на выходы 22 и 23 и далее наследующую по строке ячейку 1 памяти. Таким образом, сигнал поиска проходит через любую другую ячейку 1 памяти при совпадении ее содержимого со значением соответственно разряда вход з 1275 ного слова и блокируется, в противном случае, при незамаскированном этом разряде. Таким образом, в каждой строке матрицы сигнал поиска распространяется последовательно по ячейкам строки до тех пор,...

Многоканальное запоминающее устройство

Загрузка...

Номер патента: 1275547

Опубликовано: 07.12.1986

Авторы: Гудым, Майструк

МПК: G11C 21/00

Метки: запоминающее, многоканальное

...сжатойкопии задерживаемого сигнала, то вкаждой циркуляции будет считыватьсяотсчет, задержанный относительно входного на время Т = (М + 1) С . Приэтом восстанавлйвается временноймасштаб сигнала, а весь сигнал задерживается на время ь. (Ы+ 1) й (фиг.2 д) .В пределах каждой циркуляции возможны считывание ш, но не более К отсчетов входного сигнала и получение в,результате ш копий сигналов, каждыйиз которых имеет свою заданную величину задержки. Для формирования Мвыходов сигналов, задержанных на разрое время, используется блок 7 управляющей памяти. Этот блок прогрвммируется так, что при поступлении нвего входы чисел от 1 до Н в параллель.ном двоичной коде на его выходе формируется нулевой потенциал зв исключением заданных М чисел, Эти...

Устройство для контроля интегральных микросхем оперативной памяти

Загрузка...

Номер патента: 1275548

Опубликовано: 07.12.1986

Авторы: Бучнев, Васильев, Карпунин

МПК: G11C 29/00

Метки: интегральных, микросхем, оперативной, памяти

...запишет единиКогда пропишется вся память,(п + + 1)-й разряд счетчика б адреса установится в состояние единицы, что разрешит работу цифрового компара- . тора 2 и переведет режим работы испытуемой микросхемы памяти в режим "Чтение", а п младших адресных разрядов двоичного управляющего счетчика обнуляется. Теперь в каждом тактовом импульсе происходит сравнение записанной в испытуемую микросхему памяти информации с младшим адресным разрядом, поступающим через мультиплексор 7 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 8 на вторую группу входов цифрового компаратора 2. Если хотя бы по одному адресу произойдет несравнение, то регистратор брака 3 перейдет в состояние "Не годен" и заблокирует счет счетчика 6 адреса. Если несравнения не произошло, то счетчик...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1275549

Опубликовано: 07.12.1986

Авторы: Абрамов, Климшин, Тихомиров

МПК: G11C 29/00

Метки: блоков, памяти

...блоку памятииз группы параллельно тестируемыхблоков памяти.Сигнал несОответствий с выходовблока 5 передается в блок 8.Повышение быстродействия устройства достигается эа счет обеспечениявоэможности параллельного контроля. с конвейерной организацией тестирования блоков памяти, Предварительнов регистр 12, который является общимдля всех каналов блока 8, по сигналамиз накопителя 13 заносится информация о количестве тестов, составляющихтестовую программу проверки блока памяти. В начальный момент содержимоерегистра 12 заносится в счетчик 17,По мере загрузки проверяемых блоков памяти в контактирующие приспособления платы 9 соответствующимидатчиками 10 формируются сигналы нулевого уровня, которые поступают всоответствующие каналы...

Запоминающее устройство

Загрузка...

Номер патента: 1277208

Опубликовано: 15.12.1986

Авторы: Березин, Лапшинский, Онищенко

МПК: G11C 11/00

Метки: запоминающее

...питания подключены один из усилителей 3 и один из разрядных дешифраторов 4. В режи-. ме считывания все усилители 3, кроме одного, отключены от источника питания и на их выходах присутствуют нулевые сигналы. Поэтому с выхода усилителя 3, подключенного к источнику питания, данные считываются через элемент ИЛИ 11 на выходе 17 одноразрядного считывания. В режиме записи на шине 13 присутствует единичный 25 30 35 40 45 50 55 сигнал, Данные поступают через вход15 одноразрядной записи устройствачерез элемент И 7 на вторые входывсех элементов 2 ИПИ - И 10, Но воспринимаются записываемые данные лишь свыхода одного из элементов 2 ИЛИ-И 10,соединенного с входом усилителя 3,подключенного к источнику питания,Таким образом, в случае...

Запоминающий элемент

Загрузка...

Номер патента: 1277209

Опубликовано: 15.12.1986

Авторы: Белоус, Клименко, Попков, Попов, Сухопаров, Фурсин

МПК: G11C 11/34

Метки: запоминающий, элемент

...на управляющем входе 13 неизменяет состояние информационноговыхода 24 (или 25), причем после исчезновения напряжения логическогонуля на входе 22 (или 23) запоминающий элемент возвращается в исходноесостояние. Таким образом, при наличии напряжения логической единицына управляющем входе 13 запоминающий элемент хранит ранее записанную информацию, а перезапись информации с помощью управляющих сигналов на входах 22 и 23 невозможна,При наличии на управляющих входах 22 и 23 напряжения логической единицы и появления напряжения логического нуля на входе 13 на выходах 24 и 25 устанавливается напряжение логической единицы, а напряжения на выходах 8 и 10 (вентиля 2 и вентиля 4 соответственно) не изменяются.После появления на управляющем...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1277210

Опубликовано: 15.12.1986

Авторы: Земсков, Филиппов, Шаповалов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

..."Нет блокировки" и единичныйсигнал триггера 16, Чтение или записьчисла в элементы 2 каждой строки производится через элементы И 5 и 6 соответственно при наличии сигналов нашицах 21 или 22. При этом в режимечтения число параллельным кодом изтриггеров 3 поступает на шины 23через элемент И 5, В режиме "Запись"ця эти шины подается записываемоечисло, которое поступает на входтриггера 3, Для обеспечения записив триггер ца его вход С через элемент И 6 поступает сигнал "Запись"по шчце 22 при условии отсутствиясигнала "Маска" ня входе элементаИ 6,При окончании операции записиили чтения в выбранную строку триггер 16 сбрасывается в "0" через элемент ИЛИ-НЕ 15, При этом прекращается выдача блокирующего сигнала с логического блока 7 этой строки...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1277211

Опубликовано: 15.12.1986

Авторы: Грозовский, Корнейчук, Марковский, Яблуновский

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...5. Для тех слов, где значение какого-либо разряда совпадает12772 Выходной. сигналформирователя 6 в К - ом такте Содержимоетриггера 35 Сигналы на выходах элементов НЕРАВНОЗНАЧНОСТЬ 4и 5 в К-омтакте В К+1 -омтакте в К-омтакте 0 0 0300 01 (10) 0 0 0 35 01(10) 40 со значением соответствующего разряда признака опроса, на выходах соответствующих элементов НЕРАВНОЗНАЧНОСТЬ 4 или 5 формируются сигналы нулевого уровня, которые поступают 5 на входы соответствующих формирователей 6, каждый из которых работает в соответствии с таблицей. Задержка сигнала в формирователе 6 должна быть равна;задержке сигнала при1 О сдвиге в строке матрицы 7, Сигнал, поступающий на входы формирователей 6 с выхода 21, обеспечивает совмещение во времени работы...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1277212

Опубликовано: 15.12.1986

Автор: Водеников

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...Ом - 1 кОм. Сопротивление резистора 9 выбирается равным сопротивлению нагрузки устройства. Для перевода устройства врежим хранения на вход 13 подаетсяуровень "О", при этом ключи 2,4,6 5 замыкаются а ключи 53 и 7 размыкаются, При замыкании ключа 4 операционный усилитель 1 становится повторителем напряжения. У операционногоусилителя 2 отрицательная обратнаясвязь замыкается через ключи 6 и 8,при этом на выходе 15 устанавливается напряжение, которое было на резисторе 9 до перехода в режим хранения.Так как обратная связь в операционном усилителе 2 подключена непосредственно с выхода 15 через ключ 8, .поэтому сопротивление открытого ключаи его температурные и временные изменения не вносят дополнительной погрешности.Выходное сопротивление...

Многоканальное буферное запоминающее устройство

Загрузка...

Номер патента: 1277213

Опубликовано: 15.12.1986

Авторы: Бондарович, Корниенко, Сержанович, Силин, Супрун, Хоменя

МПК: G11C 19/00

Метки: буферное, запоминающее, многоканальное

...либо когда магистраль 34 (35,36, налов подаются сигналы, по которым37) данных предоставляется в распоря- указанная информация поступает нажение внешних (по отношению к дан группы выходов регистров 1 и 3 соотному) устройств для обмена информа- . ветственно. Состояние сигналов нации.управляющих входах 42,43,46 и 47Кодыбезразлично, на управляющие входыоды управления блоком 5 (6,78), ,45 48 и 50 с8 и 50 устройства подаются сигпоступающие на его первый, второй иналы низкого уровня, на управляющиетретий управляющие входы повторите- ЗО влей 25 26 33 (27 28 входы 44 и 49 сигн "ы высокогои , и 33), (29,30уровня, обеспечивающие передачу информации с группы выходов регистра 1ме указаны на дешифраторе 56 (фиг.4), на группу выходов...

Устройство для обнаружения и исправления ошибок в блоках памяти

Загрузка...

Номер патента: 1277214

Опубликовано: 15.12.1986

Авторы: Блинков, Горовой, Свиридович, Хвощ, Чернуха

МПК: G11C 29/00

Метки: блоках, исправления, обнаружения, ошибок, памяти

...самый запоминающий элемент, поэтому для ее исправленияможно использовать метод двойногоинвертирования. Если шифратор 2 1определяет наличие двойной ошибки,то на выходе 25 появляется признакдвойной ошибки, данные с инверсныхвыходоврегистров 1 и 2 через мультиплексоры 12,13 и 14,15 поступаютна входы коммутаторов 6,7 и черезних - на выходы 22 23. Одновременно инверсные значения контрольныхбитов с инверсных выходов регистра3 через мультиплексор 11 и коммутатор 8 поступают на выходы 24. Инверсные значения,цанных и контрольныхбитов записываются в контролируемуюпамять, затем читаются из нее, Производится формирование новых контрольных битов и признаков ошибки, ихдешифрация. Если удалось исправитьхотя бы одну ошибку, методом двойного...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1277215

Опубликовано: 15.12.1986

Авторы: Горбенко, Горшков, Николаев

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...считывания массива информации в каждом такте обращения число,соответствующее заданному адресу, 1277215извлекается из накопителя 1, поступает на выход устройства и через регистр, 3, элементы ИЛИ группы 6 - на сумматор 7, а через коммутатор 20 - на счетные входы триггеров поля 25 выбранного регистра 22. Одновременно код адреса подается через коммутатор 20 на счетные входы триггеров поля 24 регистра 22 и на сумматор 8.Сумматоры 7 и 8, как и при записи, вырабатывают биты четности адреса и считываемого слова, объединяемые сумматором 9 в результирующий бит, При этом на вход 29 устройства подается нулевой сигнал . Результирующий бит через элемент И 10 поступает на вход счетчика 15, который при "считывании работает как вычитающий.После...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1277216

Опубликовано: 15.12.1986

Авторы: Дрозд, Лацин, Лебедь, Минченко, Полин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...24 контрольных выходах устройства и поцают их, а также код К с выхода коммутатора 8 на вход 26 индикации. Блок индикации высвечивает состояния сигналов контрвля и про.верки к-го разряда блока 1 памяти, а также код К при единичном значении сигнала контроля (сигналы контроля и проверки имеют единичное значение при наличии ошибки) .Задание кода К посредством блока 5 (в соответствуюшем режиме) позволяет определить значения сигнала проверки для всех интересующих пользователя разрядов К блока 1 памяти (при многократном повторении псевдослучайной последовательности), проанализировать вид сигналов проверки и контроля, подключая осциллограф к второму 24 и первому 23 контрольным выходам устройства, увидеть наличие ошибки регистрируемой...

Формирователь импульсов для блоков памяти

Загрузка...

Номер патента: 1278973

Опубликовано: 23.12.1986

Авторы: Заболотный, Косоусов, Максимов, Петричкович

МПК: G11C 7/00

Метки: блоков, импульсов, памяти, формирователь

...соответственно, Ф=О и Ф= 1. При этом открытые первый 1 и второй 2 транзисторы обеспечивают формирование в узлах А и В уровней, соответственно, Е и О. Закрытые пятый 5 и восьмой 8 транзисторы отключают выход 13 от шины 9 питания и общей шины 1 О, обеспечивая тем самым рассивное (третье) состояние выхода 13. Смена управляющего кода 01 на противоположный 1, 0 на входах, соответственно, 11 и 12 переводит схему в режим формирования предзаряда.В зависимости от состояния выхода 13 возможны два варианта переходного процесса:формирование предзаряда из нулевого состояния на выходе 13 - область 1 на фиг. 2; 55формирование предзаряда из единичного состояния на выходе 13 - область 11 на фиг. 2. В первом варианте переходного процесса открывающийся...

Способ записи и воспроизведения информации (его варианты)

Загрузка...

Номер патента: 1278974

Опубликовано: 23.12.1986

Авторы: Дехтяр, Сагалович

МПК: G11B 11/08, G11C 11/00

Метки: варианты, воспроизведения, его, записи, информации

...электроны заполняли уровни, расположенные на глубине 2000 А, на глубину проникновения электронов. Затем по описанной методике с окиси кремния регистрировалась термостимулированная экзоэлектронная эмиссия, при этом наблюдался максимум эмиссионного тока, аналогичный приведенному. Максимум эмиссионного тока свидетельствовал о наличии записанной информации на глубине 2000 А. Для воспроизведения информации, записанной на глубине 2000 Ь, из величины тока, зарегистрированной с этой глубины экзоэлектронной эмиссии, вычиталась велицина тока экзоэлектронной эмиссии, зарегистрированной с глубины 400 А,Пример 2. Запись информации на носитель из фтористого лития осугцествлялась так же, как в примере.Воспроизведение записанной информации...

Устройство для сбора и хранения геофизической информации

Загрузка...

Номер патента: 1278975

Опубликовано: 23.12.1986

Авторы: Гаджиев, Крайзман, Степанян, Черняев

МПК: G11C 11/00

Метки: геофизической, информации, сбора, хранения

...ц;:цд)1(тров,;5, -ццсяццы;5 ) 1" ке 7 цдмя и, 1 п(ид -СИЬ 1 И М(Ц)и 1(5( Си(и;3,ц,нг ЗЛСХЕ 1;гцги С Х,)яцИИС." 1 И(3)0;)М Игц ИОЕЛС СИ 5.Т И Я 11 1Я Ж С.1 И 5 1 Ц Т С1 151 1 1 Д Ц с3 С 1 1 ЦГпро 5Ико 5 ьх ипсгрдгц.цых н(росх мцдИрнмср, СЕркя:)гг) РУ 2 и дц )с(КсК . ( 1 1 К 10 БЬ 11 г, 1сгцыН 1 ЗЛ,ЕН ГДХ,КТОРК ,ЕМ;1 ЦИ 5 ЦРСЦХс 15 ССЯ ЦСЕ( ГК,10 .",11.5,11 тс ЦКЯ, БЦ 5.цикс 30 Н(:бхс)ц мее т Бц( Рта . е ци 51 2; 0 с. 2Зту функцик) выполняет блок 8. Он рабоаст слецуюцим образом. При отключении иктацкя Бсе блоки устройства обесточиваются, цри зтцм в блоке 7 иамяти ранее зяцксания ибрцр 5 д,ия сохраняется. После - цчсрдиого вклк)чецин автономного прибора,нс иказан) ири воз:)бновлеции бурения ца выходе клк)ча 2 появляется напряжение цктдция,...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1278976

Опубликовано: 23.12.1986

Авторы: Емелин, Изиков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...опроса прц НО 51 ске информации, так как лва эти режима работы АЗУ считаются вззимоисключзюцсими. Во время записи зссоццаивцыи признак, тег цепочки и адрес признака ме 1 як 15 свои значения после каждого такта записи, причем признаки, Отцос 51 щиеся к ОднОЙ состзвнОЙ ячейке, должны записываться в соседние блоки 2, другими словами адрес признака должен меняться путе 1 увеличения его ца 1. Адрес основной информации и сама информация измениот свое значение только после записи послелнегс признака в цепочке.Запись информации в АЗУ происходит следу 1 ощим Образом.Алрсс признака поступает на Вход 11 устройства (отметим, что в режиме Запись выход элементов И 5 с тремя состояниями Отключец от входа 11). Далее адрес признака поступает на вход...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1278977

Опубликовано: 23.12.1986

Авторы: Корнейчук, Марковский, Сидоренко, Чернов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...не больше поисковой части аргумента, а на выходе 29 - для последуюших блоков 3. Потенциалы с выходов блоков 3 поступают на входы соответствуюших элементов И 4 так, что на выходе любого элемента И 4 единичный сигнал будет сформирован только в том случае, если поисковая часть аргумента поиска лежит в интервале между значениями поисковых частей слов, хранящихся в одноименном и последующем регистрах 2. Сигналы с выходов элементов И 4, выхода 29 блока 31 и выхода 28 блока Ззаписываются в соответствуюшие разряды регистра 5. Очевидно, что в единичном состоянии окажется только один разряд регистра 5, причем его позиция в совокупности разрядов с первого по и-й будет указывать номер слова, ближайшего большего к аргументу поиска, а в совокупности...

Постоянное запоминающее устройство с перезаписью информации

Загрузка...

Номер патента: 1278978

Опубликовано: 23.12.1986

Авторы: Лихацкий, Филатов, Шубин

МПК: G11C 17/00

Метки: запоминающее, информации, перезаписью, постоянное

...8, заряжается одна выбранная строка 7. вторую группу адресных шин 21 (прямых и инверсных), управляющие шины 22 и 23.Устройство работает следующим образом.В невыбранном режиме (режиме хранения) на шины 16 поступает потенциал логической единицы, на прямую и дополнительную к ней шины 21 кода младшего разряда адреса 21, образующие первую группу адресных шин, подают потенциал логического нуля (или логической единицы), на 10 шину 13 записи в режиме считывания ихранения поступает потенциал, уровень которого ниже напряжения, необходимого для записи информации, и по крайней мере равный напряжению питания устройства.15На шинах 15, 20, 22 и 23 устанавливаетсянизкий уровень напряжения, в результате блоки 12 отключены от шины 13. Состояния...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1278979

Опубликовано: 23.12.1986

Автор: Лупиков

МПК: G11C 19/00

Метки: буферное, запоминающее

...цз втором выходе 4 управления устройства К)является высокий уровень сигнала, свиете.,ьствую)ций о том, что устройство выполняет оцерзцио чтения блока данных, Следут отплыть. по в это время устройство способно удовлетворять и запросы ца запись дзцных. Дно)зре,)енно с этим по переднему фронту сигнала нз выходе трипера 12 через открытый Второй элсмент И 21 одновибратор 22 формирует сигнал, который воздейству(т цз вторыс входы элементов И-ИЛИ 26 и но;(клю)з(т к адрегцым входам цакопите 1 я 25 Выходные сг:злы счетчика 5 адрес:1 чт(1 я. Осз)ш(твляется чтение данных из цзкоит;ля 25 цо адресу, сформированному цз (;е 1 к 5 11,(реса чтения ца ньходньс нформзционнь)с выходы 3 устройства. По перел(е 1) )Оц, сигнала на выходс окцовиопзтопз 22 зз...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1278980

Опубликовано: 23.12.1986

Авторы: Лупиков, Маслеников, Спиваков

МПК: G11C 19/00

Метки: буферное, запоминающее

...опрос состояния одного из своих входов. Если на соответствующем входе есть сигнал-условие, то элемент ИСКЛЮЧА 10 ЩЕЕ ИЛИ изменяет значение младшего разряда адреса следующей микрокоманды. Блок 7 управления может быть также выполнен любым другим образом, реализующим алгоритм, приведенный на фиг. 4, - например, микропрограммный автомат.При записи блок 1 памяти объема информации, соответствующего определен ной ранее длине блока, на выходе переполнения счетчика 5 появляется сигнал, поступаюгций в блок 7 управления на один из входов мультиплексора 50. Блок 7 управления формирует сигнал, который через элемент ИЛИ 22 поступает на вход счет чика 5, осуществляя запись в него значения длины блока из регистра 31. Если блок 2 памяти свободен...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1278981

Опубликовано: 23.12.1986

Авторы: Белоус, Зубцовский, Лупиков, Маслеников, Спиваков

МПК: G11C 19/00

Метки: буферное, запоминающее

...информации. Источник прекраает вьдачу информации на запись в БЗУ, блок 1 памяти устанавливается в режим чтения, и приемник считывает первое слово информации. Приняв первое слово информации, приемник формирует сигнал, который поступает на второй управляющий вход 15 устройства, через элемент ИЛИ 7 на счетный вход первого счетчика 4 адреса и уменьшает его содержимое на единицу, поступает на первый триггер 8 и устанавливает его, а также на первый вход элемента И 6, второй вход которого соединен с выходом блока 5 котполя, сигнал на выходе которого формируется в случае обнаружения ошибки при считывании информации из БЗУ и устанавливает триггер 9 при появлении сигнала на входе 15.При считывании последнего слова из памяти на управляюнкм вь;ходе...

Устройство для обнаружения ошибок в блоках памяти программ

Загрузка...

Номер патента: 1278982

Опубликовано: 23.12.1986

Авторы: Бородин, Егорова

МПК: G11C 29/00

Метки: блоках, обнаружения, ошибок, памяти, программ

...совылают, цто означает оорыИсце к коц; ролируслому модуло памяги, тс б,Ок 9 .рыв 110- ция вырабатывает разрспы юИи й 1 с)тс 1 сиыл, поступаю)ций на 1)-вход тр. геры 20. Импульс разрешения выооркц по вход, 6 ностуцает церез коммутатор 18 Еа вход оловибратора 21, кото)ый формируе; импульс нужной е.телыОс) и л.)я обрыИе;1 я к блоку 32 Опс.ративОЙ 1.2 МИЕИ, 10 сту цые 01 пи Й рез формирователь 25 ы в:ол 35 Колыадресов младших разрядов в это время через коммутатор 38 поступают на вход 34. г 1 о входу 31 установлен режим считывания из блока 32 памяти. В результате этого по здпрашиваемому адресу выбирается информация (единица или ноль). Возможны двд про. должения работы блока 2:1. Если считывается единица - признак первого обращения по...

Постоянное запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1278983

Опубликовано: 23.12.1986

Авторы: Ищенко, Селигей

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией, постоянное

...упрощение устройства.На чертеже представлена структурная схема постоянного запоминающего устройства с коррекцией информации.Постоянное запоминающее устройство с коррекцией информации содержит регистры 1 первой группы, группу блоков 2 сравнения, адресные входы 3 устройства, вторую группу регистров 4, элементы И-НЕ 5, формирователи 6 четности, Выходы 7 блока памяти, выходы 8 устройства, блок 9 постоянной памяти.Постоянное запоминаощее устройство с коррекцией информации работает следующим образом.Б регистре .1 устанавливасгся адрес первой исправляемой ячейки ПЗУ, а в разрядах регистра 4.1, соответствуюц;их дсф(ктным разрядам этой ячейки, записывают лог. О. Г 1 ри обращении к ПЗУ 9 пс этому адресу ца выходе блока 2.1 сравнения оудег сигнал...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1278984

Опубликовано: 23.12.1986

Авторы: Жуков, Хавкин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...рассмотренным алго ритмом работы блока управления. Считанная из накопителя 1 информация через шину 22 выходных данных поступает на пер. вый, второй и третий входы каждого блока 21 коммутации выходных данных, на управляющие входы каждого из которых поступают управляющие сигналы от дешифратора 25, аналогично тому, как это было описано при объяснении принципа действия блоков 19 коммутации входных данных. Подсоединение входов блока 21 коммутации выходных данных к шине 22 выходных данных также полностью идентично рассмотрен;ному для блоков 19 коммутации входных данных. Поэтому при считывании информации из одноименных адресов первой. второи регистра 3 поступает на входы формирователя 44 и через элементы НЕ 28 на один из входов элемента И...