G06F 12/16 — защита от потерь данных в памяти
Устройство для сопряжения двух процессоров через общую память
Номер патента: 1287167
Опубликовано: 30.01.1987
Авторы: Персианцев, Рой, Скурихин, Щербаков
МПК: G06F 12/16, G06F 13/16
Метки: двух, общую, память, процессоров, сопряжения
...источника адреса производится 40 триггером 5, на который поступает сигнал асинхронного запроса доступа процессора. Блок 4 обеспечивает формирование сигналов управления блока 1 с удвоенной частотой. В отсутствие сигнала доступа от процессора адрес от видеоконтроллера 8 поступает в блок 1, откуда происходит выборка информации для видеоконтроллера 8 и ее запоминание в регистре 3. Видеоконтроллер 8 принимает данные с частотой отображения на экране индикатора. При поступлении сигнала асинхронного доступа от процессора мультиплексор 2 производит подачу адреса с входа 13 адреса на блок 1, блокируя посредством элемента И 6 запись выбранной из блока 1 информации в регистр 3. При этом происходит переключение двунаправленного шинного...
Устройство для защиты информации в блоках памяти при отключении питания
Номер патента: 1363222
Опубликовано: 30.12.1987
Авторы: Степанов, Твеленев, Фомин, Чуканов
МПК: G06F 12/16, G11C 29/00
Метки: блоках, защиты, информации, отключении, памяти, питания
...ИЛИ - НЕф ся после временной выдержки, определяемой первый формирователь 11 выходных сигна- формирователем 6 сигнала разблокировки, и лов, управляющий входом питания блока снятия сигнала блокировки с триггера 7. памяти, второй формирователь 12 выходных формирователь 16 формирует плавный фронт сигналов, нелинейный элемент 13, выпол напряжения внешнего источника питания. ненный, например, в виде последовательно При наличии сигнала Выбор схемы соединенных диода и резистора (не пока- на управляющем входе 4 и при снятом заны), интегрируюший элемент 14, включаю- сигнале Блокировка триггера 7 происхоший в себя последовательно соединенные дит разблокировка триггера 8, который раздиоды, времязадающий резистор и фильт решает работу...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1458892
Опубликовано: 15.02.1989
Авторы: Борзенков, Латыпов, Музалев
МПК: G06F 12/16, G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...выполненныйна конденсаторе 14 и резисторе 15,формирователь сигнала запрета, вы-,полненный на транзисторах 16-19, входящих в сборку НТ 251, конденсаторе20 и резисторах 21-25, ключ, выполненный на микросхеме 26: типа 564 КТЗ,имеющей входы 27, 28 и выход 29, шину 30 нулевого потенциала.Устройство работает следующим образом.При отключении и включении основного питания формирователь 6 вырабатывает сигнал, блокирующий передачучерез ключ 7 сигнала выборки,на микросхему 9 памяти. В момент отключе 1 ця питания отрицательный потенциай,вызванный разрядом конденсатора 2, прикладывается к базе транзистора 18, вызывая4его быстрое закрытие и открытие транзистора 19, обеспечивающего появление блокирующего (низкого) потенци" ала на входе 28...
Устройство защиты памяти
Номер патента: 1474657
Опубликовано: 23.04.1989
МПК: G06F 12/16
...напряжения по входу 4 ниже уровня, допускаемого отклонением (как правило 5-103) от номинала, компаратор 5 Формирует потенциальный сигнал "1" для управления блоком 9, который сигналом Н переводит блок 1 в режим "Захват" и после завершения блоком 1 текущей микрокоманды получает ответный сигнал "Подтверждение захвата" Н 1., Как правило, время завершения микрокоманды не превышает. нескольких микросекунд, что вполне достаточно для нормального перехода блока 1 в пассивный режим работы.При отключении питания по входу 4 сигнал "Сброс" блоком 3 не формируется, т.е, остается,в состоянии "0", а блок 9 находится в состоянии "1". При совпадении сигнала "Захват" и сигнала г 1 ропадения питания (от компаратора 5) блок 9 потенциальным сигналом 0...
Устройство для защиты информации в оперативной памяти эвм
Номер патента: 1508217
Опубликовано: 15.09.1989
Авторы: Бояр, Городецкий, Писарчук, Ушко
МПК: G06F 12/16, G11C 29/00
Метки: защиты, информации, оперативной, памяти, эвм
...первого блока 4 сравнения, резервного источника 5 питания, одновибратора 6, коммутатора 7 напряжения блока 8 нагрузки, второго блока 9 сравнения и блока 10 индикации.Устройство работает следующим образом.Блок 4 непрерывно следит за напряжением основного источника питания. Если это напряжение падает или происходит недопустимое его понижение, например до уровня 4,75 В при нормальном уровне 5 В, блок 4 вырабатывает сигнал, открывающий стабилизатор 3 напряженияПитание от резервного источника 5 по шинам 2 поступает в мик- роЭВМ, При восстановлении основного источника сигналом перехода из "1" в "0" от блока 4 запускается одновибратор 6. На выходе одновибратора появляется импульс, открывающий коммутатор 7, Напряжение, возникающее на блоке 8...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1525703
Опубликовано: 30.11.1989
МПК: G06F 12/16, G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...- это дает возможность работать блоку 2 и дешифратору 24 при напряжении питания нижеминимального значения по ТУ на этимикросхемы, поступая на вход 15 прерывания, переводит блок 2 в режим 20прерывания, поступая через элементИЛИ 16 на управляющий вход 17 переключателя 9, подключает вход источника питания блока 1 к выходу резервного источника 7. Блок 2 осуществляет обработку программы прерывания,заносит обрабатываемую информацию израбочих регистров блока 2, а такжеинформацию о факте выключения основного источника 6 в блок 1 и в концепрограмм обработки прерывания Формирует на соответствующих выходах (например, адресных и управляющих) команду, включающую дешифратор 24. Сигнал с выхода дешифратора 24, поступая через элемент ИЛИ 22,...
Устройство для управления динамической памятью
Номер патента: 1575190
Опубликовано: 30.06.1990
Авторы: Бурман, Ерасова, Левин
МПК: G06F 12/16
Метки: динамической, памятью
...формируется сигнал конца цикла, который поступает на установочный вход триггера 11. На его инверсном выходе появится ответный сигнал, который поступает на выход 17 и на вторые входы элементов И 6 и 7, запрещая прохождение внешних сигналов запроса на вход шифратора 9. Это необходимо для того, чтобы в регистр 10 повторно не записывалась предыдущая комбинация сигналов, соответствующая удовлетворенному запросу, так как после сигнала конца цикла блок 3 синхронизации опять начинает формирование сигналов опроса на своем четвертом выходе, поступающих на тактовый вход регистра 10. Когда с входов 12 или 13 снимается сигнал запроса, то на выходе элемента ИЛИ 8 появляется сигнал, который, поступая на вход сброса триггера 11, устанавливает его...
Устройство сопряжения видеоконтроллера и процессора через общую память
Номер патента: 1689964
Опубликовано: 07.11.1991
Авторы: Вайсман, Докунин, Кац, Кистра, Козлов, Тютюнник
МПК: G06F 12/16, G06F 13/16, G06F 3/153 ...
Метки: видеоконтроллера, общую, память, процессора, сопряжения
...обращения процессора, Таким образом, на выходе элемента ИЛИ 6 формируется сигнал записи, поступающий на соответствующий вход блока 1 оперативной памяти, В блок 1 оперативной памяти записывается информация, поступающая по шине данных через вход-выход 10 от процессора. При этом на адресные входы блока 1 оперативной памяти поступает через мультиплексор 2 адрес с адресной шины процессора. При считывании информации из блока 1 оперативной памяти процессор выставляетсигналы "ВЫБОР" и "ЧТЕНИЕ" низкого уровня, поступающие на входы элемента ИЛИ 8. Сигнал низкого уровня на выходе этого элемента выводит регистр 5 процессора из третьего состояния, и его выходы подключаются в шине данных процессора через вход-выход 10. По фронту сигнала на...
Устройство для распределения и регенерации динамической памяти
Номер патента: 1735857
Опубликовано: 23.05.1992
МПК: G06F 12/16
Метки: динамической, памяти, распределения, регенерации
...14 устройс 1 ва, второй - к выходу коммутатора 6, а выход - к второму .адресному выходу 16 устройства.На фиг,2 обозначены: а - импульсырегенерации, поступающие на вход Яустройства, б - импульсы загрузкипамяти на входе 7, в - состояниетретьего сцетчика Зф г - выход заемапереноса счетчика 3", д - состояниевторого сцетчика 2, е - импульсы обращения к задействованной памяти навходе 9,1В реализованном варианте устройства счетчики 1 - 3 выполнены намикросхемах К 555 ИЕ 7, коммутаторы 46 - на К 555 КП 11,Устройство работает следующимобразом.фПервый счетцик 1 является счетчиком определения адреса столбца границы задействованной зоны памяти, вто-рой счетчик 2 - счетчиком определения адреса строки границы, третий,счетчик 3 является...
Устройство управления динамической памятью
Номер патента: 1735858
Опубликовано: 23.05.1992
Авторы: Ковш, Ольшак, Севрукевич, Соколов
МПК: G06F 12/16
Метки: динамической, памятью
...содержит триггеры 15 - 17,элементы И-НЕ 18 и 19, элемент НЕ 20и триггер 21, Элемент НЕ 13 выполненпо схеме с открытым коллектором.Устройство работает следующимобразом,Управляющий вход второго мультиплексора 8 является входом режимаустройства. Эначение потенциала наэтом входе определяет работу устройства в одном из двух режимов: синхронном или асинхронном. 10 В синхронном режиме выход генератора 1 синхроимпульсов через второймультиплексор .8 постоянно подключенк первому входу блока 4 управленияобращением к памяти, и работа с памятью происходит в соответствии свременной, диаграммой, приведеннойна фиг.5, причем при сигналах записи и чтения памяти, равных 31 и следующих друг за другом или даже перекрывающихся во времени (что мажетбыть...
Устройство для сопряжения двух процессоров через общую память
Номер патента: 1758647
Опубликовано: 30.08.1992
Авторы: Никольский, Подзолов, Тимонькин, Ткаченко, Харченко, Хлебников
МПК: G06F 12/16, G06F 13/16
Метки: двух, общую, память, процессоров, сопряжения
...10,четвертый 11 элементы И, элемент ИЛИ 12, элемент НЕ 13, входы 14 и 15 для подключения к шинам адреса, входы 16 и 17 для подключения к выходам запроса, входы-выходы 18 и 19 для подключения к шинам данных, входы 20 и 21 для подключения к выходам чтения/записи, входы 22 и 23 для подключения к выходам управления обменом, выходы 24 и 25 для подключения ко входу разрешения доступа соответственно первого 27 и второго 28 процессоров, синхронхад 26 устройства, первый 27 и второй 28 процессоры.Первый и втооой информационные входы мультиплексора 4 адреса соединены соответственно с входами 14 и 15 устройства для подключения к шинам адреса первого 27 и второго 28 процессоров, выход мультиплексора 4 адреса соединен с адресным нхадом блока 1...
Устройство управления динамической памятью
Номер патента: 1777143
Опубликовано: 23.11.1992
Авторы: Ковш, Лангуев, Ольшак, Соколов
МПК: G06F 12/16
Метки: динамической, памятью
...выделена штриховой линией),Блок управления обращением к памяти 4 (фиг. 4) содержит первый 28, второй 29, трети 30 О-триггеры, первую 31, вторую 32 и третью 33 схемы И - НЕ, первый 34 и второй 35 инверторы,Устройство работает следующим образом,Делитель частоты 2 определяет временные циклы регенерации путем деления по 15 20 25 30 35 ао 45 50 55 ступающей на его вход тактовой частоты .ВС 1 К с генерагора синхроимпульсов 1 на постоянный коэффициент. Этот коэффициент определяется типом памяти и частотой генератора синхроимпульсов 1. Сигнал с делителя частоты 22, являющийся запросом на регенерацию, поступает на второй вход блока управления регенерацией 3. которым является Я-вход триггера 21 (фиг. 3). Триггер 21 устанавливается в состояние...
Устройство для сопряжения двух процессоров
Номер патента: 1784983
Опубликовано: 30.12.1992
Авторы: Никольский, Пугач, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G06F 12/16, G06F 13/16
Метки: двух, процессоров, сопряжения
...37 и 38, вход 39 синх- дами соответственно третьего 13 и четверронизации устройства, первый 40 и второй того 14 элементов И, выходы которых 41 процессоры.соединены соответственно со вторыми вхоТриггер 6 фиг,2) содержит триггер 42, дами первого 21 и второго 22 элементовпервый 43, второй 44 элементы И. ИЛИ, второй вход 30 запроса доступа второго процессора 41 соединен с четвертым входом первого коммутатора 11, с прямым иинверсными входами соответственно четвертого 14 и третьего 13 элементов И, совторым входом второго элемента И 15, выход которого соединенс первым входомчетвертого элемента ИЛИ 19, с первым инверсным и первым прямым входами второгокоммутатора 12, выход первого коммутатора 11 соединен с единичным входом второготриггера...
Устройство защиты памяти, не сохраняющей информацию при отключении питания
Номер патента: 1403860
Опубликовано: 30.04.1994
МПК: G06F 12/16, G11C 29/00
Метки: защиты, информацию, отключении, памяти, питания, сохраняющей
УСТРОЙСТВО ЗАЩИТЫ ПАМЯТИ, НЕ СОХРАНЯЮЩЕЙ ИНФОРМАЦИЮ ПРИ ОТКЛЮЧЕНИИ ПИТАНИЯ, содержащее два диода, резервный источник питания, причем анод первого диода подключен к входу питания устройства, катод первого диода соединен с катодом второго диода и с выходом питания устройства, катод резервного источника питания подключен к выводу общей шины устройства, отличающееся тем, что, с целью уменьшения энергопотребления от резервного источника питания за счет подключения его к запоминающему устройству только на время хранения зарегистрированной информации, в него введены триггер и ключ, причем управляющий вход ключа подключен к выходу триггера, вход установки которого подключен к входу питания устройства, вход сброса триггера является входом сброса...