G11C — Запоминающие устройства статического типа
Ассоциативное запоминающее устройство
Номер патента: 1562956
Опубликовано: 07.05.1990
Авторы: Корнейчук, Марковский, Маслянчук, Яблуновский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...такт. По отрицательному перепаду стробирующего импульса триггер 55 установится в единицу, а следовательно, установится в единицу и выход 38 блока 13 анализа, Этот единичный по - тенциал поступает на разрешающие входы буферных элементов 49;, и 50а соответственно на управляющих выходах 36 блока 13 анализа появляется инФормация, записанная в (-1)-х разрядах регистров 1 О и 11 .Таким образом, узел 13 анализа производит анализ разрядов регистров 1 О и 11 и по заднему фронту тактирующего импульса устанавливается в единицу тот информационный выход 38 узла 13 анализа, который соответствует номеру старшей пары разрядов регистров 10 и 11, для которой требуется опрос накопителя 1. Одновременно с этим сбрасывается в нуль триггер 14, единичный сигнал...
Автоматическое устройство программирования микросхем памяти
Номер патента: 1564688
Опубликовано: 15.05.1990
МПК: G11C 16/10
Метки: автоматическое, микросхем, памяти, программирования
...из блока 6 сопряжения. Подключение контактора в котором устанав- Э55 ливается микросхема памяти для программирования, блока 1 сортировки плоских модулей к блоку 5 программирования осуществляется многопроводной шиной, число проводов которой равно числу контактов контактора.Работа автоматического устройства при программировании микросхем памяти начинается с момента появления на входе 7 сигнала "Пуск", по которому блок 1 сортировки плоских модулей устанавливает в контактор программируемую микросхему памяти и посылает через блок б сопряжения в блок 2 управления сигнал о готовности к программированию. Получив этот сигнал, блок 2 управления считывает информацию из блока 3 оперативной памяти и передает ее в блок 5 программирования, который в...
Устройство для программирования микросхем постоянной памяти
Номер патента: 1564689
Опубликовано: 15.05.1990
МПК: G11C 16/10
Метки: микросхем, памяти, постоянной, программирования
...следующим образом. Если программируетсямикросхема КР 556 РТ 20, то низкие уровни сигналов ВД 11, ВД 15 на входах разрешают формирование импульса на выходе 16, который поступает на тактирую5 15646щий вход программируемой микросхемы,что приводит к появлению данных навыходах последней. При чтении данныхс микросхем другого типа, выход 16 находится в низком состоянии, Данные свыхода программируемой микросхемы поступают на группу выходов 20 блока 9,соединенных с входами блока 8. Групна выходов 2 блока 8 сопряжения(фиг,) соединяется с разрядами 07выходного регистра интерфейса микроЭВМ, через который производится чтение данных.Сигналы на входах 11-16 устройст 5ва (фиг.1) ВДООВД 15, РСО, РС 1 переводятся в состояние лог. 0", в результате...
Усилитель парафазного сигнала
Номер патента: 1564690
Опубликовано: 15.05.1990
Авторы: Артамонов, Зеленцов, Красильников, Свинцицкий
Метки: парафазного, сигнала, усилитель
...и адресную шину 3 источника 6 парафаэного сигнала поцан уровеньИ Нлог. О 1 При этом открыты транзистоО ры 7 и 8, транзисторы 13 и 14, на азрядных шинах 4 и 5 поддерживается ровень лог. , В результате закрыы транзисторы 11 .и 12, транэистоы 15 и 16, транзисторы 9 и 10. 15В режиме чтения через интервал ремени Г (фиг.2), необходимый для становки уровня лог. "1" на разрядх шинах 4 и 5, подается уровень тог. "1" на шину 1 стробирования,что 20 пределяет готовность транзисторов 11 и 12 отслеживать появление уровня ог. 10" на разрядных шинах 4 и 5. Затем на шину 2 установки подаетоя ровень лог, "1", что приводит к эа срыванию транзисторов .7 и 8Через интервал времени(фиг,2) подаетя уровень лог. "1" на адресную шиу 3, что приводит к считыванию...
Устройство сброса
Номер патента: 1564691
Опубликовано: 15.05.1990
Автор: Кулиш
МПК: G11C 7/12
Метки: сброса
...закону. Время нарастаниязависит от параметров элементов би 7. Время, за которое напряжение навыходе 9 достигает определенной величины, определяемой входными параметрами обслуживаемого устройства, напоследнем воспринимается как дейст 35вие сигнала .сброса. За счет высокогопотенциала на информационном входеповторителя 1 элемент 4 заперт. Принеобходимости осуществления сброса впроцессе работы включается переключатель 8, через контакты которого производится разряд элемента 7.При кратковременном отключении питающего напряжения элемент 7 не успевает разрядиться через элемент б. Это 45приводит к тому, что после пропаданияпитания не проиэойцет сброса обслуживаемого устройства. Поэтому в изобретении за счет включения элемента 4и повторителя 1...
Оперативное запоминающее устройство для растрового дисплейного терминала
Номер патента: 1564692
Опубликовано: 15.05.1990
Авторы: Калужникова, Конов
МПК: G11C 11/00
Метки: дисплейного, запоминающее, оперативное, растрового, терминала
...содержания подготовленной информации и метода ее .формирования возможны следующие варианты: 2 О одновременная запись во все блоки 2 (заливка или очистка .экрана); блочная запись столбцов или строк матрицы блоков 2 (что соответствует вертикальной или горизонтальной линиям 25 на экране монитора); запись в один из 1блоков 2 последующим движением с шагом +1 по строкам и/или столбцам до границы матрицы (что соответствует построению линий по алгоритмам раст О ровой графики, например по алгоритму Брезенхэма построения прямых и окружностей). Кроме того, возможна произвольная запись во все блоки 2 (блочная или построчная роспись знака-сим 35 вола или мозаика),Таким образом, режим записи О/1 по входу 11 устройства определяется ЗВМ или графическим...
Устройство для контроля доменной памяти
Номер патента: 1564693
Опубликовано: 15.05.1990
Авторы: Алексеев, Дроздов, Чесноков
МПК: G11C 11/14, G11C 29/00
...на вход блока 3адресации, который производит переборкодов адреса оперативного накопителяблока 16 на выходе 71, выдаются сигналы СБР.310 и ОБН.ОН с выходов 72и 66, Эти сигналы соответственнопроизводят установку триггера 117 переключателя 4 и запуск в режимСБР.ОН блока 2, который устанавливает "0" на выходе 67 данных и "0" -на выходе 68 (команда "Запись" ), навыходе 69 блока 2 управления - "0"(при наличии "0" на его входе 65 и"1" на его входе 37). Таким образом, на входе данных накопителя блока 16 - "0", включен режим "Запись",накопитель выбран ("0" - на выхо"де 69 блока 2), производится перебор адресов, т.е. происходит очистка(запись нулевых данных) в блок 16оперативной памяти.Затем производится выбор режимаработы блока 1 формирования...
Формирователь тока для доменной памяти
Номер патента: 1564694
Опубликовано: 15.05.1990
МПК: G11C 11/14
Метки: доменной, памяти, формирователь
...В первой четверти периода открывается транзистор 17. За чет напряжения на выходе делителя, бразованного резисторами 9 и 15,отрывается транзистор 1. При протекаии тока через резистор 10 отпирается торой транзистор 2. Во второй четверти периода транзистор 17 закрывается, 4 О Ори этом транзисторы 1 и 2 быстро вы,ходят из насыщения благодаря резисторам 9 и 1 О. Спадающий участок тока в катушке 23 формируется за счет тока, протекающего через диоды 7 и 8. 45 В третьей четверти периода поля вра" щения открываются транзисторы 18,3 и 4. В четвертой четверти периода эти транзисторы закрываются, а ток протекает через диоды 5 и 6,50 1Подбором сопротивления резисторов 9,11 и 15,16 можно эффективно управлять степенью насыщени транзисторов 1-4.Таким...
Буферное запоминающее устройство
Номер патента: 1564695
Опубликовано: 15.05.1990
Автор: Невский
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...выхода (ь+1)-го триггера группы 10Сигнал единичного уровня с выхода х-го элемента И четвертой5 15 группы 15 поступает на -й вход управления коммутатора 4 и на вход установки в ноль маркера х-го регистра 1, Данный сигнал разрешает передачу информации из -го регистра через коммутатор 4 на выход устройства и переводит разряд маркера ь-го регистра 1 в нулевое состояние, Сигнал нулевого уровня с инверсного выхода х-го триггера группы 10 через 1-й элемент задержки группы 16 (время задержки равно длительности импульса чтения) поступает на первый вход "го элемента И первой группы 7 и блокирует поступление сигнала единичного уровня на первый вход х-го элемента И второй группы 9. Таким образом, исключается воэможность повторного обращения...
Запоминающее устройство с коррекцией ошибок
Номер патента: 1564696
Опубликовано: 15.05.1990
Авторы: Габелко, Нифонтов, Рогов, Сафронов
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...из блоков 4и 5, поступает только на вычислители 6-9, При этом на вход вычислите-ля 6 синдрома поступают, разряды, относящиеся.к первым двухразрядным группам блоков 2-5 памяти. На вычислитель 7 синдрома поступают разряды втор х групп блоков 2-5 и т.д,Вычисление разрядов каждого синдрома)(обовиачим их через Я,-ба) ироиаводится также только с помощью операции сложения по модулю два следующимобразом:Б, = Р РО+ К р- Рпе Р 4 Кпр8, = Г,О+ КВ К258 - Р КаКЯ П = Рбо+ РО+ К КбеВ таблице представлены значенияодного из синдромов (для остальныхтрех синдромов попучаются аналогичные 30значения), соответствующие возможным. ошибкам при неисправности одного изблоков 2-5 памяти и при правильнойработе.На вход каждого корректора 10-13поступают пять разрядов с...
Узел резки провода для устройства прошивки ферритовых сердечников
Номер патента: 1566407
Опубликовано: 23.05.1990
Авторы: Гуменюк, Римшелис, Федаравичюс
МПК: G11C 5/12
Метки: провода, прошивки, резки, сердечников, узел, устройства, ферритовых
...цилиндринаправляющими и выполнен в вновленного в конусном гнезденого конусного пальца, ввыполнено конусное отверстиес цилиндрическими направляющчем диаметр цилиндрических нющих с одного из концов неконусного отверстия резака,направляющая снабжена конхвостовиком, который сообщеширенной частью конусного орезака и не меньше его по диа повышезак устачес кими иде уста- повороткотором , соосное ими, при- аправлябольше а другая ическим н с растверстия метру,проходной канал направляющих 2 выполнен с конусным входом 8, расширенная часть которого обращена в сторону расширенной части конусного отверстия 6 конус- а ного пальца 4 и больше его по диаметру. (Л Корпус 1 узла резки крепится к корпусу 9 узла транспортирования прошивочного провода 10,...
Устройство дешифрации
Номер патента: 1566408
Опубликовано: 23.05.1990
Авторы: Высочина, Солод, Хоменко
МПК: G11C 8/10
Метки: дешифрации
...изобретения - повышение быстродействия устройства.На чертеже представлена блок-схема устройства дешифрации.Устройство дешифрации содержит логические блоки 1, элементы И 2, прямые 3 и инверсные 4 адресные шины, прямые 5 и инверсные 6 входы второй группы устройства, элементы 7 разряда, коммутаторы 8 и дешифратор 9. При этом коммутаторы 8, элементы И 2, элемент 7, прямые 3 и инверсные 4 адресные шины представляют логический блок 1.Устройство работает следующим образом.При подаче адресных сигналов дешифратор 9 старших разрядов обрабатывает их, при этом на одном иэ выбранных выходов дешифратора 9 старших разрядов появляется высокий потенциал. При этом коммутаторы 8 осуществляют подключение прямых 3 и инверсных 4 адресных шин к...
Устройство управления для доменной памяти
Номер патента: 1566409
Опубликовано: 23.05.1990
Авторы: Жучков, Ковалев, Косов, Лашкова, Росницкий, Савельев, Соколова, Торотенков
МПК: G11C 11/14
...массива, по входу 27 поступает сигнал адреса устройства, переводящий триггер 6 в "1". На блоке 19 задержки с помогцью триггера 6 формируется имчульс требуемой для режима записи длительности, Из блоков 21 доменной памяти в блоки оперативной памяти группы 14 заносятся массиг:,ы данных После накопления массива через мультиплексор 11 в буферный регистр 10 и затем в соответствующий регистр 1 передаются слова карт годности, Поочередно осуществляется выборка иэ блоков оперативной памяти группы 14 с помощью второго мультиплексора 12, управляемого дешифратором 15. Слова поступают в накопительный сдвигающий регистр 4 и в соответствии с картами годности через первый элемент И 2 заносятся в блок 8 буферной памяти, После окончания формирования...
Устройство считывания для программируемой логической матрицы
Номер патента: 1566410
Опубликовано: 23.05.1990
Авторы: Груданов, Невзоров, Савицкий, Сидоренко
МПК: G11C 11/40
Метки: логической, матрицы, программируемой, считывания
...19 и 20 объединены и подключены к выходу 6 триггера 4. Стоки транзисторов 19 и 20 объединены и представляют выход 21 устройства считывания архитектурного бита программируемой логической матрицы, Транзисторы 8 и 9 обнуляют вход и выход триггера 4, Затворы этих транзисторов объединены и соединены с входом формирователя напряжения питания.-Устройство работаег следующим образом.В зависимосги от уровня сигнала на входе 2 устройство считывания находится в двух режимах, Если сигнал равен уровню логического нуля, то устанавливается режим считывания, В этом режиме транзисторы 8 и 9 закрыты (снимается блокировка триггера) и напряжение питания тригера 4 на выходе 3 открывает транзистор 23, Если ячейка 24 памяти находится в непроводящем...
Логическое запоминающее устройство
Номер патента: 1566411
Опубликовано: 23.05.1990
Авторы: Жернак, Петров, Победнов, Спиридонов
МПК: G11C 15/00
Метки: запоминающее, логическое
...сигнал от блока 56 на вход 34 начальной установки, в результате чего в счетчик 31 устанавливается код адреса слова, записанного в стек последним. Одновременно от блока 56 подаются сигналы на вход 22 разрешения приема информации и вход 20 начальной установки, в результа-е чего счетчик 18 сбрасывается в нуль, а в счетчик 21 иэ формирователя 27 передается адрес нижней (правой) границы уплотненного массива,Седьмой такт, Анализируется блоком 56 сигнал на выходе 43 блока 42, Единичное значение сигнала на этом выходе, вырабатываемое при поступлении в блок 42 нулевого сигнала из младшего (правого) разряда регистра 46, соответствует несовпадающему ни с одной из групп столбцу исходного массива или опорному (левому) столбцу группы, В этом...
Аналоговое запоминающее устройство
Номер патента: 1566412
Опубликовано: 23.05.1990
Автор: Курыло
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...величиной тока встроенных генераторов тока схемы 5 управления, заряжает или разряжает накопительный элемент 7, Если разница потенциалов между текущим значением входного сигнала и дискретным значением выборочного сигнала, хранимым на накопительном элементе 7, превышает величину напряжения Огэ транзисторов 8 и 9, то выходной ток дополнительного диодного мостового ключа 4, максимальная величина которого равна величине тока встроенных генераторов тока схемы 6 управления, открывает в зависимости от знака приращения входного напряжения за период дискретизации транзистор 8 либо 9, Коллекторный ток открытого транзистора 8 или 9, превышающий в 3 раз величину выходного тока диодного мостового ключа 4, форсированно заряжает или разряжает...
Постоянное запоминающее устройство с самоконтролем
Номер патента: 1566413
Опубликовано: 23.05.1990
МПК: G11C 29/00
Метки: запоминающее, постоянное, самоконтролем
...с сигнал обращения с входа 2 задма работы проходит на вход синхронизации сигнатурного анализатора 12, тем самым записывая туда содержимое нулевой ячейки. Одновременно происходит увеличение содержимого счетчика 8, При следующем сов падении адресов на адресной шине 1 и на выходах счетчика 8 происходит запись данных, считанных из ПЗУ, в сигнатурный анализатор 12, При переполнении счетчика 8 адреса происходит сравнение сигнатуры, 10 сформированной сигнатурным анализатором, с эталонным значением, записанным в регистре 7 эталонных сигнатур. В случае несравнения триггер 14 управления переключается в нулевое состояние, первый 15 элемент И 5 закрывается, тем самым прекращая работу устройства,Применение предлагаемого устройства позволяет, проводя...
Оперативное запоминающее устройство с коррекцией ошибок
Номер патента: 1566414
Опубликовано: 23.05.1990
Авторы: Ашихмин, Кондращенко
МПК: G11C 29/00
Метки: запоминающее, коррекцией, оперативное, ошибок
...элементы записываются нули, При этом на управляющие входы мультиплексоров 9-9 к в разрядах, не содержащих дефектных столбцов, подается сигнал логического нуля, а на управляющие входы мультиплексоров 101 - 10 к (через элементы НЕ 121 - 12 к ) сигнал логической единицы, В разрядах, содержащих дефектные столбцы, сигналы на управляющих входах первого и второго мультиплексоров принимают значения логической единицы и логического нуля соответственно. Таким образом, в разрядах, не содержащих дефектных столбцов, данные с регистра 7 через мультиплексоры 91 - 9 к подаются на дешифраторы 21 - 2 к и с регистра 8 через мультиплексоры 10 - 10 к на дешифраторы 31-Зк . В накопителях, содержащих дефектные столбцы, данные с регистра адреса строк поступают...
Матричный носитель информации
Номер патента: 1569899
Опубликовано: 07.06.1990
Авторы: Балев, Гусев, Мещеряков, Мягков
МПК: G11C 11/00
Метки: информации, матричный, носитель
...- 10 мкм, объемное содержание 10-15.На электроды строк и столбцов поданы управляющие напряжения, С внешней стороны пластины 4 размещен управляемый блок9 фоновой засветки, в качестве которого может быть использован, например, осветитель ОИ,Визуализацию записи с носителя информации осуществляют с помощью щелевой оптики. При этом оптическую системуразмещают с внешней стороны пластины 1.Матричный носитель информации работает следующим образом. 45В пределах каждого записываемогосветлого участка изображения электрическое поле на границе раздела деформируемого слоя 3 и воздушного промежутказависит от разности приложенных к строке50и столбцу напряжений, расстояния междуэлектродами строки 5 и столбца 2 и диэлектрической проницаемости...
Способ определения ориентации осей кубической кристаллографической анизотропии в доменосодержащей пленке
Номер патента: 1569900
Опубликовано: 07.06.1990
Авторы: Дудоров, Куделькин, Рандошкин
МПК: G11C 11/14
Метки: анизотропии, доменосодержащей, кристаллографической, кубической, ориентации, осей, пленке
...ОО йгй Составйитель й,Аьйийкееь8;"Ред Гй:"й 10)Геьг; ал ОР 1амОРСК.Я Реда кт.Шандор ПОдпи"ное008 тениям и Открытигйм ГОи ,йййй(: йй й 1 й/5 ж 408ОМИТ 8 ТЯ ПО .30Осква, )й(-", Ра Тира ТВ 8 НЧОГО К 1 1:Р)й) Ч аказ 1453 ВНИИ Осуда Производственно-издательскич комбинат йПй)теьйт", й, Ужгород, ул, Гай арийча,векторов намагниченности в ионно-имплантированном слое, в результате которого они выстраиваются вдоль трех эквивалентных направлений, составляющих друг с другом углы 120 О, При этом в окрестности пеоесечения осью симметрии пространственно- неоднородного магнитного поля доменосадержащей пленки,в, ирнно-имплантирован. ном слое образуются три домена, разделенные дОменньйми стенками, Зт(1 , стенки ориентированы под улом 12 О другк другу...
Оперативное запоминающее устройство
Номер патента: 1569901
Опубликовано: 07.06.1990
Авторы: Березин, Гарицын, Королев, Сахаров, Черняк, Шальнов
МПК: G11C 11/40
Метки: запоминающее, оперативное
...7 памяти невыбранныхстрок остаются закрытыми, а состояние35 этих элементов 7 поддерживается за счетпротекания через вторые эмиттеры элементов 12 така хранения источника 8. В режимесчитывания ток считывания пропускается вовсе разрядные шины 11 накопителя, а в ре 40 жиме записи - в одну из разрядных шин.каждого столбца накопителя 1 в зависимости от записываемой информации,Кратковременное воздействие ДФ вызывает генерацию фототоков в р-и-перехо 45 дах конструктивных элементов устройствакратковременным являетсл акое воздай т 1569901вие ДФ, которое не приводит к необратимым изменениям характеристик элементов устройства), Фототоки генераторы 29), возникающие в элементах 7 памяти, действуют так, что стремятся выравнять потенциалы коллекторов и...
Аналоговое запоминающее устройство
Номер патента: 1569902
Опубликовано: 07.06.1990
Автор: Турченков
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...входногонапряжения, Если оно увеличивается,конденсатор 7 заряжается через ОУ1 и открытый диод 5, если уменьшает-ся, конденсатор 7 разряжается черезОУ 2 и диод 6. Ь 5При переходе устройства в режимхранения напряжения на прямом и инверсном ныходах источника 8 парафазного напряжения меняют полярность напротивоположную по отношению к режиму выборки, Тогда через открытые диоды 3 и 4 на неинвертирующиевходы ОУ. 1 и 2 поступает соот-.ветственно отрицательное и положительное напряжение, большее повеличине,. чем напряжение на входеустройства и на конденсаторе 7. ОУ 1и 2 входят в режим насыщения, причемвыходное напряжение ОУ 1 максимальное отрицательное, а на выходе ОУ 2 - максимальное положительное, Диоды 5 и 6при этом закрыты, и с...
Устройство для контроля блоков памяти
Номер патента: 1569903
Опубликовано: 07.06.1990
МПК: G11C 29/00
..."О" в логическую "1". По сигналу с выхода триггера 13 в регистры1 О и 11 переписывается содержимоерегистров 2 и 3 и начинается контроль блока памяти. На выходе элемента 7 вырабатывается сигнал логического 0", который сбрасывает триггер5 в исходное состояние. Следующимимпульсом с блока задания частоттриггер 13 устанавливается в исходное (нулевое) состояние, что обеспечивает режим многократного считывания инФормацин иэ блока памяти сее сравнением,Сравнение считываемой и записанной в блок памяти инФормации осуществляется блоком 21 сравнения, В товремя как блок памяти контролируется, ЭВМ перегружает регистры данных2 и адреса 3, анализирует состояние 45регистра 20 результата контроля,Предлагаемое устройство позволяет Формировать произвольные...
Устройство для контроля блоков памяти
Номер патента: 1569904
Опубликовано: 07.06.1990
Авторы: Август, Зыков, Иванюк, Куклов, Никитин
МПК: G11C 29/00
...обращения, в первый регистр 16 адреса и первый .регистр 17 данных, откуда через соответствующие блоки вывода поступают на контролируемый блок памяти; если микрокоманда в первом такте содержит команду БП или ВнП, соответственно с выходов 24 или 27 блока 5 управления вырабатываются сигналы занесения, по которым изменяется содержимое регистров адреса микрокоманд или счетчика повторений;Т 2 - содержимое первых регистров адреса 16 и данных 17 заносится во вторые регистры адреса 11 и данных 13; микрокоманда с второго блока 3 памяти через мультиплексор 6 заносится в регистр Я микрокоманд; если микрокоманда содержит коды управления ТЛБ первого или второго, происходит соответствующая модиФикация полей микрокоманды с содержимым второго регистра 11...
Запоминающее устройство с самоконтролем
Номер патента: 1569905
Опубликовано: 07.06.1990
Авторы: Исаев, Макачев, Огнев, Паращук, Пестряков
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...генерации сигнала записи в блок памяти, поступающий на выход 24 блока 4 управления. Этот же сигналс помощью элементов 94, 96 и 97 позволяет получить сигналы выборки (вью.ходы 29 и 31 блока 4 управления)шинных формирователей 7 и 8, а такжесигнал, определяющий направление передачи данных в процессор и поступаю-щий с выхода 30 блока 4 управленияна шинные фсрмирователи. После записи в блок 1 памяти восстановленной 10информации все элементы приходят висходное состояние. Таким образом,исключается накопление в памяти ошибок сбойного характера.Если блок 9 обнаружения и исправления ошибок не образует флагов, топри записи значения флага в триггер71 он меняет свое состояние и сигналс выхода 42 блока 4 управления снимает блокировку сигналов на...
Усилитель записи-считывания на кмдп-транзисторах
Номер патента: 1571673
Опубликовано: 15.06.1990
Авторы: Григорьев, Поляков, Сушко
МПК: G11C 7/06
Метки: записи-считывания, кмдп-транзисторах, усилитель
...вход 20 подается напряжение "О"; При этом открывается транзистор 13 и закрываются транзисторы 11,12.3 схеме усилителя нэ транзисторах 7 - 10, ".3, 28, 29 начинается регенеративн ый процесс,.по сле окончания которого на выходах 16 и 17 устанавливается напряженьля "О" и "1"., со ответствующие считываемой информации.При этом оказывается открытым транзистор 29,поэтому при изменении напряжения на разрядных шинах на противоположное "0" на шине 14 и "1" на шине 15), когда транзистор 10 закрывается, на выходе 17 сохраняется "1", а на выходе 16 - "О",В режиме записи информации Ьпослестатического режима) на вход 21 подается напряжение "О". Одновременно на зходы записи 18,19 подается напряжение, соответствующее записываемой информации.Пусть на...
Способ оптической регистрации магнитных доменов и устройство для его осуществления
Номер патента: 1571674
Опубликовано: 15.06.1990
Авторы: Беккер, Папченко, Фролкова, Фролов, Чабаненко
МПК: G11C 11/14
Метки: доменов, магнитных, оптической, регистрации
...получения предельного разрешения при использовании дифракционного метода построения изображения элементов продвижения доменов, Получен1571674 ное изображение проецируют на мишень телекамеры 8, где оно преобразуется в электрический сигнал, а в компараторе 9 - в сигнал двоичного последовательного кода, . Блок 11 обработки и хранения информации, в качестве которого может быть использована ЭВМ, через блок 10 ввода информации считывает информацию об изображении элементов продвижения в свою память,Затем перестраивают устройство для наблюдения магнитных доменов. Для этого снимают рассеиватель 3, в результате чего освещение доменосодержащей пленки теперь происходит когерентным светом с малым.диаметром перетяжки пучка света. Такое освещение...
Динамический элемент памяти
Номер патента: 1571675
Опубликовано: 15.06.1990
Авторы: Бобрицкая, Говорухин, Селиванова, Чупряков
МПК: G11C 11/40
Метки: динамический, памяти, элемент
...до 8 - 12 (у двуоксида кремния 2 - 4).При уменьшении содержания оксида р.з.м. менее 20 весь уменьшается электрическая прочность слоя 3, что вызывает необходимость повышения его толщины, это компенсирует влияние высокого значения диэлектрической проницаемости, не дает нужного увеличения информационной емкости. Повышение содержания оксидаказ 1517 Тираж 490 Подписное ВНИИПИ Государственного комитета по изобретениям и открытия 113035, Москва, Ж, Раушская наб., 4/5 и ГКНТ СССР Производственно-издательский комбинат "Патент", г, Уж ул,Гагарина, 10 р,з,м. более 40 вес ухудшает качество слоя 3 (растрескивание, низкая электрическая прочность),Снижение толщины слоя 3 менее 0,08 мкм повышает его дефектность и снижает 5 электрическую прочность слоя...
Ассоциативное запоминающее устройство
Номер патента: 1571676
Опубликовано: 15.06.1990
Автор: Ященко
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...элемента А+1 записывается в четвертый регистр блока 3 регистров.По шестой микрокоманде (цикл С) осуществляется промежуточный сброс устройства, установка указателя выборки элементов в начало матрицы и запись А во второй регистр блока 11 регистров.Седьмой микрокомандой начинается выполнение цикла В. Микрокоманда выполняет запись элемента А в первый регистр, анализ конца матрицы элементов; конъюнкцию К = В 23 И й 24, инверсию К К А иА,По восьмой микрокоманде осуществляется сдвиг содержимого регистра 9 сдвига. Зта микрокоманда повторяется п раз по числу разрядов в К.В счетчике б осуществляется подсчет количества установленных разрядов. С выхода счетчика б результат поступает на вход порогового элемента 18. Если число установленных разрядов...
Устройство для программирования пзу
Номер патента: 1571677
Опубликовано: 15.06.1990
Авторы: Алексеев, Блинов, Луканин, Чопоров
МПК: G11C 17/00, G11C 29/00
Метки: пзу, программирования
...микросхем, количества попыток записи делается вывод о годности или неисправности (браке) данной микросхемы с соответствующей индикацией нэ блоке 1 В режиме копирования источником адресов и данных является блок 13 (этэлоннэя микросхема). Регистр 2 управления режимами активизирует эталонную микросхему и управляет процессами зэписи-считывания аналогично описанному выше,Формирователи 10-12 обеспечивают соответствующую(предусмотренную техническими условиями нэ данную микросхему ПЗУдлительность импульсов записи, управляющих соответствующими ключами блока 7 ключей, получающих питание соответствующих номиналов и полярности от источника 6 питания. При выполнении формирователя в виде.набораодновибрэторов каждый из них формирует определенную...