G11C — Запоминающие устройства статического типа

Страница 198

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1267482

Опубликовано: 30.10.1986

Авторы: Баранов, Смагин, Фролов, Шадрин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...Б.Когда ключи 3 и 4 размыкаются,35устройство переводится в режим хранения информации. Если идеализироватьсхему, считая входные токи обоих усилителей 1 и 2 равными нулю и сопротивление утечки конденсаторов 5 и б40равным бесконечности, то они буцутсохранять заряд неограниченно долго.Вследствие этого ток через резисторы7 и 8 будетсохраняться неизменными равным О, /К 8, и на первом выходе45будет поддерживаться напряжение БВ реальной схеме конденсаторы 5и 6 будут разряжаться через сопротивления утечки между обкладками. Приравенстве сопротивлений утечки конденсаторов 5 и 6 постоянные времени50разряда будут одинаковыми и, следовательно, напряжение на обкладках кон-.денсаторов 5 и 6 будут уменьшаться 821с одинаковой скоростью, Разность ня -...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1267483

Опубликовано: 30.10.1986

Авторы: Гуслов, Емельянов, Липин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...на диодах 4-7, позволяют увеличить быстродействие устройства выборки и хранения, поскольку они открываются в момент, когда ток, протекающий через диоды40 5 и 4 от переключателя тока 14, равен току генераторов 8-9 токов, и поэтому их открывание происходит при малых изменениях ускоряющегосигнала. В режиме выборки переклю 45чатель тока 14 меняет свое состояние. Ключи, образованные диодами 47, закрываются, и мостовой диодныйключ 3 открывается под воздействиемтока генераторов 8-9 токов.50Применение одного переключателя14 тока вместо двух исключает требования к синхронной работе этих переключателей и приводит к.увеличениюточности устройства, а также упрощает его. Для устранения перекосов токов утечки мостового ключа 3 возможно соединение...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1267484

Опубликовано: 30.10.1986

Автор: Башкеев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...изменения напряжений на конденсаторах 4 и 5 распределяются обратнопропорционально их емкостям С и С 10дТ ваПВм.сС ф4 15 где 1 , - ток перезаряда; время перезаряда; С 1 и .С - емкости конденсаторов 4 и 5 20 Так как дН = Ус + гЦсв иэ выражений (3) и (4), получаемвых за( )(5)1 15 25После окончания управляющего им"пульса ключ 2 замыкается и конденсатор 5 разряжается до нуля. Выходноенапряжение при этом изменяется и будет определяться только изменениемнапряжения конденсатора 4, т.е. дП выхПсд(б) Отношение приращений напряжений на35 выходе и входе равно СвПвых С + Свх(8)с;Таким образом, приращение выход 45 ного напряжения не зависит ни оттока, ни от времени перезаряда, аопределяется только соотношениемвеличин конденсаторов С и Св,Для...

Устройство кодирования информации для памяти с записью неполными словами

Загрузка...

Номер патента: 1267485

Опубликовано: 30.10.1986

Автор: Пастухов

МПК: G11C 29/00

Метки: записью, информации, кодирования, неполными, памяти, словами

...проверочнойматрицы влияет на ту часть структуры,куда не входят сумматоры 11 и 12,При этом для различных переменных гхарактерны три возможных схемных решения, Для примера проверочной матрицы (фиг, 2) переменные г г гпервой группы выходов 1 образуются сучастием соответствующих трех сумматоров 14 без использования управления переменной ц., так как для любыхЭбайтов Б (неполных слов) соответствующие части проверочной матрицыстрок П П, П, одинаковы (учетвлияния особенностей столбца х, представлен на фиг, 1 пунктирной линиейи будет рассмотрен ниже),Второе схемное решение относитсяк формированию второй группы выхо- .дов 2 (г , г, г , г,), где используется один общий сумматор 15 с участием или без управляющей переменнойц;. Здесь двоичный адрес...

Электрооптическое запоминающее устройство (варианты)

Загрузка...

Номер патента: 1095831

Опубликовано: 07.11.1986

Авторы: Беловолов, Головин, Головина, Дианов, Карпов, Крюков, Кузнецов, Прохоров

МПК: G11C 13/04

Метки: варианты, запоминающее, электрооптическое

...входу второго упранляемого генератора и выходной шине, а также тем, что в электрооптическое запоминающее устройство, содержащее волоконный снетовод, группу приемных блоков, каждый из которых состоит из фотоприемника и первого управляемого генератора импульсов напряжения, вход которого соединен с входом излучателя, введены два моцохроматора и группа элементов И-НЕ, выходы первого831 1095 50 3монохроматора оптически связаны ссоответствующими фотонриемниками,выходы второго монохроматора - с соответствующими излучателями. Первыевходы элементов И-НЕ подключены к5выходам соответствующих первых управляющих генераторов, вторые входы -к соответствующим входным шинам,.авыходы - к входам соответствующихвторых управляемых генераторов и...

Способ записи информации на многоосный магнитный носитель с полосовыми магнитными доменами

Загрузка...

Номер патента: 1269207

Опубликовано: 07.11.1986

Авторы: Кандаурова, Памятных

МПК: G11C 11/14, G11C 7/00

Метки: доменами, записи, информации, магнитный, магнитными, многоосный, носитель, полосовыми

...исходного (старого) полосового магнитного домена и формирование нового домена с ориентацией Т существенно отличной от остальной части домена. Например, если в исходной системе полосовых доменов векторы 1, ориентированы почти перпендикулярно к плоскости пластины, то в перемагниченных участках домена векторы 1, могут составлять с плоскостью различные углы (например, 0,20, 35 и 55) в зависимости от кристаллографической ориентации пластины. Новый домен легко сдвигается в планарном как однородном, так и градиентном магнитном поле. Изменяя ориентацию поля Нотносительно кристаллографических осей носителя, можно создавать внутри неподвижных доме 1нов подвижные домены с отличающимися одна от другой ориентациями 1,.Новый подвижный домен в...

Запоминающее устройство

Загрузка...

Номер патента: 1269208

Опубликовано: 07.11.1986

Авторы: Барчуков, Лавриков, Мызгин, Неклюдов, Сергеев

МПК: G11C 11/40

Метки: запоминающее

...на прямо смещенном эмит терном переходетранзисторов 24, 34и диода 23 соответственно;- потенциал базытранзистора 34 в режиме выборки.При этом по окончании процесса разряда емкости шины 41, когда потенциал на шине 41 опустился настолько, что отпирается эмиттерный переход транзистора 34, диод 23 закрывается, а транзистор 241 открывается и ток (2 отволится в транзистор 241. Таким образом ток (2, обеспечивающий ускоренный форсированный) перезаряЛ емкостей разрядных шин, протекает в них только в течсние ллительности переходного процесса в разрядных шинах, вследствие чего сокращается время считывания.Рассмотрим запись логического О В элемент 111. В исхолном состоянии элеменг 111 хранит логическую 1, а ЗУ находится в стационарном режиме выборки...

Запоминающее устройство

Загрузка...

Номер патента: 1269209

Опубликовано: 07.11.1986

Автор: Тенк

МПК: G11C 11/40

Метки: запоминающее

...потенциал, а на входах 7 в 9низкий, происходит предварительный заряд выходов адресных усилителей через транзисторы 10, шин 28 строк -- через транзисторы 15 дешифратора 2 строк и емкостей 30 связичерез транзисторы 15 дешифратора 2 и ключ 27.11 осле поступления кода адреса на затворы ключевых транзисторов2 адресных усилителей устанавл ивается высокий потенциал на управляющем входе 7, отпираются соответствующие ключи 5, истоки которых соединены с шиной 6 нулевого потенциала, и разряжаются соответствующие выходы адресных усилителей 1. Одновременно с началом работы адресных усилителей 1 нрскран.еСгся 11 рсдзе)ря,1 нин 28 с 1 рк нако 1 ите.1 заканчивается и Зну.1 ьс и;.,зоде 13 д нифратора 2) емкостей 30 связи. Сигнал ( управляющего входа 7...

Регистр сдвига на мдп-транзисторах

Загрузка...

Номер патента: 1269210

Опубликовано: 07.11.1986

Авторы: Быков, Гусаков, Корягин

МПК: G11C 19/00

Метки: мдп-транзисторах, регистр, сдвига

...логическая едиципа. На интервале времеци Т 5 открываются транзисторы 4, 7 четных логических элементов, ца выходе 15 второго логического элемента устанавливается логическая едиципа, которая поступает ца затворы транзисторов 2, 5 первого логического элемецта. Таким образом ицверторы второго и первого логических элемецтов ца ицтервале Т 5 образуют триггер. На интервале Тб так же, как и на интервале ТЗ, закрыты транзисторы ключей с)сех логических элемецтов. Г 1 ри этом за счет сохрацеция заряда ца затворах транзисторов 2 и 5 ииформапия це теряется. В следующем периоде ца ицтервале Т 1 открыты транзисторы 3, 4, 6, 5 третьего логического э селецта, а ца ицтервале Т 2 открыты транзисторы 2, 4 и 7 данного логицеского элемента. При этом...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1270799

Опубликовано: 15.11.1986

Авторы: Безручко, Мироненко, Фаткулин, Цепляев

МПК: G11C 11/14, G11C 29/00

Метки: блоков, памяти

...информация,Кнопочным переключателем 15 запускается задающий генератор 16 и синхросигналы с дешифратора 21 поступают на счетчик 18, который производитперебор адресов ЗУ 27.Первоначально информация, содержащая сведения о дефектах контролируемого блока, из ЗУ 27 переписывается в регистр 26, откуда она пересылается в запоминающий блок 9. Еслитакая информация отсутствует, то вЗУ 27 заносится предварительно нуле-вая информация, которая затем через3 12707регистр 26 переписывается в заломи.;ающий блок 9, Эта перепись производ. тся следующим образом, 3 регистрс25 на выходе 5 ч устанавливается сиг нал, разрешающий работать элементамИ 29, 31. Сигналы с дешифратора 21поступают на счетчик 7, который перебирает адреса блока 9, а сигналы,проходящие...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1272357

Опубликовано: 23.11.1986

Автор: Протасеня

МПК: G11C 19/00

Метки: буферное, запоминающее

...повторяет на своем втором выходе код номера информационного слова и номера входа 5, поступающие по входу 39, а на первом выходе - значение разряда маркера занятости, поступающее на вход этого регистра 26 через одноименный элемент 28 задержки с входа 40.Соответствующий формирователь 33 формирует прямоугольный импульс считывания (уровень логической единицы), передний фронт которого задержан относительнопереднего фронта импульса сигнала на входе 1 на время блокировки всех регистров 26, а задний фронт которого совпадает по времени с задним фронтом этого же импульса. После блокировки всех регистров 26по импульсу с выхода формирователя 33 в каждом элементе 27 сравнения в одноименной входу 1 группы сравнивается код номера информационного слова...

Запоминающее устройство с самоконтролем его варианты

Загрузка...

Номер патента: 1272358

Опубликовано: 23.11.1986

Авторы: Бородин, Иванов, Столяров

МПК: G11C 29/00

Метки: варианты, запоминающее, самоконтролем

...26. Другой управляющий вход каждого из дешифратора (их всего6) подключается к соответствуюгцему выходу дешифратора 19. Информационные входы коммутатора подключаются к выходу блока 18. После задержки в коммутаторе 17 сигнал одноразрядной ошибки поступает в блок коррекции ошибок, который, может быть реализован на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ. Вследствие этого значение ошибочного разряда инвертируется. что и обеспечивает поступление на выходы 16 исправленного числа. Общая задержка до выдачи исправленного числа без учета времени считывания из накопителя 1 составляет около 140 нс при реализации на указанных элементах.В ряде случаев целесообразно выходы блока 18 через элемент ИЛИ подать на выход (например, в составе группы выходов 20), что...

Формирователь импульсов считывания для блоков памяти

Загрузка...

Номер патента: 1273996

Опубликовано: 30.11.1986

Авторы: Заболотный, Косоусов, Максимов, Петричкович, Филатов

МПК: G11C 7/00

Метки: блоков, импульсов, памяти, считывания, формирователь

...Е , транзистор первого 4 усилительного элемента не препятствует установлению низкого уровня в точке А транзистором третьего 3 элементапредзаряда, открытым высоким потенциалом на его затворе. При этом закрывающийся транзистор второго 2 элемента пред- заряда не препятствует Формированию высокого потенциала, равного напряжению Е, на входе инвертора 6, осу.ществляемому открытым транзистором первого 1 элемента предзаряда. Инвертор 6 Формирует низкий уровень на затворе транзистора второго усилительного элемента, переводя его в открытое состояние. Окончание переходных процессов в узлах схемы характеризуется отсутствием каналов сквоэнога тока - рассеиваемая мощность при этом определяется только токами утечки р-п переходов.В режиме формирования...

Запоминающая матрица

Загрузка...

Номер патента: 1273997

Опубликовано: 30.11.1986

Авторы: Болдырев, Крупский, Куперман, Мощинский, Чельдиев

МПК: G11C 11/14

Метки: запоминающая, матрица

...в выбранной инйормационной ячейке 3.Рассмотрим работу запоминающей матрицы на конкретном примере. Пусть необходимо записать код информации 1 в информационную ячейку ц с координатами ХУ (Фиг.2) . Для записи кода "1" по соответствующему проводнику группы 5 подается импульс тока записи 1 у, а по соответствующему проводнику группы 6 подается импульс тока записи 1 х. Под действием магнит ного поля импульсов тока записи 1 х и 1 у происходит намагничивание ячейки о в состояние, соответствующее коду инормации "1", Для записи кода информации "О" в ячейку о полярность импульсов тока 1 х и 1 у необходимо изменить на противоположную, При чтении инормации изинформационной ячейки р по проводнику группы 5 подается импульс тока 1 у, полярность...

Канал для продвижения полосовых магнитных доменов

Загрузка...

Номер патента: 1273998

Опубликовано: 30.11.1986

Авторы: Иерусалимов, Половинкин, Шорыгин

МПК: G11C 11/14

Метки: доменов, канал, магнитных, полосовых, продвижения

...линией 5, к колонкам аппликаций, где преобразуется вполосовой домен, Полосовой домен 6продвигатеся по колонкам аппликапийвдоль оси 5. Под действием поля Нврмагнитные полюса, наводимые этимполем в аппликациях, создают магнитостатистические ловушки ( МСЛ),обеспечивающие растяжение и продвижение доменов, при этом верхушки доменов магнитосвязаны с допелнительными аппликациями 3, При отключенииполя Н аппликации 3 остаются намагниченными, так как они выполненыиз Ферромагнитного материала с повышенной коэрцитивной силой. Таким образом, верхушки ПМД остаются в МСЛ,которые фиксируют их положение ипрепятствуют стягиванию полосовыхдоменов в ЦМД, что повышает надежность канала продвижения полосовыхмагнитных доменов.Чтобы аппликации 3 могли...

Запоминающее устройство на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1273999

Опубликовано: 30.11.1986

Авторы: Захарян, Красовский, Кузнецов, Раев

МПК: G11C 11/14

Метки: доменах, запоминающее, магнитных, цилиндрических

...микропрограммы считывается из накопителя 7 и поступает через блок 8 считывания информации в блок 2 обнаружения и коррекции ошибок, затем по внутренней шине 4 вывода данных через буферный регистр 21 в микропроцессор 17 и далее через регистр 20 чтения на системную шину.В случае обнаружения ашибок.в инйормационнам блоке на соответствую., щем выходе блока 2 обнаружения и коррекции ошибок появляется Флаг КО или НКО.Через элемент ИЛИ 9 эти сигналы передаются на вход счетчика Оошибок и увеличивают на единицу егосодержимое. Кроме того, флаги КОи НКО поступают на соответствующиеинформационные входы блока 11 памятии записываются по текущему адресу, 5хранимому в регистре 22 текущего адреса.После чтения информационного блока из накопителя 7...

Элемент памяти

Загрузка...

Номер патента: 1274000

Опубликовано: 30.11.1986

Авторы: Авакьянц, Саркисян

МПК: G11C 11/40

Метки: памяти, элемент

...10. Величины сопротивлений 5 О 5 20 25 30 35 40 45 50 55 резисторов 10 и 11 должны быть менее, чем сопротивления закрытых транзисторов 1,2 и 5. Потребляемая мощность элемента памяти в режиме хранения 1Е К , где Е - величина папоряжения питания, К, - величина сопротивления резистора К 10 или диода Иоттки 10. При записи логической единицы одновременно подаются отрицательный потенциал на адресную шину 7 и положительный потенциал на разрядную шину 8. В этом случае транзистор 5 открывается и положительный потенциал разрядной шины подается на сток транзистораи на затвор транзистора 2, который закрывается. Одновременно с транзистором 5 открывается и транзистор 3. Чтобы обеспечить запирание транзистора 2 необходимо еще обеспечить, чтобы...

Ячейка памяти с внутренней регенерацией

Загрузка...

Номер патента: 1274001

Опубликовано: 30.11.1986

Авторы: Берг, Габсалямов, Лашевский, Тенк, Шейдин

МПК: G11C 11/40

Метки: внутренней, памяти, регенерацией, ячейка

...сигнал, открывающий транзистор 1. При хранении информации единичного уровня на конденсаторе 4 транзистор 3 открыт и высокое напряжение импульса на шине 5 открьвает транзистор 2. При хранении информации нулевого уровня на конденсаторе 4 транзистор 3 закрыт и не допускает открывания транзистора 2. Шина б через открытые транзисторы 1 и 2 подсоединяется ко входу 7. В режиме записи сигнал по адресному входу 8 открывает транзистор 1, Конденсатор 4 заряжаетсячерез входячейки памяти и открывает транзистор 1, Низкое импульсное напряжение на шине 5 закрывает транзистор 2. В следующем такте на вход 7 поступает зйписьваемая информация, которая при записи информации нулевого уровня разряжает конденсатор 4.В следующем такте закрьвается транзистор...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1274002

Опубликовано: 30.11.1986

Авторы: Акушский, Сасковец

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...который вырабатывает импульс, производящий первый сдвигвправо в накопителе 1, при этом устанавливается счетчик 2 в состояние001 - (единица) и счетчик 3 - в состояние 100 - (четыре).При этом перенос единицы, хранящейся в первомсправа разряде накопителя (число"1"), в первый слева разряд накопителя 1 образует импульс, разрешающий перезапись содержимого счетчика2 в регистр 4, в который записывается число 011 (три). Четвертый импульс от элемента И 23 производит четвертый сдвиг вправо в накопителе 1,устанавливает счетчик 2 в состояние100 (четыре) и счетчик 3 в состояние001 - (единица), При переносе единицы, хранящейся в четвертом разряденакопителя 1, (обозначающей числочетыре), в первый (левый) разряд образуется импульс, разрешающий...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1274003

Опубликовано: 30.11.1986

Авторы: Бородин, Егорова

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...микрокоманды повторится аналогично данному. 30Если конечный адрес достигнут, то свыхода элемента И 21 идет опрос элементов И 22, 23, что означает: равна или не равна сумма в сумматоре 15контрольному числу для данного участ-З 5ка (контрольное число вырабатываетсяблоком 17). Если равна, то импульсчерез элемент И 22 поступает на четвертый вход блока 7, что обеспечивает переход счетчика 29 в следующее 40состояние (следующий участок будетпроверяться), а следовательно, преобразователи 28 и 17 выработают новые коды начального, конечного адресов следующего участка и его кон- . 45трольной суммы, а также установкисумматора 15 в нулевое состояние,ав счетчик 30 записывается первый адрес следующего участка накопителя 8.Затем процедура...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1274004

Опубликовано: 30.11.1986

Автор: Бородин

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...с выходов формирователей 13, 22 поступают на входы блока 10 10 1 О 01 01 01 00 10 00. 01 01 10 00 10 Значения контрольного кода Для пяти, -шестираэрядных модулей памяти Значения контрольного кода74004 О 15 ной группы соединены с числовыми20 входами накопителя, первые входы 25 30 35 1,Запоминающее устройство с авто номным контролем, содержащее накопитель, группы Формирователей сигналон четности, группы формирователей контрольных сигналов по модулю три, формирователи сигналов четности и блок 45 сравнения, выход которого является, контрольным выходом устройства, причем выходы формирователей сигналов четности первой группы соединены с входами первого формирователя сигна лов четности, выход которого подключен к первому контрольному входу...

Постоянное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1274005

Опубликовано: 30.11.1986

Авторы: Княжицын, Марголин

МПК: G11C 29/00

Метки: запоминающее, постоянное, самоконтролем

...выходы коммутатора 1 О в отключенное состояние, навход 15 - потенциал, разрешающийпрохождение кода информации черезкоммутатор 5 на блок 9 и устанавливающий на выходе 27 блока 7 уровень"0", На входы сумматора 24 поступаютрезультаты снертки с выходов блоков7, 8 и через сумматор 22 и элементНЕ 27 с блока 9, Таким образом, счи"тынание информации также сопровождается выдачей с выхода 20 контрольного разряда,Режим работы устройства, связанный с увеличением количества словили адресной разрядности устройства.Дополнительный разряд адреса иего инверсию подают соответственнона входы выборки накопителей 1 и 2,входы 17 и на один из внешних входовблока 6, При подаче кода адреса навход 11 и входы выборки 1 и 2 накопителей информационный код...

Запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1274006

Опубликовано: 30.11.1986

Автор: Скубко

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок

...обработке информаци. емкостью 16 х 4 Кбит,независимо от варианта распределения двоичных знаков в массиве,Вариант распределения (при среднем положении перемычек 59) определяется информацией регистра 9, которая при управляющем сигнале на соответствуюцем входе 20 и по синхрони 45н 11зирующей команде Запись на соответствующем выходе блока 1 заносится в регистр 9 со счетчика 8, который считает однобитовые ошибки по50синхронизирующей команде пЧтение"на соответствующем выходе блока 1.При снятии потенциала "лог.Опс входа 19 на выходе элемента 2 ИИЛИ-НЕ 26 будет потенциал "лог.1",контроль битов информации будет осуществляться только на четность нако 55пителем 12. Управляющий потенциал"Коррекция" на соответствующем выходе распределителя 11 и...

Устройство для контроля адресных цепей боков памяти

Загрузка...

Номер патента: 1274007

Опубликовано: 30.11.1986

Авторы: Андреев, Иванов, Романов

МПК: G11C 29/00

Метки: адресных, боков, памяти, цепей

...Если все и разрядов кода адреса обращения имеют состояние логической "1", то со всех выходов и элементов И второй группы 7 сигналы логической 1 через и элементов ИЛИ второй группы 11 пройдут на и информационных входов 43 второго блока 13 оперативной памяти и запишутся во все и его разрядов по первому или второму адресу соответственно для отказов и для отсутствия отказов) в область памяти, задаваемую кодом на входах 34 второй группы, соответствующую проверяемой адресной цепи контролируемого блока 18 памяти. На информационные входы первого 12 блока оперативной памяти сигналы логической "1" не поступят и в нем сохранится исходная нулевая информация. Аналогич- . но, если все и разрядов кода адреса обращения имеют состояние логического "0",...

Сумматор

Загрузка...

Номер патента: 1275428

Опубликовано: 07.12.1986

Авторы: Габышева, Гиль, Нестерук, Фомин

МПК: G06F 7/50, G11C 11/14

Метки: сумматор

...второй группы расположено по Квыходных каналов второй группы, следовательно, по этим каналам может поступить от одного до Кдоменов, что соответствует минимальному и максимальному остаткам от деления линейной суммы на модуль сумматора. Если на пути продвижения ЦЩ в канале вывода ЦМД имеется дополнительная динамическая ловушка ЦМД второй группы, содержащая домен, то вследствие наличия сил магнитостатического взаимодействия между доменом в дополнительной динамической ловушке и доменом в канале вывода ЦМД последний поступает в канал принудительного продвижения ЦЩ, магнитосвязанный с данной дополнительной динамической ловушкой ЦМД 9, и далее по каналу разрушения ЦМД 12 в аннигилятор 13 ЦМД. Таким образом, на выход сумматора поступают только...

Устройство управления буферным накопителем для доменной памяти

Загрузка...

Номер патента: 1275536

Опубликовано: 07.12.1986

Авторы: Бойко, Колумбет, Коцегуб, Помазан, Скомров

МПК: G11C 11/14

Метки: буферным, доменной, накопителем, памяти

...памяти в буферный накопитель, Выполняется это в следующей последовательности, С блока 3 постоянной памяти считывается первый 50 код интервала, три разряда (28, 29 и 30) которого записываются в счетчике 4 временных интервалов, а четвертый разряд (31), где хранится признак интервала, запоминается на триггере 36 блока записи-считывания, Первый Кьд интервала равен шести, признак кода интервала равен едини 536 4це, Поступающие на регистр 5 сдвига(фиг, 1) импульсы СдВ (21) обеспечивают поразрядную выдачу слова на шину 13 и запись этого слова через элемент ИЛИ 7 и шину 14 в буферный накопитель. Каждый разряд слова, который появляется на шине 13 через элементы ИЛИ 7 гоступает параллельно навсе входы буферного накопителя, нозаписывается код...

Устройство встроенного функционального контроля для доменной памяти

Загрузка...

Номер патента: 1275537

Опубликовано: 07.12.1986

Авторы: Липанов, Рогов, Статейнов, Фадеев

МПК: G11C 11/14, G11C 29/00

Метки: встроенного, доменной, памяти, функционального

...комбинации соединены с входами дешифратора 29, выход которого является выходом блока 12 контроля адреса.Предлагаемое устройство работает следующим образом.В содержимое доменной памяти однократно вводятся две тестовые страницы информации, которым присвоен адрес в младшем разряде, равный нулю и единице соответственно, одна страница содержит в своем составе исправляемую ошибку; а другая - не- исправляемую, причем адрес ошибок вводится в виде кода в содержимое этих страниц, служебная информация хранится в содержимом доменной памяти на протяжении всего времени ееэксплуатации, Функциональный самоконтроль производится после каждого включения источников электропитания всоответствии с временной диаграммой(фиг, 2),Сигнал "Установка исходного...

Накопитель для запоминающего устройства

Загрузка...

Номер патента: 1275538

Опубликовано: 07.12.1986

Авторы: Гиль, Легоцкая, Нестерук, Потапов

МПК: G11C 11/14

Метки: запоминающего, накопитель, устройства

...12 ЦИД подаются импульсы тока, уничтожающие (1 с) разрядов слова данных в каждом -м регистре 6 ввода (О с ь с Е) . При пос- туплении разряда а в (1-1)-й дополнительный регистр 6 ввода импульсы тока в токопроводящую шину аннигилятора не подаются и осуществляется параллельный ввод слова данных из основного 4 и дополнительных 6 регистров ввода информации в регистры 3 хранения информации,При считывании информации слово данных, продвигаясь по регистрам 3 хранения информации, попадает.в переключатели-репликаторы 8 ЦИД и пе-. реводится импульсом тока отрицательной полярности, посылаемым в токо- проводящую шину переключателей-реп 275538 2 ликаторов 8 ЦМД из регистров хранения информации в основной 9 и дополййтельные 10 регистры вывода...

Переключатель цилиндрических магнитных доменов

Загрузка...

Номер патента: 1275539

Опубликовано: 07.12.1986

Авторы: Андреев, Миляев

МПК: G11C 11/14

Метки: доменов, магнитных, переключатель, цилиндрических

...5 продвижения ЦМД, Пленка 1 находится в параллельно ее плоскости вращающемся магнитном поле источника 10. Мини 1 мальная ширина токовой шины 3 равна восьми диаметрам ЦМК,и ограничена возрастанием вероятности сбоя эа счет растяжения ЦМД вдоль края токовой шины 3 между соседними каналами 5 продвижения ЦМД. Максимальная ширина токовой шины 3 ограничивается лишь длиндй каналов 5 продвижения ЦЩ. Переключатель ЦМД работает следующим образом.Импульс тока источника 7 подается в токовую шину 3, когда фазамагнитного поля источника 10 составляет 180 . В этот момент времени ЦМД 2 находится в положении А у границы неимплантированных областей 6 первого канала 4 продвижения ЦМД. Наибольшая плотность тока в шине 3 локали 2зуется между вырезами 8 и 9....

Устройство для обнаружения и исправления ошибок в доменной памяти

Загрузка...

Номер патента: 1275540

Опубликовано: 07.12.1986

Авторы: Захарян, Красовский, Леонтьев, Раев, Шотов

МПК: G11C 11/14

Метки: доменной, исправления, обнаружения, ошибок, памяти

...словав этот регистр с выхода "Отсчет разрядности информационного слова" программируемой логической матрицы 8поступает сигнал, переводящий триггер 4 в нулевое состояние и прекращающий подачу синхроимпульсовДалеепроисходит запись очередного информационного слова в буферный регистр 1, Эта операция повторяетсяР раз. В регистре 11 Формированиякорректирующего кода производится3 1275 деление записываемой информации на порождающей многочлен и вычисление корректирующего числа.После формирования корректирующего числа по шинам 14 и 15 поступают сигналы управления, разрешающие его передачу через мультиплексор 12 на шины 13 вывода данных.В режиме чтения информационный блок поступает в ОЗУ системы и одно О временно по шине 2 ввода данных поступает на...