G11C — Запоминающие устройства статического типа

Страница 182

Устройство для выборки координатных шин магнитного накопителя

Загрузка...

Номер патента: 1140177

Опубликовано: 15.02.1985

Авторы: Гимадов, Распутный

МПК: G11C 27/00

Метки: выборки, координатных, магнитного, накопителя, шин

...первой 3 и 4 и второй 5 и 6 групп, первый 7 и второй 8 генераторы координатных токов и матричный дешифратор 9.Каждый ключ выборки содержит токо- передающий 10 и токопринимающий 11 р - и - р-транзисторы, базы которых через резистор 12 соединены с соответствующими выходами 14 и 15 первого 1 и 16 и 17 второго 2 дешифраторов, а также токопринимающий н - р - о-транзистор 13.Эмиттеры токопередающих р - и - р-тран. зисторов 10 ключей 3 и 4 выборки первой группы подключены к первому выходу 18 первого генератора 7 координатных токов, а эмиттеры токопередающих р - и - р-транзисторов 10 ключей 5 и 6 выборки, второй группы - к первому выходу 19 второго генератора 8 координатных токов. Эмиттеры токопринимающих р - п - ртранзисторов 11 ключей 3 и 4...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1140178

Опубликовано: 15.02.1985

Авторы: Бахотский, Младенцев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...характеристики и точность системы автоматического регулирования технологических параметров.Цель изобретения - повышение точности устройства.Поставленная цель достигается тем, что в аналоговое запоминающее устройство, содержащее первый ключ, первый вход которого соединен с первой шиной питания и с первой шиной управления, второй вход первого ключа соединен с второй шиной управления, выход первого ключа соединен с первым выводом первого пассивного элемента, второй вывод которого соединен с второй шиной питания, третий вывод первого пассивного элемента соединен с входом первого элемента с нелинейной характерисн н тикон, второи ключ, первыи вход которого соединен с второй шиной питания и с третьей шиной управления, второй вход...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 1140179

Опубликовано: 15.02.1985

Авторы: Гринштейн, Колтыпин, Новик

МПК: G11C 29/00

Метки: оперативной, памяти

...одними из выходов устройства, одним из входов которого является второй вход анализатора сигналов, введены Р-триггер, группа сумматоров по . модулю два, второй счетчик и третий счетчик, одинУстройство работает следующим образом, Синхросигналы с генератора 1 запускаютсчетчик 2, работающий в режиме непрерывного пересчета. Так как информация в Р- триггер 3 записывается по переднему фронту на его синхровходе, то выходной сигнал Р-триггера 3 представляет собой сдвинутый на один такт синхросигнала выходной сигнал первого разряда счетчика 2 и используется в качестве сигнала разрешения выборки контролируемого блока 7. Выходы следующих ордам разрядов счетчика 2 через группу 40 двухвходовых сумматоров 4 по модулю двауправляют адресными входами...

Оперативное запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 1140180

Опубликовано: 15.02.1985

Авторы: Ващенко, Чаков

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем, оперативное

...к информационным входам соответствующих блоков памяти, управляющие входы которых соединены с выходами элементов И с первого по четвертый, выход пятого элемента И подключен к другому входу блока контроля по четности, одни из выходов счетчика соединены с входами одиннадцатого элемента И-НЕ, выход которого соединен с другими входами сброса счетчика и триггеров, счетный вход счетчика подключен к выходу шестого элемента И-НЕ. На чертеже изображена структурная схема предлагаемого оперативного запоминающего устройства с автономным контролем.Оперативное запоминающее устройство с автономным контролем содержит блоки 1-.-4 памяти, выполненные, например, на микросхемах типа 565 РУ 2, счетчик 5, триггеры 6 - 8 с первого по третий, генератор 9...

Устройство для прошивки ферритовых сердечников

Загрузка...

Номер патента: 1141448

Опубликовано: 23.02.1985

Авторы: Ведегис, Кирлаускас, Рагульскис, Судинтас, Федаравичюс

МПК: G11C 5/02

Метки: прошивки, сердечников, ферритовых

...для размещения ферритовых сердечников, введен редуктор с воздухопроводами, расположенный под основанием, при этом один воздухопровод соединен с каналом подачи сжатого воздуха, выполненным в корпусе, а другой воздухопровод - с каналом подачи сжатого воздуха, выполненным в направляющих.На чертеже представлено устройство для прошивки ферритовых сердечников.Устройство содержит вал (ротор) 1, корпус 2, каналы 3 подачи сжатого воздуха и каналы 4 его отвода, кассету 5 с катушкой 6 запаса прошивающего провода 7, направляющую 8 с каналами 9 и 10 соответственноподачи и отвода сжатого воздуха, осевое отверстие 11 направляющей 8, редуктор 12 распределения и регулированияпитающих потоков сжатого воздуха, воздухопроводы 13, стол 14, ферритовые...

Способ прошивки ферритовых сердечников

Загрузка...

Номер патента: 1141449

Опубликовано: 23.02.1985

Авторы: Кирлаускас, Рагульскис, Римайтис, Федаравичюс

МПК: G11C 5/02

Метки: прошивки, сердечников, ферритовых

...на деформацию провода.Цель изобретения - повышениебыстродействия и надежности прошивки 5ферритовых сердечников.Поставленная цель достигаетсятем, что согласно способу прошивкиферритовых сердечников, заключающемуся в протягивании прошивочного 5провода через ролики в его прямолинейном перемещении и в нанизыванииориентированных ферритовйх сердечни" ков на прошивочный провод путемвращения провода вокруг своей оси,осуществляют дополнительное перемещение прошивочного провода в направлении прошивки ферритовых сердечников путем подачи сжатого воздуха вокруг прошивочного проводй. Осуществление проталкивания прошивочного провода с помощью сжатого воздуха, который подается вокруг прошивающего провода вблизи его поверхности по направлению...

Способ считывания информации из магнитного полупостоянного запоминающего устройства

Загрузка...

Номер патента: 1141450

Опубликовано: 23.02.1985

Автор: Гаврилов

МПК: G11C 7/00

Метки: запоминающего, информации, магнитного, полупостоянного, считывания, устройства

...информации иэ ППЗУ на магнитных элементах, заключающийся в подаче импуль са тока считывания по адресной шине, преобразовании его в двухполуволновые сигналы, несущие информа цию, выделении информации путем стробирования первой полуволны сиг, налов Г 23Недостатками известного способа являются его пониженная надежность, так как отсутствует коррекция информации, и появление даже одиночного сбоя при считывании следует оценивать как неисправность памяти.Цель изобретения - повышение надежности способа путем осуществления коррекции считанной информации, что позволяет повысить достоверность считанной информации.Поставленная цель достигается тем, что согласно способу считывания информации из магнитного ППЗУ,45 заключающемуся в подаче по...

Устройство для выборки информации из накопителя

Загрузка...

Номер патента: 1141451

Опубликовано: 23.02.1985

Авторы: Науман, Служеникин, Шумкин

МПК: G11C 8/00

Метки: выборки, информации, накопителя

...тока чтения второй группы, аноды других диодов с выходами ключей тока записи первой группы, другие аноды и катоды диодов являются вторым выходом устройства, одни из анодов диодов соединень 1 с первыми выводами элементов смещения первой группы, вторые выводы которых соединены с шиной нулевого потенциала, одни из катодов диодов соединены с первыми выводами элементов смещения второй группы, вторые выводы которых соединены с шиной питания, первые входы ключей тока чтения первой группы соединены с первым выводом первого согласующего элемента, второй выход которого соединен с шиной питания, первые входы ключей тока записи первой группы соединены с первым выводом второго согласующего элемента, второй вывод которого соединен с шиной питания,...

Оперативное запоминающее устройство типа 2 с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1141452

Опубликовано: 23.02.1985

Авторы: Борисюк, Брянцев, Прудских, Уланов

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, оперативное, ошибок, типа

...подключены к входам элементов НЕ группы, выходы которых соединены с другими входами дополнительных элементов И третьей группы, одни из входов дополнительных элементов И четвертой группы подключены к выходам дополнительных элементов И первой груп - пы, другие - к выходам регистрОв адреса, второй группы, выходы дополнительных элементов И третьей и четвертой групп через элементы ИЛИ группы подключены к входам дешифратора адреса, вторые входы дополнительных элементов И второй группы через элементы задержки соединены с другими выходами регистра сдвига.На чертеже показана структурная схема предлагаемого устройства.Устройство содержит накопитель 1, дешифратор 2 адреса, первую 3 и вторую 4 группы усилителей считывания, формирователи, 5 тока...

Запоминающее устройство с коррекцией групповых ошибок

Загрузка...

Номер патента: 1141453

Опубликовано: 23.02.1985

Авторы: Бруевич, Воробьев, Куликов, Кустов

МПК: G11C 29/00

Метки: групповых, запоминающее, коррекцией, ошибок

...блока 6 коррекции, вход элемента 7 задержки является входом 67 запуска устройства первый выход 68 элемента 7 задержки со-, единен с первым входом коммутатора 8, второй 69 - с входами синхронизации накопителей 1-5, третий 70 - с вторым входом коммутатора 8, четвертый 71 - с первым входом первого элемеьта И 9, а пятый 72 является управ 3 яющим выходом устройства, выходы 73-88 блока 6 коррекции соединены с первыми входами элементов НЕ1141453 7РАВНОЗНАЧНОСТЬ 10-25, а выходы являются информационными выходами 90 устройства, входы признака записи накопителей 1-5 соединены с входом 1 признака записи блока 6 коррекции и 5 являются входом 91 записи устройства, входы признака считывания накопителей 1-5 и блока 6 коррекции объединены с...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1141454

Опубликовано: 23.02.1985

Авторы: Клепиков, Петровский, Семаков, Шастин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...второго рабочего блока памяти, четвертого, пятого и шестогосумматоров, выходы первого рабочего блока памяти соединены с другимвходом первого блока выборки информации, с входом третьего преобразователя кода и с первым входом пятогосумматора, второй вход которого соединен с выходом второго преобразователя кода и с первым входом шестого сумматора, второй вход которогосоединен с выходами первого резервного блока памяти и с первым входом четвертого сумматора, второй входкоторого соединен с выходом третьегопреобразователя кода, выходы второгорезервного блока памяти соединены с первым входом третьего сумматора.На фиг, 1 и 2 изображены функциональные схемы предлагаемого устройства и блока выборки информациисоответственно,Устройство (Фиг, 1)...

Экран для запоминающей электронно-лучевой трубки

Загрузка...

Номер патента: 1142860

Опубликовано: 28.02.1985

Авторы: Аристархова, Волков

МПК: G11C 13/02

Метки: запоминающей, трубки, экран, электронно-лучевой

...добомбардировки и больше работ выхода Рф дщ пробомбардированнойповерхности Уф Ю Ур ацЕ, тоосвещение поверхности матрицы вызывает эмиссию только с пробомбардированных участков. Величина фото 1142860тельно, работоспособным экран является при работе выхода е 9,1,9 эВ.В зависимости от дозы облученияэлектронами изменение работы выходаповерхности смеси окислов барияи стронция с работой выхода по полному току е 1,=1,7 эВ имеет растущийхарактер и достигает насыщения придозах 10 -10 ат/см . Абсолютная ве 1 16личина работы выхода уменьшается(фиг. 4). Величина тока фотоэмиссиипри освещении белым светом увеличивается почти на порядок,Обогащение поверхности атомамибария при электронной бомбардировкеподтверждено методом спектроскопииобратно...

Полупроводниковое запоминающее устройство

Загрузка...

Номер патента: 1142861

Опубликовано: 28.02.1985

Авторы: Барашенков, Павлова

МПК: G11C 11/00, G11C 17/00

Метки: запоминающее, полупроводниковое

...статического триггера, а затворы являются дополнительным входом устройства, входы каждого логического элемента соединены с выходами соответствующего усилителя записи, управляющий входс дополнительным входом устройства а выход - с входом соответствующего ключевого усилителя.При этом каждый логический элемент содержит нагрузочный транзистор Р-типа и три ключевых транзистора п-типа, причем сток нагрузочного транзистора р-типа соединен с шиной питающего напряжения, исток является выходом логического элемента и соединен со стоками первого и второго ключевых транзисторов о -типа, истоки которых соединены со стоком третьего ключевого транзистора и-ти- па, исток которого и затвор нагрузочного транзистора р-типа соединены с шиной нулевого...

Постоянное запоминающее устройство с обнаружением и исправлением ошибок

Загрузка...

Номер патента: 1142862

Опубликовано: 28.02.1985

Авторы: Николаев, Раев, Храпко

МПК: G11C 29/00

Метки: запоминающее, исправлением, обнаружением, ошибок, постоянное

...элементов И соединены с входами элементов ИЛИ, причем выходы элементов ИЛИ основных блоков постоянной памяти соединены с входами третьей группы блока декодиро-, вания, входы четвертой группы которого подключены к выходам элементов ИЛИ дополнительных блоков посто янной памяти.На чертеже приведена блок-схема предлагаемого устройства.Устройство содержит основные блоки 1 постоянной памяти, дополнительные .блоки 2 постоянной памяти, блок 3 декодирования, дешифратор 4, элементы И 5 и 6, элементы ИЛИ 7 и 8,Блоки 1 предназначены для хранения основной информации, блоки 2 для хранения контрольной информации.Блоки 1 и 2 выполнены на полупроводниковых многоразрядных микросхемах памяти. Хотя каждый блок 1 или 2 является многовыходным (К - число...

Способ обращения к запоминающему устройству на ферритовых сердечниках типа 2, 5 д

Загрузка...

Номер патента: 1144151

Опубликовано: 07.03.1985

Авторы: Крупский, Куперман

МПК: G11C 7/00

Метки: запоминающему, обращения, сердечниках, типа, устройству, ферритовых

...адРесно-разрядных обмоток, и адресных обмотокТ 1 , У 1 выходную обмотку 2 и 2 .ферритовых сердечников С.На фиг. 3 изображена временная последовательность подачи импульсов тока выборки по обмоткам Х и У при обращении по последовательным адресам с 1-го до 2 .-го еоответствен" но нумерации циклов обращения., положительная полярность импульсов тока Х на фнг, 3 доказана пунктиром, поскольку ее наличие или отсутствие определяется кодом, записываемым в данном цикле. Обращение к ЗУ на ферритовыхсердечниках типа 2,5 Д осуществляютследующим образом.Э 1В ЗУ системы 2,5 Д на пересечении адресных Х и адресно-разрядных У обмоток находятся ферритовые сердечники. Для выборки адресов при считывании и записи в адресные и адресно-разрядные обмотки...

Устройство для считывания цилиндрических магнитных доменов

Загрузка...

Номер патента: 1144152

Опубликовано: 07.03.1985

Авторы: Службин, Темерти

МПК: G11C 11/14

Метки: доменов, магнитных, считывания, цилиндрических

...выполненные в виде двухполос с зазором, причем каждая иэполос размещена вдоль одной иэ огибающих отверстий расширителя ЦИД,зазор между полосами на входе расширителя выполнен меньше диаметраЩЩ, а зазор между полосами навыходе расширителя ЦЙД больше илиравен длине магниторезисторного датчика.На фкг. 1 изображена конструкция предложенного устройства, иафиг. 2 - вариант выполнения предложенного устройства, при котороммагниторезисторный датчик гальванически связан с ферромагнитнымиаппликациями.Устройство для считывания цилиндрических магнитных доменов содержитмагнктоодноосную пленку 1, на кото"рой нанесены электропроводящие слои2, разделенные диэлектриком (непоказан). В электропроводящих слоях 2 выполнены .отверстия, образующие канал 3...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1144153

Опубликовано: 07.03.1985

Авторы: Гусейнов, Исмаилов, Мамедов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...блока управления подключены соответственно к выходам блоков контроля по четности и блока сравнения.На чертеже представлена структурная схема запоминающего устройства с самоконтролем.Устройство содержит основной 1 и резервный 2 накопители, вход 3 записи-считывания, первый 4 и второй 5 блоки контроля по четности, блок 6 сравнения, коммутатор 7, выход 8 устройства, выход 9 первого блока контроля по четности, выход 1.0 второго блока контроля по четности, выход 11 блока сравнения, контрольный выход 12 устройства,3 1144блок 13 управления, шина 14 адреса,информационная шина 15.Устройство работает следующимобразом.В ячейках накопителей 1 и 2 вместе с каждым словом информации записан контрольный разряд четности.При реализации режима чтения...

Устройство для контроля интегральных микросхем памяти

Загрузка...

Номер патента: 1144154

Опубликовано: 07.03.1985

Авторы: Бохан, Дербунович, Кимарский, Кузовлев, Либерг, Черняк

МПК: G11C 29/00

Метки: интегральных, микросхем, памяти

...с выходами генераторовимпульсов и одним из выходов пер-.вого блока управления, выход второ- З 0го формирователя управляющих сигналов является первым выходом устройства, первым входом которогоявляется вход одного из генераторовимпульсов, программируемый блок 35питания и датчик температуры, выходы которых являются соответственно вторым и третьим выходами устройства, триггер, выход которогоподключен к входу третьего формирователя управляющих сигналов,пульт управления, соединенный с первым и вторым блоками управления,первый счетчик и группы счетчиков,одни из выходов которых подключены соответственно к управляющимвходам первого и второго формирователей управляющих сигналов, программируемого блока питания и датчикатемпературы и к...

Оптоэлектронный сдвигающий регистр

Загрузка...

Номер патента: 1145361

Опубликовано: 15.03.1985

Авторы: Кожемяко, Красиленко, Мельник, Подорожнюк

МПК: G11C 19/30

Метки: оптоэлектронный, регистр, сдвигающий

...образом, подавая на входы 7соответствующие уровни напряжения,можно параллельно ввести в регистрлюбую информацию,Рассмотрим режим сдвига информации вправо. В этом режиме потенциална шине 10 сдвига влево может бытьравным нулевому или положительному,1141 зпри том трет ья 4 Оптоэлектроннаяпар в работе не участвует, так каксветодиод 5 закрыт, На шины 8 и 9в режиме сдвига вправо подаются тактовые с:.гналы в, виде меандра 5(Фиг. 2 а), при этом в зависимостиот полярности напряжения на шинах 8и 9 светодиоды 5 оптоэлектронныхпар первой 2 и второй 3 оказываютсяв прямом или обратно смещенном режимах. Если в момент 1 г (Фиг. 2) подают запускающий импульс на вход 13,то возбуждается задающий светодиод.12 через ограничительный токозадающий...

Элемент памяти с однократным программированием

Загрузка...

Номер патента: 986198

Опубликовано: 30.03.1985

Авторы: Васильев, Воронов, Елинсон, Степанов, Шевченко

МПК: G11C 11/40

Метки: однократным, памяти, программированием, элемент

...в виде тонкого диэлектрического слоя, толщина которого определяется напряжением пробоя диэлектричес- кого слоя, а диэлектрический слой выполнен из ЫО, толщина которого не должна превышать 50 нм.Схематический вид элемента памяти приведен на фиг. 1.Описываемын элемент памяти с однократным программированием содержит полупроводниковую подложку (кремний р-типа) 1, эпитаксиальный полупроводниковый слой обратного подложке типа проводимости (кремний и-типа) 2, вторую управляющую шину 3 (вырожденный кремний и-типа), защитный диэлектрический слой 4 (БхО), области изолирующего элементы р-и-перехода 5 (кремний р-типа), тонкий (10 нм) диэлектрический слой 6 (ВО), первую управляющую шину 7 (А 1). Приведенный вид элемента соответствует исходному (до...

Формирователь импульсов выборки информации из памяти

Загрузка...

Номер патента: 1148046

Опубликовано: 30.03.1985

Авторы: Бородин, Мельников

МПК: G11C 7/00

Метки: выборки, импульсов, информации, памяти, формирователь

...с базойвыходного 11-1 з-П-транзистора и черезсоответствующий резистор с общейшиной, эмиттер выходного и П-транзистора является выходом усилителя,коллекторы входного и выходноготранзисторов являются входами усителя,источника опорного напряжения рав,на примерно 3,3 В.формирователь импульсов выборки информации из памяти работает следующим образом.На первую шину 5 питания подают стабилизированное или выпрямленное напряжение с номиналом +9 В. На вторую шину 6 питания подают стабиЪ лизированное или выпрямленное напряжение с номиналом более +6,3 В. На шину 8 опорного напряжения подают стабилизированное напряжение с номиналом около +5,7 В, Ключ 14 в исходном состоянии открыт, и напряжение на выходе формирователя равно нулю. В исходном...

Усилитель считывания на кмоп-транзисторах

Загрузка...

Номер патента: 1149310

Опубликовано: 07.04.1985

Авторы: Кашигин, Старенький, Шабалин

МПК: G11C 7/06

Метки: кмоп-транзисторах, считывания, усилитель

...истоки которых соединены с шиной питания, затворы - с шиной стробирования, стоки - со входами соответствующих выходных инверторов, ключевые элементы на р-канальных транзисторах, соединенных перекрестными связями, истоки которых соединены с шиной питания, стоки - со входами соответствующих выходных инверторов, элементы сравнения на п-канальных транзисторах, затворы которых являются входами усилителя, содержит элемент стробирования на п-канальных транзисторах, дополнительные инверторы, каждый из которых состоит из р-канального ключевого и и-канального нагрузочного транзисторов, затворы каждого из которых объединены и подключены ко входам соответствующих выходных инверторов, сток нагрузочного и сток ключевого транзисторов каждого...

Формирователь сигнала напряжения смещения подложки для интегральных схем

Загрузка...

Номер патента: 1149311

Опубликовано: 07.04.1985

Авторы: Лушников, Минков, Однолько, Романов

МПК: G11C 11/40

Метки: интегральных, подложки, сигнала, смещения, схем, формирователь

...подключены соответственно к первой 12, второй 15 и третьей 16 входным шинам, затвор погрузочного транзистора 8 соединен с третьей входной шиной 16, затвор и сток другого порогового ф транзистора 6 соединен с истоком нагрузочного транзистора 8,Формирователь сигнала напряжения смещения подложки работает при подаче последовательности импульсов напряжения одинаковой частоты на входные шины 12, 15, 16 с временными соотношениями, указанными на фиг. 2. Начала фронтов на первой и второй входных шинах 12 и 15 совпадают, фазы противоположны.Импульс на третьей входной шине 16 опережает импульс на первой входной шине 2 на время 1, равное 0,25 - 0,1 от периода следования импульсов.Импульсы должны иметь амплитуду, превышающую по крайней мере в...

Устройство для контроля микросхем оперативной памяти

Загрузка...

Номер патента: 1149312

Опубликовано: 07.04.1985

Авторы: Колтыпин, Новик, Федоров

МПК: G11C 29/00

Метки: микросхем, оперативной, памяти

...входы - к шине нулевого потенциала, вход элемента регулируемой задержки соединен с выходом третьего элемента И, второй вход которого подключен к выходу третьего триггера, третий вход и группа входов третьего элемента И подключены к соответствующим выходам счетчика, счетный вход третьего триггера соединен с одним из выходов коммутатора.На фиг, 1 приведена структурная схема предлагаемого устройства; на фиг. 2 временные диаграммы работы устройства на примере динамического ОЗУ емкостью 16 кх 1 (64 кх 1).Устройство состоит из генератора 1 импульсов, первого элемента И 2, счетчика 3 с количеством разрядов и + К + 2, где ив количество адресных входов, К - количество информационных разрядов (для ОЗУ 16 кх 1 п = 14, К = 1), элемента 4...

Запоминающее устройство с обнаружением наиболее вероятных ошибок

Загрузка...

Номер патента: 1149313

Опубликовано: 07.04.1985

Автор: Бородин

МПК: G11C 29/00

Метки: вероятных, запоминающее, наиболее, обнаружением, ошибок

...блока свертки.Адресные входы накопителя подключены к другим входам первого и второго формирователей сигналов четности, первого и второго блоков свертки.Адресные входы накопителя соединены с входами других элементов И первой и второй групп.Адресные входы накопителя подключены 40 к другим входам третьего и четвертого блоков свертки.Адресные входы накопителя соединены с входами других элементов И первой и второй групп.Адресные входы накопителя подключены к другим входам элементов ИЛИ первой и второй групп. На фиг. 1 изображена функциональная схема предлагаемоГо устройства в первом варианте его выполнения; на фиг. 2 - 5 - то же, другие варианты выполнения; на фиг. 6 - функциональная схема наиболее предпочтительного варианта выполнения...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1149314

Опубликовано: 07.04.1985

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...группы и входы первой группы входов элементов И девятой группы соединены с числовыми входами накопителя, входы элементов И седьмой и восьмой групп подключены соответственно к выходам элементов И первой группы и к выходам элементов И третьей группы, выходы элементов И пятой группы соединены с входами элементов И одиннадцатой группы и входами второй группы входов элементов И девятой группы, выходы элементов И седьмой, девятой и одиннадцатой групп подключены соответственно к входам третьей, четвертой и пятой групп входов . третьего формирователя сигналов четности, одни из входов элементов И шестой группы и входы первой группы входов элементов И десятой группы соединены с одними из числовых выходов накопителя, выходы элементов И шестой...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1149315

Опубликовано: 07.04.1985

Авторы: Бородин, Иванов

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...первым входам третьего и пятого элементов И, причем выходы первого и второго элементов ИЛИ соединены соответственно с первым входом шестого элемента И и с первым входом четвертого элемента И, выход первого элемента И подключен к вторым входам третьего и шестого элементов И, вторые входы четвертого и пятого элементов И соединены с выходом второго элемента И, первые и вторые входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и второго элемента ИЛИ соответственно объединены и являются первым и третьим прямыми входами формирователя, вторым и четвертым прямыми входами которого являются входы первого элемента И, а первым, третьим, вторым и четвертым инверсными входами - соответственно первые и вторые входы первого элемента ИЛИ и второго элемента И, выходами...

Запоминающее устройство

Загрузка...

Номер патента: 1149316

Опубликовано: 07.04.1985

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее

...выходу накопителя и к выходу четвертого формирователя сигналов четности, входы которого соединены с выходами элементов НЕ второй группы, элементов ИЛИ-НЕ второй группы, элементов И четвертой и шестой групп. При этом входы третьей группы элементов И третьей и четвертой групп соединены соответственно с выходами элементов И первой группы и с выходами элементов И второй группы, а входы второй группы элементов И пятой и шестой групп подключены соответственно к выходам элементов ИЛИ первой группы и к выходам элементов ИЛИ второй группы.Кроме того, входы второй группы элементов ИЛИ-ЦЕ первой группы, входы третьей группы элементов И пятой группы и входы четвертой группы элементов И третьей группы соединены с числовыми входами накопителя, а...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 1149317

Опубликовано: 07.04.1985

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: запоминающее, резервированное

...серийно выпускаемых блоков управления накопителями системы ЕС,Формирователь 54 может быть выпол- З 0нен на ИМС К 589 ИК 01, накопители 54 и 69могут быть выполнены на ИМС К 556 РТ 7,регистры 57-61 - на ИМС К 589 ИР 12,формирователи 78-86 могут быть реализованы на двух элементах К 155 АГ 1, междукоторыми необходимо включить дифференцирующую цепочку на конденсаторе и резисторе.Предполагается, что запись и считывание информации осуществляется фиксированными массивами данных. В качестве таких массивов могут быть выбраны; у накопителей на магнитных дисках (НМД) - фиксированное поле данных одного сектора диска, у накопителей на магнитных лентах(НМЛ) - поле данных зоны, у накопителей на цилиндрических магнитных доменах (ЦМД) - страница данных...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1149318

Опубликовано: 07.04.1985

Авторы: Дичка, Корнейчук, Орлова, Щербина

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...которого являются информационными выходами устройства. Управляющие выходы блока управления подключены к входам блока элементов И в И 18. Блок 12 управления имеет входы 20 и 21, по которым поступают сигналы от источника тактового питания и считывания соответственно, а также выходы 22 - 24, которые подключены к управляющим входам блоков 1, 2 и 3 соответственно, выход 25 для выдачи сигнала Ошибка и выход 26, по которому выдается сигнал Готовность.Блок 12 управления (фиг. 2) содержит первый дешифратор 27, к которому подключены выходы 11.1 и 11.2 первого блока 4 декодирования, второй дешифратор 28, с входами которого связаны выходы 15.1 и 15,2 второго блока 7 декодирования, а также и-входовой элемент ИЛИ в29, с входами которого соединены...