G11C — Запоминающие устройства статического типа

Страница 158

Ассоциативное оперативное запоминающее устройство

Загрузка...

Номер патента: 978197

Опубликовано: 30.11.1982

Автор: Гурьев

МПК: G11C 15/00

Метки: ассоциативное, запоминающее, оперативное

...ИЛИ 10на вход регистра 16, после чего навыходе, например, второго разрядарегистра 16 устанавливается разрешающий потенциал. На вьгод второгоразряда регистра 8 подается стробкрующий импульс, который поступаетна третий вход элемента И 13, соответствующего второму разряду кодаопрдса. Если значение второго разряда кода маски равно 1, топроисходит за.несение маски в соответствующий триггер 12, выдаетсячерез элемент ИЛИ 10 сигнал на входрегистра 16, к разрешающий потенциал устанавливается на выходе, например, третьего разряда регистра 16,Если значение второго разрядакода маски равно 0, то занесение маски не происходит, к на выходе второго разряда регистра 16сохраняется разрешающий потенциал,Затем на выход третьего разрядаЗ 5 регистра 8...

Запоминающее устройство с циркуляцией информации

Загрузка...

Номер патента: 978198

Опубликовано: 30.11.1982

Авторы: Гудым, Майструк, Онащенко

МПК: G11C 21/00

Метки: запоминающее, информации, циркуляцией

...одиночныйзапускающий импульс по входу 10,Формирователь 1 тактовых импульсоввырабатывает прямоугольный импульсс заданными параметрами, которыйпоступает в рециркулятор 2. Последний совместно с формирователем 1тактовых импульсов образует цепьциркуляции тактового импульса с периодом Т, равным времени задержкирециркулятора 2 (Фиг.2 а), Входнойсигнал (фиг, 2 б), поступающий повходу 8, записывается в виде дискретных выборок в рециркулятор 2 скоэффициентом сжатия И, смещаясьэа каждый период циркуляции относительно тактового импульса на времягде и - количество выборокпвходного сигнала, записываемого врециркулятор (фиг, 2 в) относительно тактового импульса (Фиг. 2 в), Свыхода рециркулятора 2 выборки сигнала поступают на фильтр 5...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 978199

Опубликовано: 30.11.1982

Авторы: Аверин, Орехов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...обкладокнакопительного конденсатора и шинойнулевого потенциала,На чертеже представлена принципиальная электрическая схема устройства,Аналоговое запоминающее устройство содержит первый ключ 1, накопительный конденсатор 2, пассивныйэлемент 3, второй ключ 4, операцион"ный усилитель 5, защитный резисторб, входные резисторы 7 и 8, Входустройства соединен со входом первого ключа, выход операционного усилителя является выходом устройства,устройство работает следующимобразом.При замыкании ключей 1 и 4 накопительный конденсатор заряжается25 до напряжения входного сигнала, после чего ключи 1 и 4 одновременноразмыкаются, После размыкания ключейконденсатор 2 через резистор б иэлемент 3 оказывается включенным в30 цепь отрицательной обратной...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 978200

Опубликовано: 30.11.1982

Автор: Осипов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...входам 10,вторым неиннертирующим входом 11,Переключаемый усилитель б содержит операционный Усилитель 1 иЭЭ управляемый дифференциальный каскад13, первый 14 и второй 15 выходь 1которого соединены соответственно сперньщ 16 и вторым 17 выходами входного каскада операционного усилите 40 ля 12,Третий ключ 4 содержит транзисторы 18 - 27, резисторы 28 - 35 и Управляется путем подачи сигналов управления на дна входа 36 и 37 управленин клк 1 чом.Устройство работает следующимобразом,В режиме выборки ключи 2 и 4замкнуты, ключ 3 разомкнут, а на управляющий вход управляемого усилителя б подан потенциал логической1 1, При этом переключаемый усилитель обеспечивает усиление напряжений па нхадам 7 и 8. Входной аналоговый сигнал через замкнутый ключ2...

Устройство для выборки и хранения информации

Загрузка...

Номер патента: 978201

Опубликовано: 30.11.1982

Автор: Федоров

МПК: G11C 27/02

Метки: выборки, информации, хранения

...на еговыходе соответственно,Устройство содержит токозадающийэлемент 1,0 перационнте 1 й усилительзапоминат(ещий элемент З,ключ 4,операционный усилитель 5,запоминающий элемент б,токозадающие элементы 7 и 8, ключ 9,блок 10 Управления и шину 11пита.ния. Устройство для выборки и храненияинформации Работает следующим образом.Передаточная функция первого операционного усилителя с обратной связью имеет вид; 5 ОК 2(1 е 1 р К 1+(Вэ+Рте) Сз21+(1+к 2) тр 1+Н+к 2 Вэ+вз ср известным имеет на низких частотах в К 2 раэ больший коэффициент усиления по контуру и, следовательно, большую точность воспроиэведсния входного сигнала.В режиме хранения ключи 4 и 9 Разомкнуты, т.е. В,т-) 0 и В 9 э) В8На (риг,2 показаа форма выходного сигнала НЭ,х устройства...

Трафарет для ориентации ферритовых сердечников

Загрузка...

Номер патента: 980157

Опубликовано: 07.12.1982

Авторы: Василенко, Жигарев, Тарасюк, Чистяков

МПК: G11C 5/02

Метки: ориентации, сердечников, трафарет, ферритовых

...быть выполнено, например, иэ бериллиевой бронзы толщиной 0,2 мм.В основании 1 химическим травле- ,нием сформированы сквозные отверс980157 Формула изобретения Составитель В. Вакардактор Л. Пчелинская Техред А.Ач. Корректор А. Ферен Тираж б осударственного ко елам изобретений и Москва, У(-35, РаушПодписноета СССРытийнаб., д. 4/5 ми ВНИИПИ 113035 к лиал ППП "Патент , г. Ужгород, ул. Проектная,тия 2, контур которых на чертеже изображен волнистой линией.В отверстиях 2 основания 1 ориентирующие вставки 3 из светочувствительного стекла. Ориентирующие вставки 3 имеют такую же толщину, как и 5 основание 1 из бериллиевой бронзы, и закреплены в отверстиях 2 основания 1 при помощи связующего материала 4.Таким материалом может быть ме О талл или...

Устройство для прошивки запоминающих матриц на ферритовых сердечниках

Загрузка...

Номер патента: 980158

Опубликовано: 07.12.1982

Авторы: Мартишюнас, Рагульскис, Федаравичюс

МПК: G11C 5/12

Метки: запоминающих, матриц, прошивки, сердечниках, ферритовых

...основной двигатель сошпинделем в котором размещена катушка с прошивочным проводом, шпиндельсоединен с двигателем вращения, расположенным на каретке, установленнойв направляющих и кинематически соединенной с дополнительным двигателем,размещенным на основании, и направляющие для прошивочного провода, соосно расположенные со шпинделем,отличающееся тем, что,с целью повышения надежности устройства, оно содержит стабилизатор по,ложения прошивочного провода, выполненный в виде цилиндрической пружины со шнекообразным витком, установленной соосно между шпинделеми направляющимидля прошивочного провода.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 746717, кл. Ь 11 С 5/12, 1980,2....

Устройство для выбора свободных зон в памяти

Загрузка...

Номер патента: 980159

Опубликовано: 07.12.1982

Авторы: Сильченко, Стогний

МПК: G11C 8/12

Метки: выбора, зон, памяти, свободных

...выхода блока 5 поступает на вход первого блока 4 и опрашивает состояние первого выхода первого регистра 32 накопителя 3. При наличии ф 1 на этом выходе, что соответствует свободному адресу, сигнал с выхода элемента И 11 по сигналу ффПускф устанавливает через элемент И 13 в 1 триггера 16 и одновременно запрещает через элемент НЕ 15 прохождение пускового импульса через элемент И 12 на вход второго блока 4По тактовому импульсу Т 2 сигнал с выхода триггера 16 через элемент И 14 поступает на вход шифратора 6 и на вход элемента ИЛИ 7. На выходе 10 шифратора 6 получают адрес свободной зоны памяти, который поступает в процессор. Одновременно устанавливается в 1 триггер 17, нулевой потенциал с инверсного выхода которого блокирует вход элемента И...

Дешифратор для запоминающего устройства

Загрузка...

Номер патента: 980160

Опубликовано: 07.12.1982

Авторы: Бочков, Лазаренко, Лушников, Однолько

МПК: G11C 8/10

Метки: дешифратор, запоминающего, устройства

...ИДП-транзистор, истоккоторого соединен с затвором второго транзистора, затвор подключен кшине питания, а сток является управляющим входом дешифратора.На Фиг. 1 приведена принципиальная схема дешифратора; на фиг, 2временные диаграммы, поясняющиеего работу,Дешифратор содержит транзисторы1-6, шину 7 питания, управляющий 8,адресный 9 и информационный 10 входыи выход .11 дешифратора, а также шину12 нулевого потенциала,На Фиг. 2 изображены диаграммынапряжений на управляющем 8, адресном 9 и информационном 10 входахдешифратора.Транзистор 5 выбирается таким образом, чтобы постоянная времени разряда емкости затвора транзистора 2через транзистор 5 была больше,чем время между отрицательным фронтом на входе 8 и положительным фронтом на входе 9,...

Магнитное оперативное запоминающее устройство

Загрузка...

Номер патента: 980161

Опубликовано: 07.12.1982

Автор: Романков

МПК: G11C 11/063

Метки: запоминающее, магнитное, оперативное

...высокий уровень.Схема 45 также выдает нулевой уровень сигнала, указывающий о несравнении поступивших на его входы сигналов, т,е. об отсутствии нарушения в выдаче команды вторым устройством-потребителем. На основании данных нулевых 5 уровней сигналов, поступивших соответственно по выходам 42 и 43, блоки 3 и 4 организуют занесение адре, сов в соответствующие регистры 5,6 и 23,24 и слово для записи в регистр 10 21, Далее подключаются к работе де шифраторы. 7,8,26,25 и блоки 9 и 27, которые определяют номера разрядных обмоток и затем дешифрируют данные номера. Одновременно коды адресов х с регистров 5 и 23, коды адресов.у с регистров 6 и 24 и коды номеров разрядных обмоток с блоков 9 и 27 поступают в блок 32, где они проверяются...

Логическая ячейка для ассоциативного запоминающего устройства

Загрузка...

Номер патента: 980162

Опубликовано: 07.12.1982

Авторы: Бикмухаметов, Трусфус

МПК: G11C 15/00

Метки: ассоциативного, запоминающего, логическая, устройства, ячейка

...щ а я с я тем, что, с целью упрощения и повышения быстродействия ячейки, в нее ввецены элементы НЕ, элементы И и элементы ИЛИ, причем первые входы первого второго и третьего элементов И, первого элемента ИЛИ и перво" го элемента И-.НЕ объединены и являются первым входом ячейки, первыечетвертого, пятого и естого элементов И, второго элемента ИЛИ и второго элемента И-НЕ объединены и являются вторым входом ячейки, первые входы седьмого и восьмого элементов И и третьего элемента И-НЕ объединены и являются третьим входоМ .ячейки, первая чсловая шина соединена с выходами первого и второго .элементов И-НЕ, с вторыми входами третьего и шестого элементов И и входом первого элемента НЕ, выход которого35 подклочен к вторым входам первого и второгО...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 980163

Опубликовано: 07.12.1982

Авторы: Грама, Платонов

МПК: G11C 17/00

Метки: запоминающее, постоянное

...один вход блока соответствующего элемента ИЛИ 2 и на вхоц матричного накопителя 4, обеспечивая считывание требуемого числа из запоминающих элементов 3 накопителя 4. Считанный код числа из накопителя 4 поступает в регистр 5 числа либо через блок б элементов ИЛИ (часть разрядов числа), либо минуя их. Количество двухвходоИвых элементов ИЛИ б равно 1- - 1. Поэтому, если считываемый код хранится в крайних левых запоминающих элементах 3 накопителя 4, то все разряды числа, кроме младшего, поступают на регистр 5 через элементы ИЛИ б, Одновременно с этим в старший разряд регистра 5 по этому же сигналу обращения, снимаемому с выхода блока одного из элементов ИЛИ 2, записывается код 1. Сигнал с инверсного выхода старшего разряда регистра 5...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 980164

Опубликовано: 07.12.1982

Авторы: Ранцевич, Счисленок

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...система переходит в режим хра" нения.Ключ 2 открывается, и напряжение на затворе полевого транзистора 18, равное напряжению П = =.+Б -ьП, на коллекторе ключа 3 закрывает полевой транзистор 17, так как выполняется условие +Б - ъЧ 3/ +Цо / + КБосекки/ Диоды 12 и 16 открываются, поэтому через делитель из диода 12, резистора 14 ипараллельно включенных резистора 5 Й диода б все на напряжение -О подается на затвор транзистора 17 и он за крывается, Диод 16 защищает транзистор 17 от пробоя, так как при его отсутствии для транзистора 17 напряжение между затвором и источником1-Ц 1 ++О - аИ может, превысить максимально допустимое.Установлено, что при слеженииза входным сигналом порядка 2 и 5 2 О в известном устройстве ток стокатранзистора 18,...

Запоминающее устройство с коррекцией дефектных элементов памяти

Загрузка...

Номер патента: 980165

Опубликовано: 07.12.1982

Авторы: Конопелько, Сухопаров

МПК: G11C 29/00

Метки: дефектных, запоминающее, коррекцией, памяти, элементов

...записи информации на соответствующие шины устройства подаются сигналы разрешениязаписи 11, записи 12 и управления 13.При этом происходит возбуждение шиндешифраторов 3 и 4 в соответствиис кодом адреса опрашиваемого элемента 2 памяти матрицы 1. Возбужденнаяшина дешифратора 3 подключает элементы 2 памяти матрицы 1 выбранного слова к разрядным шинам 10. Одновременнопроисходит сравнение входного адресаопрашиваемого разряда, поступающегона входы 15 с информацией о дефектных разрядах, содержащейся в матрице 16,Если опрашивается исправный основной разряд матрицы 1, управляемыйэлементами И 7, то на выходах 18матрицы 16 появляются нулевые сигналыкоторые устанавливают на выходе эле-"мента ИЛИ-НЕ 19 единичный сигнал,а на выходах 21 элементов И 20...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 980166

Опубликовано: 07.12.1982

Авторы: Вариес, Култыгин

МПК: G11C 29/00

Метки: оперативной, памяти

.... счетчика 9 подсчитывают заполнение 2 разрядов счетчика 9. Триггер 10 сигналом с инверсного выхода блокирует Формирование счетной "единицы". в счетчик строк Формирователя 1, а сигналом с прямого выхода разрешает Формирование счетной "единицы" (по ВИ 1) в счетчик столбцов формирова" теля 1. Контролируемый адрес сохраняется в Формирователе 1 в течениевремени между сигналами ВИЗ и ВИ 1,а обращение к накопителю осуществляется между сигналами ВИ 1 и ВИЗ, что5исключает обращение к контролируемой ячейке памяти. При полном переборе адресов столбцов ячеек памятипроисходит заполнение Г разрядовсчетчика 9, что приводит к формированию сигнала на втором выходе де 10 шифратора 11, действие которого описано выше. В период...

Устройство для заполнения трафаретов ферритовыми сердечниками

Загрузка...

Номер патента: 982080

Опубликовано: 15.12.1982

Авторы: Гецевичюс, Рагульскис, Судинтас, Федаравичюс

МПК: G11C 5/04

Метки: заполнения, сердечниками, трафаретов, ферритовыми

...загрузка Ферритовыми сердечниками 4 траФаретов 3. Вибраторы 5 обеспечивают некоторое микронное) вибрационнов перемещение полого барабана 1 в осевом направ- фО лении. Поскольку трафареты 3 рдсположены на поверхности полого барабана 1 так, цтобы их отверстия, за полняемые ферритовыми сердецникамисовпадали по направлению с па- Ы здми 8 вибротрднспортерд 7, а полый барабан 1 с трафаретами 3 подвергает-. ся осевому вибрационному перемещению 0 фто загрузка ферритовых сердечников 1 осуществляется быстро и надежно.Так как полый барабан 1 вращается приводом 16, а его движение шаговое, то после загрузки очередного ряда отверстий траФарета 3 ферритовыми сердечниками 4 под вибротранспортер 7 подходит следующий ряд пустых отверстий трафаретов 3...

Способ управления регенерацией информации в блоках динамической памяти

Загрузка...

Номер патента: 982081

Опубликовано: 15.12.1982

Авторы: Бандаков, Батрак, Букин, Васильев, Колчанов, Лубрик, Мясоедов

МПК: G11C 11/401, G11C 11/406, G11C 7/08 ...

Метки: блоках, динамической, информации, памяти, регенерацией

...подается на 1-е атроку блока10.1 динамической памяти 3, затем поего окончании - на 1-ю строку блока10.2 динамической памяти 3 и т,д,до блока 10 п, Затем вырабатываетсяимпульс регенерации 2-й строки дляблока 10. динамической памяти 3,блока 10.2 динамической памяти 3 ит.д. пока не пройдет регенерацияинформации по всем строкам всех иблоков динамической памяти 3.Устройство работает следующим образомРаспределитель 5 на каждом из ивыходов вырабатывает импульсы непрерывной последовательности, причемимпульс на очередном выходе появляется после окончания импульса напредыдущем выходе. Импульс с первого выхода распределителя 5, поступает на второй вход блока 7 запросовблока формирования адреса регенерации 2.1.Если на входы дешифратора 4 выбо,ра...

Устройство для считывания информации из динамической памяти

Загрузка...

Номер патента: 982082

Опубликовано: 15.12.1982

Авторы: Мещанов, Телицын

МПК: G11C 11/407

Метки: динамической, информации, памяти, считывания

...входов схемы включения усилителей считывания к вторым концамсловарных шин опорных элементов. Такоеподключение автоматически делаетзадержку вклюцения схемы включенияусилителей считывания равнойвремени распространения сигнала по словарной шине,словарной шины опорных элементов, а выход соединен с: входами управления усилителей считывания.Перед началом считывания устройство выводится в исходное состояние. При этом включен блок предзаряда, й через входы предзаряда разрядные шины заряжаются до одинакового уровня напряжения, в опорных элементах устанавливается опорный уровень напряжения, и ключи дешифратора строк приводятся в открытое состояние. После этого блок предзаряда выключается включается дешифратор строк, и все ключи дешифратора...

Блок адресной выборки для запоминающего устройства

Загрузка...

Номер патента: 982083

Опубликовано: 15.12.1982

Авторы: Казаченко, Романов

МПК: G11C 11/14, G11C 8/00

Метки: адресной, блок, выборки, запоминающего, устройства

...12 импульсов выходы второгоформирователя импульсов 13 подклю"цены к концам первичной обмотки им"пульсного трансформатора 14, концывторичной обмотки которого соединены с входами клюцей 10 и 11.Блок адресной выборки работает50следующим образом,Для выборки одного из транзисторов матрицы и подачи тока в соот-; ветствующую адресную обмотку 3 от крывается один из ключей 10 и один из ключей 11, После включения второ- го Формирователя импульсов 13, имею" . щего низкое выходное сопротивление, напряжением с вторичной обмотки импульсного трансформатора 14 начинается заряд входных емкостей транзисторов 2, подклюценных к вь,бранной базовой шине ч. При этом постоянные времени заряда входных емкостей всех транзисторов 2, кроме выбранного,остаютсл...

Запоминающее устройство

Загрузка...

Номер патента: 982085

Опубликовано: 15.12.1982

Автор: Авдеев

МПК: G11C 11/00

Метки: запоминающее

...входы счетчика являются одними адресными входами устройства, а выходы дешифраторв подключены к адресным входам постоянного накопителя, блок управления, выход которого соединен с управляющими входами счетчика, регистра слова, регистра адреса и дешифратора, содержит адресный блок и оперативный накопитель, информаци" онные входы и выходы которого подключены к соответствующим выходам ивходам регистра адреса, другие выходы которого подключены к входам дешифратора, выходы которого подключены к одним. адресным входам опера". тивного накопителя, другие адресное входы которого подключены к выходам адресно о блока, входы которого яв- фляются адресными входами устройства, в управляющие входы адресного блока соединены с выходом блока...

Резервированное запоминающее устройство

Загрузка...

Номер патента: 982086

Опубликовано: 15.12.1982

Авторы: Петровский, Полукеев, Шастин

МПК: G11C 11/00

Метки: запоминающее, резервированное

...кодас,инверсных разрядов регистра 13 потому же адресу соответствующего блока памяти, к которому было произведено обращение (в соответствии с однимиз разрядов 2 регистра,3), Например,если обращение производилось к блоку 3, то сигнал на запись в него ин-.версного кода поступает по выходу 27(фиг. 2), а сигнал на считывание - повыходу 28 блока 14 (фиг. 2), Одновре"менно по выходу 24 подается запретв регистр 8 на, прием. инверсного кода.Таким образом, считанный инверсный код поступает на счетные входырегистра 13 и суммируется по модулюдва с прямым кодом этого же числа.В тех разрядах, прямой и инверсныйкод которых совпадает (что говорито неисправности в данной ячейке памяти), при суммировании по модулю два,на прямых выходах регистра 13...

Способ продвижения цилиндрических магнитных доменов

Загрузка...

Номер патента: 982087

Опубликовано: 15.12.1982

Авторы: Манянин, Ходосов, Хребтов

МПК: G11C 11/14

Метки: доменов, магнитных, продвижения, цилиндрических

...способу размеры канала продвижения ЦМД и.период транспортной структуры не зависят от геометрических размеров элементов продвижения ЦМД, в частности проводника с током, а зависят только от свойств доменосодержащего материала и параметров импульсного тока. Вследствие этого, предлагаемый способ продвижения оказывается работоспособным практически во всем. интервале температур от 4,2 К до температуры Нееля используемого ЦМД-материала (за исключением интервала монодоменности в том случае, ког. да ЦМД-материал имеет точку компенсации Т, ).На фиг. 1 изображена гребенчатая доменная структура в виде разнополярных полосовых доменов с волнообразной границей между ними; на фиг. 2 и 3 - некоторые варианты кодировки информации (расположения ЦМД в...

Способ регулирования поля коллапса цилиндрических магнитных доменов

Загрузка...

Номер патента: 982088

Опубликовано: 15.12.1982

Авторы: Зубаускас, Маркялис

МПК: G11C 11/14

Метки: доменов, коллапса, магнитных, поля, цилиндрических

...плотности, ионного токав пределах 0,01-4 мкА/см при по 2стоянной дозе имплантированных ионов, роИмплантацию проводят при Фиксированной дозе внедряемых ионов, а изменение поля коллапса осуществляют варьированием плотности ионного тока,Согласно существующим теоретическим 25представлениям изменение плотностииойного тока существенно влияет накинетику возникновения и коническуюплотность дефектов в облучаемомкристаллическом материале. 30Тип ионов выбирают в соответствиис целью имплантационного легированияданного гранатового материала. Энергию имплантируемых ионов определяютв соответствии с требуемой толщинойлегированного материала. Требуемуюдозу определяют экспериментальнымпутем. Плотность ионного тока нерекомендуется выбирать более 5...

Оперативное запоминающее устройство на динамических элементах памяти

Загрузка...

Номер патента: 982089

Опубликовано: 15.12.1982

Авторы: Верстаков, Крыликов, Преснухин

МПК: G11C 11/34

Метки: динамических, запоминающее, оперативное, памяти, элементах

...группы соединен с вто 89 4рым входом блока управления, первымвходом элемента И первой группы и втоым входом элемента И третьей группы,ыход второго триггера третьей группыподключен к третьему входу блока управления и вторым входам элементов Ипервой и второй групп, управляющие входы триггеров одноименных групп объединены и подключены соответственно кшестому, седьмому и восьмому выходамблока управления, девятый выход которого соединен с информационным входомодного из триггеров первой группы, информационные входы первых триггеровдругих групп являются входами устройства,На фиг. 1 изображена структурная схема ОЗУ на динамических элементах памяти; на. фиг, 2 - часть схемы на фиг. 3.(раскрыта структура блока управления),Устройство содержит...

Магнитооптический транспарант

Загрузка...

Номер патента: 982090

Опубликовано: 15.12.1982

Авторы: Клин, Медников, Нам, Петров, Попков, Сыногач

МПК: G11C 13/06

Метки: магнитооптический, транспарант

...магнитного материала, нанесенные на часть поверхности полос проводящего материала вне областей их перекрытия и перпендикулярно им.3 98209На фиг,1 изображен магнитооптический транспарант, поперечное сечение; на фиг.2 - то же, вид сверху,Устройство содержит активный слой .1 доменосодержащего магнитоодноосного материала, нанесенного на подложку 2, электроды 3 и слои 4 магнитомягкого магнитного материала.Устройство работает .следующим образом, 10В исходном состоянии, когда ток по электродам 3 не протекает, слой 4 находится в размагниченном состоянии, и существенных полей рассеяния он не создает, В том случае, 15 когда по электродам 3 протекает ток, слой 4 намагничйвается и создает поля рассеяния. Эти поля усиливают поле тока,...

Накопитель для ассоциативного запоминающего устройства

Загрузка...

Номер патента: 982091

Опубликовано: 15.12.1982

Авторы: Мельников, Прохоров, Федотов

МПК: G11C 15/00

Метки: ассоциативного, запоминающего, накопитель, устройства

...признак слова и само информационное сдово фф данных. Каждая из этих последователь- костей посредством переключателей доменов 5 параллельно записывается в регист 91 4ры хранения, причем ассоциативный признак слова переключается в регистры ас"социативных признаков 3 спов,а информационное слово - в регистры хранения информационных слов.В режиме опроса генератор 12 формирует ассоциативный признак опроса, Репликация информационных последовательностей БМД нроиэводится в тот момент времени, когда первый бит сформированногогенератором 12 ассоциативного признакаопроса занимает позицию (в канале вывода), смежную с позицией, в которую переходит первый бит репднцируемой информационной последовательности БМД (первыйбит ассоциативного...

Программируемое логическое устройство

Загрузка...

Номер патента: 982092

Опубликовано: 15.12.1982

Авторы: Голованевская, Левин, Рувинский, Селютин

МПК: G11C 15/04

Метки: логическое, программируемое

...с адресным выходомрегистра 4, адресный вход регистра 4соединен с шиной б адреса, Разрядныевыходы регистра 3 и первые разрядные выходы регистра 4 через входныешины 7 и 8 соединены с затворами первой группы МОП-транзисторов 9 и 10в блоках 1 и 2 памяти соответственно. Вторые разрядные выходы регистра4 с помощью общих входных шин 11соединены с затворами второй группыМОП-транзисторов 12 и 13 в блокахи 2 памяти. Истоки и стоки МОПтранзисторов обеих групп подключенык выходным шинам 14.Устройство работает следующим образом.На адресный вход регистра 4 с шины 6 адреса последовательно поступает слово адреса, состоящее из двухчастей, Одновременно с этим происходит сдвиг регистра .4 и запись внего адреса. В процессе записи адреса в регистр 4 первая...

Запоминающее устройство

Загрузка...

Номер патента: 982093

Опубликовано: 15.12.1982

Авторы: Иванов, Косов, Савельев, Соколов

МПК: G11C 17/00

Метки: запоминающее

...2 адресных токов для выборки соответствующего числа из накопителя 1 и запуск блока 19 задержки, При этом сигналы чтения поступают на первые входы предварительных усилителей 7 считывания и могут иметь разные амплитуды, разную Форму и задержку в зависимости от Фронта, адресного тока и его амплитуды, которые могут изменяться от одного адреса к другому и от изменения внешних условий считывания. Для того, цтобы учесть зти изменения, т.е, учесть время стробирования и уровень дискриминации с второго выхода формирователей 2 адресных токов, адресные токи поступают на вход дифференцирующего элемента 16, импульс с выхода которого соответствующей амплитуды поступает на змиттерный повторитель 17 и далее на дискриминаторы 18 уровня, Причем в...

Буферное запоминающее устройство

Загрузка...

Номер патента: 982094

Опубликовано: 15.12.1982

Авторы: Лушников, Ноздринов

МПК: G11C 19/00

Метки: буферное, запоминающее

...-4 соответствующегоЯ, Иразряда и к первому входу основных .триггеров В -1 предшествующего разр)-4ряда управляющего регистра. Выходфвентиля 8 подключен к второму входуосновного триггера 1 .Устройство работает следующим образом,На шины 14 и 15 тактовых импульсовпостоянно поступают серии тактовых импульсов ТИ 1 и ТИ 2 соответственно,сдвинутые по Фазе одна относительнодругой, В исходном состоянии с триггера 11 на вентиль 13, с триггера 12 натриггер 11, с триггера 4 на вентиль 5 и с триггера 9 на вентиль 10поступает высокий потенциал. Для записи инФормации на вину 16 поступаетимпульс, который подтверждает .состояние триггера 11 и вместе с первым импульсом ТИ 2 через вентиль 13 переключает триггер 12, который выдает высокий потенциал иа...

Буферное запоминающее устройство

Загрузка...

Номер патента: 982095

Опубликовано: 15.12.1982

Авторы: Гриц, Лупиков

МПК: G11C 19/00

Метки: буферное, запоминающее

...И-ИЛИ 02, подключает к адресным входам нако. пителя 1 выходы первого сумматора 9,,Текущий адрес записи Формируетсяследующим образом.На входы первого слагаемого сумма- Мтора 9, начиная с младшего разряда,поступают соответственно выходы 1, 2,К разрядов счетчика 5 адреса, На фвходы второго слагаемого сумматора 9, начиная с младшего разряда, поступают выходы соответственно К+1, К+2,разрядов счетчика 5 адреса. В накопитель 1 по адресу, сформированному на выходах сумматора 9, осуществляется запись информации, находящейся на входных шинах 11 числа. По окончании записи сигналом на шине 7 "Иодификация адреса записи" добавляется единица к содержимому счетчика 5 адреса.При выполнении операции чтения информации из накопителя 1 на шине 3 "Код...