G11C — Запоминающие устройства статического типа

Страница 219

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1418809

Опубликовано: 23.08.1988

Авторы: Вайцеховский, Жуков, Молокоедов

МПК: G11C 11/401, G11C 7/00

Метки: динамической, памяти, регенерации

...строки) при выполнении условия А - В = 1 тгде А - код на г-вьмодах счетчика 8; а В - код на г-выходах ПФО 5, определяющие текущее время (относительно интервала Т ) и время последнего обращения к данной (определяемой текущим адресам ПФО 5) строке соответственно. Проверка условия (1) производится по заднему фронту 1 О тактовых импульсов, а выработка управляющего импульса на выходе 12 ПЗУ 6 и изменение состояния счетчика 8 - по переднему фронту 1 О тактовых импульсов, Частота тактовых импульсов такова, что период их следования Т Т рр + т где Т р, - время, нет.р фобходимое для осуществления регенерации строки памяти, а С - длительность тактовых импульсов. Поскольку при отсутствии внешних обращений содержимое ПФО 5 не изменяется...

Способ считывания плоских магнитных доменов

Загрузка...

Номер патента: 1418810

Опубликовано: 23.08.1988

Авторы: Добрынин, Езупов

МПК: G11C 11/14, G11C 7/00

Метки: доменов, магнитных, плоских, считывания

...проводником, направленное всторону намагниченности домена. Действие поля Н приводит к уничтожению доменов в низкокоэрцнтивной области магнитной пленки эа исключением начала н конца участка, магнитосвяэанного со считывающим проводником, где поле Н компенсируется противоположно направленным полем Н .УВ момент времени 5 оканчивается воздействие на магнитную пленку импульсами магнитных полей Ни Нг К этому моменту информационный домен состоит из двух независимых частей, каждая из которых представляет собой полосу, вытянутую вдоль оси трудного намагничивания, при этом первая часть информационного домена расположена в начале участка магнитной пленки, магнитосвязанного со считывающим проводником, а вторая часть - в конце этого участкаВ...

Многоканальное запоминающее устройство

Загрузка...

Номер патента: 1418811

Опубликовано: 23.08.1988

Авторы: Банников, Миськов, Пастух

МПК: G11C 11/00

Метки: запоминающее, многоканальное

...8) на информационные входы накопителей 1 и 2 обрабатываемое 1-разрядное слово, а на управляющие входы накопителей 1 и 2 через элемент ИЛИ 1 - сигнал "Запись . В зависимости от значения нулевого разряда адреса слово записывается в первый 1 цли второй 2 накопитель. При наличии сигнала Считывание" на входе 26 на управляющих входах накопителей 1 и 2 сохраняется сигнал "Считывание", а сигналом с выхода блока 15 разрешается запись обрабатываемого слова с информационного выхода накопителя 1, если он выбран, или с информационного выхода накопителя 2 через блок 20(который может быть реализован, например на микросхемах К 155 ЛП 1 О), если выбран второй накопитель 2, в регистр 3 числа,Рассмотрим работу 21-разрядного канала 27.На адресный вход 30...

Блок буферной памяти для терминального устройства

Загрузка...

Номер патента: 1418812

Опубликовано: 23.08.1988

Авторы: Боженко, Кондратов

МПК: G11C 11/00

Метки: блок, буферной, памяти, терминального, устройства

...счетчика3 и управления коммутатором 8.Счетчик 3 модифицируется по перед.нему фронту сигнала с четвертого выхода блока 9 (Фиг.2,е). По состоянию"0" сигнала на пятом выходе блока 9(фиг. 2,ж) коммутатор 8 подключает кадресным входам блоков 5 семь младших разрядов счетчика 3 (сигналыАВ -ЛВ ) и сигнал состояния тригге 1ра 10 - АВ (Фиг. 2,з). По отрицательному фронту сигнала ВАБ с первого входа блока 9 (Фиг. 2,в) .сигналАВ заносится в адресные регистрыблоков 5, По состоянию "1" сигналауправления коммутатором 8 (фиг.2,ж)к адресным входам блоков 5 подключаются старшие разряды счетчика 3сигналы АС,-АС(фиг. 2,з)По отрица гельному фронту сигнала САБ с второго входа блока 9 (фиг.2,г) сигналАС заносится в адресные регистры блоков 5,...

Блок обращения к ассоциативному запоминающему устройству

Загрузка...

Номер патента: 1418813

Опубликовано: 23.08.1988

Автор: Радченко

МПК: G11C 15/00

Метки: ассоциативному, блок, запоминающему, обращения, устройству

...потенциала электрода 6. Подбирая напряжение опорного источника 7, можно выключить визуализацию интерференционных картин или выделить на них оптимальное число высоковольтных точек. Последние образуют управляемый многолученой снетовод между электролюминесцентным слоем 5 и фотоносителем информации (не показан). Уровень модуляции напряжения источника 7 ныбирается таким, чтобы обеспечивалось выключение визуализации, а во включенном состоянии не нарушались оптимальные параметры многолученого снетонода. Ежетактная смена некторов Х приводит, как и в известном, к переключению фазовых отношений на ноэбудителях 2 (позитив-негативные преобразования акустических решеток при 180 градусном изменении фазы) и к скачкообраэным изменениям в локализации...

Устройство для программирования блоков постоянной памяти

Загрузка...

Номер патента: 1418814

Опубликовано: 23.08.1988

Авторы: Ехин, Осадчий

МПК: G11C 17/00

Метки: блоков, памяти, постоянной, программирования

...и анализ очередного раз" ряда кода, считанного иэ блока 2 памяти. Если анализируемый разряд кода равен логической, то производится запуск формирователей программирующих импульсов блока 3, Амплитуда программирующих импульсов контролируется с помощью ЛЦП 5 и блока 10 сравнения. Если разрядность АЦП 5 равна 1 то число разрядов, хранимых в блоке 8 памяти слов, составляет 21. (нижняя и верхняя границыпо каждому контролируемому параметру). После окончания программирущцего импульса сигнал с Выхода преобраэова. теля 6 длительнос 1 и импульсов в напряжение через коммутатср 7 поступает на вход АЦП 5, Во:." че го результат50 з 14881 на выходе АЦП 5 сравнивается с содержимым блока 8 памяти с помощью блока 10 сравнения. Указанные действия...

Элемент памяти для постоянного запоминающего устройства

Загрузка...

Номер патента: 1418815

Опубликовано: 23.08.1988

Автор: Буреев

МПК: G11C 17/00

Метки: запоминающего, памяти, постоянного, устройства, элемент

...кдругим числовым шинам, производитсяаналогично. Полярность источника тока такова,что диоды элементов памяти проводят в прямом направлении. Формула и з обретения Составитель Л. Дерюгин Техред И.Верес Корректор М. Васильева Редактор Г. Гербер Заказ 4162/51 Тираж 590 ПодписнорБНИИПИ Государственного комитета СССРпо делам изобретений и открытий1130 15, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, гУжгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано при проектировании постоянных запоминающих устройств (ПЗУ).5Целью изобретения является упрощение записи информации, которая может выполняться электрическим способом - пережиганием плавких предохранителей. 1...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1418816

Опубликовано: 23.08.1988

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, постоянное

...этой строки программируется в первом из блоков 13, а двоичный номер - в соответствующей группе программируемых элементов 17, . Соответствующие адреса обнаруженных в последующем дефектных элементов идентифицируются с состоянием следующих блоков 13 и групп элементов в блоке 17. При обнаружении дефектов часть строки с дефектными элементамн заменяется соответствующей частью строки накопителя 5, т.е. в эту часть строки 5 заносится информация, которая должна храниться в строке накопителя 1. Ясно, что при использовании только одной резервной строки допускается появление не более еппого дефекта встроке в каждом из поднакопителей в накопителе 1. По схожему принципу можно испольэовать сколько угодно ре зе рв ных с тро к.Устройство работает...

Запоминающее устройство

Загрузка...

Номер патента: 1424054

Опубликовано: 15.09.1988

Авторы: Абрамов, Иванов, Кондалев, Степанов

МПК: G11C 11/00

Метки: запоминающее

...2.Формирование действительного адреса осуществляется следующим образом.В соответствии с кодом количествамассивов, кодом номеров активных массивов и текущим состоянием счетчика8 из блока 7 выбирается базовыйадрес одного из заданных активныхмассивов (при нулевом начальном состоянии счетчика 8 вырабатывается адрес массива с наименьшим номером),который определяет массив, к которомубудет проводиться обращение. Базовыйадрес приформировывается к относительному адресу, поступающему повходам 14 посредством соответствуюшихим элементов ИЛИ 12. В результатена входы блока 3 выдается действи"тельный адрес, состоящий из п - шразрядов относительного адреса навходах 14 и ш разрядов базового адреса на входах 17.Если выполняется операция ввода,то на входы...

Способ управления переключающим устройством

Загрузка...

Номер патента: 1424055

Опубликовано: 15.09.1988

Автор: Новиков

МПК: G11C 11/40

Метки: переключающим, устройством

...переключающего элемента нестабильно и имеет разные значения взависимости от разброса параметровнитевидного кристалла, для повышениястабильности управления переключающего устройства после подачи постоянного напряжения на первый выводпереключающего устройства амплитудой, равной пороговому напряжениюпереключающего элемента, на второйвывод переключающего устройства подают переменное напряжение амплитудой 50-100 В и частотой 1-100 кГц,при этом йроисходит смешение рабочейточки переключающего устройства дотребуемого значения, Изменяя частоту50 нли амплитуду переменного напряжения, можно в широких пределах управлять характеристикой переключающего устройства, изменяя от характеристик, аналогичных характеристикам реэистнвного элемента,...

Постоянное запоминающее устройство для хранения унитарных кодов

Загрузка...

Номер патента: 1424056

Опубликовано: 15.09.1988

Авторы: Воронин, Добротин, Кузнецов, Морозов

МПК: G11C 17/00

Метки: запоминающее, кодов, постоянное, унитарных, хранения

...предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении запоминающих устройств.Целью изобретения является упрошение устройства.На чертеже приведена схема предлагаемого устройства.Устройство содержит первый 1 и второй 2 дешифраторы, формирователи 3-3, группы разделительных элементов 4,-4 , в виде диодов 5, накопитель 6, выполненный на переключателях 7, согласующие элементы 8, -8, в 15 виде трансформаторов, адресные нхо" ды 9 устройства, вход 10 и выходы 11 устройства.Устройство работает следующим образом.Зались информации в устройство производится с помошью переключателей 7 накопителя 6, при этом в каж" дом столбце матрицы, которая соот-. ветствует...

Ячейка памяти для регистра сдвига

Загрузка...

Номер патента: 1424057

Опубликовано: 15.09.1988

Автор: Борисов

МПК: G11C 19/36

Метки: памяти, регистра, сдвига, ячейка

...ячейки шунтируется ключом 3 и диодом 1,а заряду с входа 6 следующей ячейки5 препятствует диод 10,При отсутс.твин тактовых импульсовзаписанное состояние может сохраняться неограниченное время. С приходом тактового импульса уп"равляюший ключ 3 переходит в непроводяшее состояние, обесточивая цепипитания обмоток реле 8, разрывая цепьшунтирования конденсатора 13 черездиод 11 и отключая входные цепи ячеек 5 от обшей шины всех конденсаторов 13, Конденсаторы 13 ячеек 5, реле 8 которых находились в возбужденном состоянии, начинают заряжатьсяпо цепи: шина 1 - контакт 9 " обмотка реле 8 - диод 12 - конденсатор13 - шина 2, Реле 8 остаются в возбужденном состоянии до тех пор, покаток заряда конденсаторов 13 не достигнет значения, равного току...

Блок управляемой задержки

Загрузка...

Номер патента: 1424058

Опубликовано: 15.09.1988

Авторы: Баранцев, Гудым, Майструк, Фуников

МПК: G11C 21/00

Метки: блок, задержки, управляемой

...заде ржки и полосачастот входного сигнала увеличатся в 2 разя,Основным чзлам ус гройс тнд является рециркулятор, предназначенный для записи, сжатия а времени и задержки сигнала, Он мажст б.)ть ыпсл - лен в дналагсиам или цифровом варианте и иметь рдэли ные извес.тыс дппаратурные решения. 3 устрайсте применены цифровые рециркулятары, ыпалненные на микросхемах серии 505 155, Пля синхрс ниалии працсгс в загиси и сдвига сигнала в рециркуляторе используется паследавд;елнос ь с ныхада генератора , пчльав, алев дуюшая с периодам Т, , и импу.ьс записи сигнала в рспирклятар алев1дуюший с периодом 1,= Т/К = Т 1, соответственно с выхода элемента ИЛИ 9 рециркулятора 2 или с ньхода блока 10 сравнения реццркулятора 3, Период5 циркуляции выборки...

Запоминающее устройство

Загрузка...

Номер патента: 1424059

Опубликовано: 15.09.1988

Авторы: Баранцев, Гудым, Майструк, Фуников

МПК: G11C 21/00

Метки: запоминающее

...делителя 2 частоты поступает также на счетный вход счетчика 5, имеющего цикл счета М при нуле в момент прихода импульса. С выхода счетчика 5 цифровые коды с периодом, равным й поступают на один иэ входов блока 6 сравнения. На другой вход этого блока постоянно подается в виде кода число иЯ. При совпадении чисел на входах блока 6 сравнения на его выходе формируется импульс, отпираюший ключ 7.1Вследствие того, что каждому информационному импульсу соответствует.импульс на выходе делителя 2 частоты,а смещение информационных импульсов относительно тактового импульса эа период циркуляции равно й можно организовать считывание информационных импульсов после и циркуляций (О ( и с И). При этом и-му импульсуна выходе делителя 2 частоты...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1424060

Опубликовано: 15.09.1988

Авторы: Завьялов, Ядыкин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...появляется инверсное значение с дешифратора 5 кода выборки рабочего сегмента 2 внутри накопителя 1. По этому коду сегмент 2, который бып выбран и при считывании из которого была обнаружена ошибка, становится невыбранным и на его информационных выходах появляются сигналы "О", а остальные рабочие сегменты 2 становятся выб- раиными. Одновременно с этим становитн ся выбранным и сегмент 2 суммы, Считанная информация иэ всех выбранкФ ных рабочих сегментов и сегмента 2 сумма поступает на входы блоков 7 контроля четности, которые производят восстановление информации, хранящейся в отказавшем сегменте, так+как в сегменте 2 суммы хранится результат поразрядного суммирования по модулю два информации из всех рабочих сегментов. Через время йсчи"...

Устройство для программирования микросхем постоянной памяти

Загрузка...

Номер патента: 1425779

Опубликовано: 23.09.1988

Автор: Кузин

МПК: G11C 7/00

Метки: микросхем, памяти, постоянной, программирования

...устанавливает крутизну фронтов импульсов, формируемых усилителями 11 - 13 мощности, коммутирует входы этих усилителей, разрешает работу блока 16 ключей, управляет полярностью напряжения на выходах цифроаналоговых преобразователей 9 и 1 О.По окончании цикла программирования на выходах устройства устанавливаются напряжения, соответствующие режиму контроля микросхемы памяти, в блок 18 нагрузок заносится код, устанавливающий токи нагрузки для данной микросхемы памяти, регистр 14 управления отключает блок 16 ключей и подключает блок 17 компараторов к выходам микросхемы памяти. Выходные сигналы микросхемы сравниваются с опорными напряжениями блока 17 компа" раторов и запоминаются в нем.Узел 4 управления через узел 1 сопряжения информирует...

Запоминающий модуль

Загрузка...

Номер патента: 1425780

Опубликовано: 23.09.1988

Автор: Леснов

МПК: G11C 11/14

Метки: запоминающий, модуль

...изоирующего материала, металлические ыводы 8, полоски 9 из магнитомягко- . о материала. 20Заноминающий модуль работает слеующим образом.При подаче переменных токов, напимер,. треугольной формы, сдвинутых а 90, внутри ортогональных кату Фек 5 и б создается вращающееся в лоскости катушек магнитное поле,коорое усиливается полосками 9, распо; оженными на рамках 7, прикрепленных, апример склеиванием, сверху и снизу 30 золирующей подложки 3 с ЦЩ-кристалом ц над метаплическими выводами 8.Наличие усиливающих полосок 9 увенчивает эффективное значение вращающегося магнитного поля, что позволяет. уменьшить величину тока, подаваемого в катушки,Расположение верхней рамки 7 над металлическими выводами облегчает их разводку на изолирующей подложке 3.ф...

Накопитель для запоминающего устройства

Загрузка...

Номер патента: 1425781

Опубликовано: 23.09.1988

Авторы: Воротинцев, Гиль, Нестерук

МПК: G11C 11/14

Метки: запоминающего, накопитель, устройства

...вторым 14, третьим 15 и четвертым 16 генераторами ЦНД, и позволяют ввести ЦНД, соответствующие .(р+)-м, (р + + 2)-м, (р+3-м и р+4)-м битам записываемой информации 1 р = 0,4, 8,) в первый 11, второй 12, третий 17 и четвертый 18 регистры ввода информации, продвигаясь по которым, ЦНД поступают к переключателям 10 обмена одноименных групп регистров хранения информации. Подача в провод никовую шину 22 обмена импульса тока вызывает параллельное занесение информации, находящейся в регистрах ввода информации, в регистры хранения информации соответствующих групп3 1425 яс одновременной параллельной передачей ранее хранимого информационногоблока из групп регистров хранения инФормации в соответствующие регистры5ввода и далее выводом его за...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1425782

Опубликовано: 23.09.1988

Авторы: Брагин, Лашевский, Шейдин

МПК: G11C 11/40

Метки: запоминающее, оперативное

...соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 16 второй группы. Напервые входы последних из элемента 3 памяти контрольного разряда накопиго элемента инвертирует в элементах 16 считываемую информацию, Таким образом, исправляется сигнал, считанный из дефектного элемента 2 памяти информационного разряда, поскольку он не инвертируется при повторной записи из-за неисправности элемента 2 памяти информационного разряда (информация в дефектном элементе неиз- .,менна), а инвертирование при считывании исправляет сигнал дефектной позиции. Информация из исправных элементов 2 памяти информационных раз 57824рядов остается неизменной, так какинвертируется дважды - гри повторнойзаписи и при считывании," С выходовэлементов 16 считываемая...

Ассоциативная ячейка памяти

Загрузка...

Номер патента: 1425783

Опубликовано: 23.09.1988

Авторы: Чепига, Ященко

МПК: G11C 15/00

Метки: ассоциативная, памяти, ячейка

...451ААвАА 9,-1) ь 9 (3)А А, фА(11,9 (4.)тгде ш 1,2,3,4, К, число ячеек н матрице накопителя;1,2,3,4К;1,2,3,4, число разрядов в ячейке матрицы, причем приш=2 1=19 О 9ш= 3, 3 - "1,2;щ4,= 1,2,3;1 4й = К ,1 = 1,2,3 К. Запоминающее устройство, использующее ассоциативные ячейки памяти,работает следующим образом,Иа входные шины 20 ассоциативнойячейки последовательно подаются признаки объектов В 999 где (ш 1,2,3,). По управляющим сигналамблока 13 управления осуществляетсязапись объектон В у 91 н блок 14 ассоциатинных ячеек, выполняются логические функции 1 - 4 и в соответствии с результатами этих функций посигналу с блока 13 управления осуществляется запись одной из функцийв накопитель 15. Таким образом, внакопителе 15 формируется...

Оптоэлектронный сдвигающий регистр

Загрузка...

Номер патента: 1425784

Опубликовано: 23.09.1988

Авторы: Дубчак, Колесницкий, Красиленко, Мироненко

МПК: G11C 19/30

Метки: оптоэлектронный, регистр, сдвигающий

...действия тактового сигнала, а второй ОЭЗ 8закрываетсяЕсли на входе ячейки присутствуетоптический сигнал, то он через пер"вый открытый ОЭЗ 7 проходит на оптический вход первого ФТ 5 и переводитего в проводящее состояние, вследствие чего возбуждается светодиод 2и своим излучением поддерживает возбужденное состояние 5 ФТ и всего левого плеча первой ячейки 1, пока открыт первый ОЭЗ 7 Так как второйОЭЗ 8 на время действия тактовогосигнала закрывается, то обеспечивается выключение правого плеча ячейки1. В момент исчезновения тактовогосигнала на входе 11 регистра происходит одновременное закрывание первого 7 и открывание второго ОЭЗ 8, Таккак время выключения левого плечаопределяется временем выключения ОЭЗ,ФТ и светодиода, а время...

Регистр

Загрузка...

Номер патента: 1425785

Опубликовано: 23.09.1988

Авторы: Меренков, Панфилов

МПК: G06F 7/58, G11C 19/00

Метки: регистр

...3 ре"гистра, кроме первого и.последнего,через элементы ИЛИ-НЕ 5 и с информационных входов 8 регистра через элементы И 4 складываются по модулю дваэлементов ИСКЛЮЧАЮЩЕЕ ИЛИ б и поступают на входы триггеров 7 последующих ячеек 3 регистра. Информация с информационного .входа 8 первого разряда через элемент И 4 и информация с выхода блока 2 обратной связи через мультиплексор 1 и элемент ИЛИ-НЕ 5 первого разряда регистра складывается по модулю два элементом ИСКПОЧАЮЩЕЕ ИЛИ б и подается на вход триг гера 7 первой ячейки 3 регистра. Таким образом, регистр преобразуется в параллельный сигнатурный анализатор.При подаче на вход 9 сигнала логического "0" а на вход 10 сигнала логической ."1" на входы триггеров 7 всех ячеек 3 регистра, кроме...

Устройство выборки-хранения

Загрузка...

Номер патента: 1425786

Опубликовано: 23.09.1988

Авторы: Зубец, Стенин

МПК: G11C 27/00, G11C 27/02

Метки: выборки-хранения

...блока 1. Попереднему фронту управляющего сигнала на входе 13 в начале интервала времени выборки на выходе однОвибра" тора 12 формируется сигнал высокого уровня, на входах усилителей 1 О и 11 появляются напряжения, значения которых противоположны первоначальным и близким к максимальным напряжениям питания устройства на шинах 17, и 16, элементы 5 и 7 закрываются и элементы 8 и 9 заряжаются через открывающиеся элементы 4 и 6.После заряда элементов 8 и 9 по окончании действия логического сигна" ла высокого уровня на выходе одновибратора 12 выходные напряжения усили- телей 10 и 11 возвращаются к первона. чальным, близким к напряжению на шинах 16 и 17 устройства. Элементы 4 и 6 закрываются, элементы 8 и 9 отключаются от блока 1 и...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1425787

Опубликовано: 23.09.1988

Авторы: Дрозд, Жердев, Карпенко, Лацин, Полин

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...записью поступаблок 5. Контрольные разряды вычисляются как свертка по модулю. Занесение информации в выходной регистр 8происходит по заднему Фронту сигнала управления чтением на входе 14,Второй блок 7 свертки вычисляет контрольные разряды для декодированногослова как свертку по тому же модулю,что и блок 3. Блок 9 сравнения производит анализ совпадения контрольныхразрядов вычисленных до записи и кодирования и после считывания декодирования,При нормальной работе разрядныхи адресных цепей устройства (хранение информации в блоке 5 осуществляется без искажения и адрес чтения соответствует адресу записи) декодирование считанного блока 5 слова происходит правильно и контрольные разряды, считанные иэ блока 5, совпадаютс контрольными...

Устройство для контроля полупроводниковой памяти

Загрузка...

Номер патента: 1425788

Опубликовано: 23.09.1988

Авторы: Шкадин, Шкадина

МПК: G11C 29/00

Метки: памяти, полупроводниковой

...содержимое счетчика 7 сбоев. Импульс с выхода совпадения поступаетна вход распределителя 13 импульсови в зависимости от состояния триггера 1 О устанавливается в единичноесостояние триггер 11 (при единичномсостоянии триггера 1 О) или триггер12 (при нулевом состоянии триггера10).С приходом очередного импульса свыхода делителя 2 частоты цикл повторяется с тем лишь отличием, чтопри правильной записи устанавливается другой триггер из пары 11 - 12,так как триггер 10 изменяет свое состояние с приходом очередного импульса с выхода делителя 2 частоты.Запись производится до тех пор,пока триггеры 11 и 12не устанавливаются в единичное состояние.Единичные уровни на втором итретьем входах элемента И Э разрешают прохождение импульсов с его первого...

Устройство для формирования теста оперативной памяти

Загрузка...

Номер патента: 1425789

Опубликовано: 23.09.1988

Авторы: Букин, Мешковский, Морозов

МПК: G11C 29/00

Метки: оперативной, памяти, теста, формирования

...заполнении счетчика 2 адресавсе происходит аналогично описанному, но в режиме чтения.В режиме чтения нулевым уровнемс выхода триггера 8 записи-чтениявключится элемент 6 запрета и заблокирует сигнал управления, по которому осуществляется прием параллельнойинформации в счетчик 2 адреса изсчетчика 4 циклов.При возврате триггера 8 записичтения в нулевое состояние содержимое счетчика 4 циклов увеличится на"1" и в очередном цикле "Лог,1" записана по адресу А + 1, где А - адрес запоминающего элемента проверяе. мой микросхемы, куда в предыдущем цикле записана "1".После завершения 2 циклов заиписи-чтения счетчик 4 циклов пере- , полнится и триггер 9 останова переключится в единичное состояние, разрешая инвертирование данных инвертором 7.После...

Запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1425790

Опубликовано: 23.09.1988

Авторы: Дрозд, Лацин, Полин, Романова, Чудненко

МПК: G11C 29/00

Метки: запоминающее, обнаружением, ошибок

...регистра 5. Восстановленное информаци -онное слово с выхода блока 6 поступает на информационный вход выходногорегистра 10, на вход контрольныхразрядов которого поступает информация, полученная блоком 8 сравнения,Блок 8 сравнения осуществляет сравнение контрольных разрядов с выходаблока 4 с контрольными разрядами, вычисленными вторым блокомсвертки помодулю, для восстановленного информационного слова. В выходной регистр10 будет принято восстановленное информационное слово и результат сравнения контрольных разрядов (сигналошибки),В случае, если последовательностьсчитываемого массива информации ненарушается (т,е. соответствует порядку записи ее в блок 4) и блок 4работает безотказно, контрольныеразряды на входах блока 8 сравнениябудут...

Устройство для коррекции видеосигналов

Загрузка...

Номер патента: 1426470

Опубликовано: 23.09.1988

Автор: Такеси

МПК: G11C 29/00, G11C 7/00

Метки: видеосигналов, коррекции

...12 управления основного бг ока памяти, обеспечивая селективное выполнение операций записи и воспроизведения в модулях памяти МИ, МИ, МИи МИ. При нормальных условиях блок 19 вызывает формирование блоком 12 сигналов управления записью, проходящих в повторяющейся циклической последовательности и подаваемых соответственно на модули памяти МИ, МИ, МИи МИ, чтобы задать последовательность выбора или ввода в действие указанных модулей памяти при записи в выбранный модуль памяти преобразованной в цифровую форму информации, соответствующей требуемому количеству горизонтальных или линейных интервалов входных видеосигналов. Далее, блок 12 получает синхроимпульсы записи ИНСК от генератора 1 О в период записи, величина которого определяется каждым...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1427423

Опубликовано: 30.09.1988

Автор: Гаськов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...схема устройства,Устройство содержит блок 1 сравне"ния, усилитель 2, первый 3 и второй4 ключевые элементы, нелинейный эле-,мент 5, интегратор 6, шину .7 нулевого потенциала, элементы 8 и 9 задержки, первый 10 и второй 11 зарядныеэлементыЭлементы 8 и 9 могут быть выполнены в виде интегрирующих ВС-цепочек.Вкачестве элементов 10 м 11 могутбыть использованы диоды.Устройство работает следующим образом.При переходе в режим хранения управляющий сигнал проходит на управляющий вход элемента 3 через элемент8, а на вход элемента 4 - через эле"мент 11. Следовательно, элемент 3закроется после того, как откроетсяэлемент 4 и проходная емкость элемента 4 переэарядится через малое сопротивление открытого элемента 3. Послетого, как откроется...

Устройство формирования маскирующих сигналов для доменной памяти

Загрузка...

Номер патента: 1429165

Опубликовано: 07.10.1988

Автор: Шмигельский

МПК: G11C 11/14

Метки: доменной, маскирующих, памяти, сигналов, формирования

...из накопителя 4, при этом в каждом цикле чтения блок 2 определения числа дефектных регистров при наличии "1" в первой позиции или наличии "О" во второй позиции засыпает номер такого регистра в блок хранения кода маски и подсчитывает количество дефектных регистров, номера которых появились в регистре кода маски, а на выходе формирует сигнал окончания поиска маски, как только число дефектных регистров достигнет заранее заданной величины, соответствующей разности между общим количеством регистров и числом годных, записанных в .служебной информации. Процесс поиска числа дефектнгх регистров прекращается, когда на управляющем выходе блока 2 определения количества дефектных регистров появляется сигнал окончанияпоиска маски.Блок определения...