G11C — Запоминающие устройства статического типа

Страница 194

Механическое запоминающее устройство контрольно сортировочного автомата

Загрузка...

Номер патента: 1245855

Опубликовано: 23.07.1986

Автор: Николенко

МПК: G01B 5/00, G11C 23/00

Метки: автомата, запоминающее, контрольно, механическое, сортировочного

...из которых через усилитель 19 управляет электромагнитной защелкой 20, связанной с подпружиненным толкателем 21 сортировочного механизма 22, Толкатели 21 установлены с шагом, равным расстоянию между каретками 4 на транспортной цепи 1, а число тол 5 20 25 30 35 40 45 50 55 кателей 21 равно числу групп сортировкидеталей.Для синхронизации управления электрическими цепями запоминающего устройства имеется командоаппарат (не показан),кинематически связанный с транспортнойцепью 1.Устройство работает следующим обраДетали поштучно загружают на каретки 4, расположенные на верхней ветви 3транспортной цепи 1, которая цикличноперемещает их к измерительной станции 14,а цилиндрические отверстия 7 в каретках 4закрыты шариками 11. В момент...

Устройство для регенерации информации в блоках памяти микропроцессорной системы

Загрузка...

Номер патента: 1246135

Опубликовано: 23.07.1986

Авторы: Ланг, Ситников

МПК: G11C 11/401, G11C 7/00

Метки: блоках, информации, микропроцессорной, памяти, регенерации, системы

...втактах дешифрации текущего кода команды можно осуществить регенерациюнекоторого количества строк ДОЗУ,Количество регенерируемых строк определяется Временем регенерации однойстроки и временем дешифрации кодакоманды. Первый анализатор 1 служитдля определения цикла считыванияслова команды и момента дешифрациикода команды на внутренних структурах. В ходе выполнения программы режимы Ожидание и Останов останави 1 11ливают процессор на некоторое время, которое также используется для регенерации ДОЗУ. Второй анализатор 2 используется для регенерации строки ДОЗУ во время между выдачей адре 124 б 135са из процессора и самим обращениемк ДОЗУ,Формирователь 8 формирует импульс,сигнализирующий второму анализатору 2 о том, что идет...

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1246136

Опубликовано: 23.07.1986

Автор: Черняк

МПК: G11C 11/401, G11C 7/00

Метки: динамической, памяти, регенерации

...2,3,7,16.,строк за один цикл захвата канала,Изобретение. относится к вычислительной технике и может быть использовано для регенерации динамической памяти микроЭВМ.Целью изобретения является упрощение и повышение быстродействия устройства.На чертеже представлена схема устройства для регенерации динамической памяти. Устройство работает следукнцимобразом. В исхоцном состоянии триггеры 4 и 5 сброшены, на выходах счетчика 16 и 17 - низкий уровень, на выходе 18 - высокий. блинные формирователи 7 и 8 закрыты сигналом 13,и их выходы находятся в высокоимпедансном состоянии, не препятствуя обычному режиму обмена процессора с ОЗУ.По переднему фронту импульса 19 устанавливается триггер 4, нырабаты" вая сигнал 11 требования ПДП. Центральный процессор...

Запоминающее устройство

Загрузка...

Номер патента: 1246137

Опубликовано: 23.07.1986

Авторы: Иванов, Таран, Шмаков

МПК: G11C 11/00

Метки: запоминающее

...четвертого синхросигнала 20,В случае сравнения адреса слова, 15 поступившего на адресные входы 18 устройства, с хранящимся адресом в регистре 22 адреса компаратором 23 на выходе коммутатора 24 устанавливается уровень Лог. , на выходе элемента И-НЕ 25 - "Лог,О", запрещающий прохождение сигнала 16 обращения через элемент И 26. Сигнал "Лог,О" на,выходе элемента И 26 установит на выходе первого элемента 25 И-НЕ 11 уровень "Лог,1", при этом на выходе второго элемента И-НЕ 12 появится Лог.О, разрешающий выдачу информации из третьего регистра 19 на входы-выходы данных 2.Выдача информации из третьего регистра 19 на входы-выходы 2 независимо от режима (записи либо считывания) и результата сравнения их предыдущего и настоящего адресов может быть...

Запоминающее устройство

Загрузка...

Номер патента: 1246138

Опубликовано: 23.07.1986

Автор: Шилинговский

МПК: G11C 19/00

Метки: запоминающее

...следующий разрядначального кода, который являетсятретьим разрядом выбранного числа.После проведения исдвигов путем подачи и- тактовых импульсов,где и-разрядность хранимых в устройстве чисел, на выходе 8 устройствасформируется и разрядов выбранногочисл:а,Затем снимается возбуждение с адресного входа 7 устройства, На выходе8 устройства установится уровень логического нуля, так как снимаетсявозбуждение со всех выходов П 1 И 5 иРследовательно с второго входа соответствующего элемента И 3,Б качестве начальных кодоМ используются и-разрядные числа Х=(Х,.Х) которые принадлежат различтьым циклам д(е), на которые разбиИвается множесво 2 и-разрядных чисел оператором С. Оператор С определяется следующим образом(Х Х,Х,Х) С= (Х,ХХ.Х, ),Х е Ог...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1246139

Опубликовано: 23.07.1986

Авторы: Данилов, Дмитриев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...13.Таким образом, напряжение на выходе,цийференциального усилителя 1 приблизительно в Кп раз больше входного,а значит, во столько же раз уменьшается влияние паразитного заряда коммутации и остальные погрешности, вызванные падением усиления по петлеООС с ростом Кп. В зависимости отсостояния управляющего сигнала нашине 16 ключи 2 или 3 подключаютвыход первого интегрирующего усилителя 10 (вьеборка) или второгоинтегрирующего усилителя 1 (хранение), а переключатель 12 подключает вьеходы первого интегрирующего усилителя 10 режимвыборка) или эзторго интегрирующего усилителя(режим хранение ) каналоговому выходу (вьех.25 устройства, Принято что обозначения режимов Выборка" и Хранение являются чисто условными, те. когда одиниз каналов...

Запоминающее устройство с коррекцией программы

Загрузка...

Номер патента: 1246140

Опубликовано: 23.07.1986

Авторы: Ваврук, Елагин, Тимофеенко, Филимонов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, программы

...7 элементов И ( Фиг,Зв ) на первые входы коммутатора 19. Одновременно сигнал Считывание открываеткоммутатор 9 по первым входам, т,е,разрешает выдачу на адресные входыблоков постоянной 2 и полупостоянной4 памяти кода адреса.На выходе 5,Формирователя формируется сигналнСчитывание ЗУ (Фиг.Зг), по которому происходит считывание информациис блоков 2 и 4 по ранее установленному адресу, Информация с блоков 2 и,4 поступает на входы блока 5.В блоке 4 полупостоянной памятиимеется дополнительный информационныйразряд (второй выход блока 4), указывающий на наличие коррекции покаждому адресу,Если информация откорректирована,единичный уровень на втором выходеблока 4 разрешает прохождение черезкоммутатор 5 информации с блока 4.Если информация в блоке...

Устройство для обнаружения ошибок в блоке постоянной памяти

Загрузка...

Номер патента: 1246141

Опубликовано: 23.07.1986

Авторы: Замуруев, Соболев, Суворов

МПК: G11C 29/00

Метки: блоке, обнаружения, ошибок, памяти, постоянной

...от сигнатур, измеренных с заведомо исправного БПП, Таким образом, для нахождения неисправной микросхемы нужно измерить сигнатуры всех плоскостей и, зная плоскости, сигнатуры которых неверны, определить неисправную микросхему, Очередность выборки микросхем БПП устанавливают блоки: формирователь 6, коммутатор 7 и дешифратор 11, к входам которого подключены К старших адресных разрядов БПП.Параллельный 2 разрядный двоич. ный код на выходе БПП превращается во временную последовательность еди-, ниц и нулей на первом входе сигнатур- ного анализатора 4 с помощью мультиплексора 3. В том случае, когда какие-то разряды иэ этого 2 -разрядИ 1 ного кода не нужно вводить в сигнатурный анализатор 4, то в тот момент, когда информационные шины этих...

Многофункциональный пороговый элемент

Загрузка...

Номер патента: 1246365

Опубликовано: 23.07.1986

Авторы: Габышева, Гиль, Нестерук

МПК: G11C 11/14, H03K 19/168

Метки: многофункциональный, пороговый, элемент

...ЦМД во входные каналы 4 продвижения ЦМД, взаимосвязанные с переключателями 13 ЦМД. В каждую группу входных каналов продвижения ЦМД, вэаимосвя занную с одной токопроводящей шиной переключателей 13 ЦМД, поступает число доменов, равное максимальному весовому коэффициенту. Этому числу рав- но число входных каналов продвиже ния ЦМД в одной группе, число позиций в одном кольцевом регистре сдвига ЦМД и число вспомогательных каналов ввода ЦМД, взаимосвязанных с одним основным каналом ввода ЦМД. 50Домены, поступившие по данной группе входных каналов продвижения ЦИД, продвигаются по информационному каналу 3 продвижения ЦИЦ и попадают в позицию 1 старшего входного канала в Ы данной группе, где они взаимодействуют с доменами в кольцевом регистре...

Магнитный пороговый элемент

Загрузка...

Номер патента: 1246366

Опубликовано: 23.07.1986

Авторы: Габышева, Гиль, Нестерук

МПК: G11C 11/14, H03K 19/168

Метки: магнитный, пороговый, элемент

...между ним и доменом, находящимся в данной динамической ловушке ЦМД, и, продвигаясь по дополнительному информационному каналу продвижения Ц 1 Д, поступает к следующей по порядку динамической ловушке ЦМД первой дополни-. тельной группы 20.Если число доменов, поступивших в дополнительный информационный канал продвижения ЦМД, превышает число динамических ловушек ЦМД в первой до" полнительной группе, то оставшиеся после заполнения динамических ловушек ЦМД домены выводятся к аннигилятору 5 ЦМД и уничтожаются.Старшие динамические ловушки ЦМД первой дополнительной группы динамических ловушек ЦМД заполняются в последнюю очередь.Затем ЦМД,продвигающиеся по основному информационному каналу 9 продвижения ЦМД, поступают к динамичес- ким ловушкам...

Компаратор

Загрузка...

Номер патента: 1247944

Опубликовано: 30.07.1986

Автор: Алюшин

МПК: G11C 7/16

Метки: компаратор

...Выходы элементов НЕ являются выходами устройства и соединеныс выходами ключа, входы которого соединены с тактовыми шинами. 1 ил. 2Вх,1 приводит к появлению на Вых,2 высокого потенциала, а на Бых,1 низкого потенциала. Данное состояние сохраняется до окончания тактового импульса Т = О.При Ти = 1 компаратор устанавлива. ется в исходное состояние.Наличие ключа 7 способствует быстрому установлению исходного состояния, т,е, повышает и быстродействие, так как компаратор, тактируется по отрицательному фронту импульса синхронизации.Компаратор содержит два канала сравнения входных напряжений, Выход из строя одного из каналов не нарушает его работу в целом, при этом может сравнивать любые напряжения в диапазоне от 0 до напряжения...

Формирователь уровней напряжения для записи-считывания информации

Загрузка...

Номер патента: 1247945

Опубликовано: 30.07.1986

Авторы: Григорьев, Попель, Сахаров, Черняк

МПК: G11C 7/00

Метки: записи-считывания, информации, уровней, формирователь

...соответственно к первому 4 ивторому 5 выходу,Предлагаемый формирователь уровней записи и считывания работаетследующим образом,При поступлении на вход 1 сигнала, уровень которого превышаетуровни сигналов на входах 2 и 3,открывается транзистор 8 и черезнего протекает ток источника 6 тока,создающий падение напряжения на резисторе 12, На выходе 5 будет формироваться сигнал уровня Е, а на выходе 4 - сигнал, уровень которогониже уровня Е на величину падениянапряжения на резисторе 12, т.е.сформированы сигналы записи "О",При поступлении на вход 2 сигнала,уровень которого превышает уровнисигналов на входах 1 и 3, открывается транзистор 9 и через него протека ет ток источника 6 тока, создающийпадение напряжения на резисторе 1 Э.При этом на...

Запоминающее устройство

Загрузка...

Номер патента: 1247946

Опубликовано: 30.07.1986

Авторы: Александров, Кокаев, Коновалов

МПК: G11C 11/00

Метки: запоминающее

...вниз 1) ячейкупамяти сигнал на шину 62 выдаетсянепосредственно с нулевого выходазапоминающего элемента 13 этой жеячейки памяти,В любом из режимов записи информации будет записываться только в са мую первую свободную ячейку памяти, так как высокий разрешающий сигнал на шину 58, 60 или 62 управления очередностью записи поступит лишь В случае, когда все предыдущие ячейки памяти будут заняты информацией. Рассмотрим считывание информациииз устройства в режимах "Бобслей","Перевернутый бобслей" иПеревернутый магазин".Чтение информации в режиме Бобслей", Например, пусть К-я ячейкапамятй является самой первой заполненной ячейкой в нижней (заполнен"ной) части устройства. По входу 9на вход элемента И 38 поступает сигнал управления режимом чтения....

Устройство для извлечения многозначного ответа из ассоциативной памяти

Загрузка...

Номер патента: 1247947

Опубликовано: 30.07.1986

Авторы: Гутенмахер, Тимошенко

МПК: G11C 15/00

Метки: ассоциативной, извлечения, многозначного, ответа, памяти

...в исходном состоянии в регистр 1 по входу 9 устройства записан многозначный ответ на АЗУ, в котОРОм например состОЯние 1 имеют 2, 5 и 6 разряды. При этом навыходе блока 4 имеется сигнал, разрешающий прохождение тактовых импуль.сов (ТИ) на вход распределителя Я.В противном случае при отсутствиисигнала совпадения после ассопиативного поиска Увсе разряды регистра 1имеют состояние "0") блок ч запрещает прохождение ТИ в устройство,Работа устройства начинается сприходом первого ТИ.на вход 10, Приэтом сигнал "1" с нулевого выходаблока 2 через первый элемент И 5поступает на вход блока 3, что приводит к установке в состояние "0"разрядов 0-3 регистра 1 с приходОмвторого ТИ по аналогичной цепи осуи иществляется установка в 0 разряда5...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1247948

Опубликовано: 30.07.1986

Авторы: Корнейчук, Марковский, Масленников

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...подлежащий записи,Сигналы с регистров 2, 3 и 6 пос- тупают на входы коммутатора 4,Преобразование входной информации, соответствующей определенному разряду информационной части коммутатора 4, производится следующим образом.При отсутствии единичного сигнала на входе 17 (соответствует отсутствию записи информации в этот разряд ) на соответствующих выходах 10 и 11 формируются сигналы нулевого уровня, а на соответствующих выходах 12 и 13 - инверсный и прямой по отношению к сигналу, поданному.на вход 8 при сигнале маскирования, подаваемом по входу 9 и равном едини1247948 це. При маскировании данного разряда на соответствующих выходах 10, 11, 12 и. 13 формируются сигналы нулевого уровня.В режиме записи в определенный 5 разряд (на...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1247949

Опубликовано: 30.07.1986

Авторы: Изюмов, Николаев, Рогинский, Росницкий, Савельев, Соколова

МПК: G11C 17/00

Метки: запоминающее, постоянное

...одном из накопителей 1,за счет отсутствия на выходе блока6 признака коррекции, поскольку навход блока 6 из накопителя 7 постуд пает код 00". При сравненииэтого кода с начальным кодом регистра 8 на первом выходе блока 6 вырабатывается потенциал, разрешающийвыдачу числа, хранящегося в одном изнакопителей 1, а на втором выходеблока 6 вырабатывается потенциал,запрещающий выдачу числа, хранящегося в накопителе 7.В случае, когда коррекции нет, изнакопителя 7 на первый вход блока 6 35поступает код 00, а на второмвхоце блока 6 остается неизменнымначальный код регистра 8, при этомблок 6 вырабатывает на своем первом 40выходе потенциал, разрешающий выдачучисла из накопителей 1, который пос.тупает на второй вход мультиплексора 5, при этом на втором...

Способ контроля прошивки кодовых жгутов постоянного запоминающего устройства и устройство для его осуществления

Загрузка...

Номер патента: 1247950

Опубликовано: 30.07.1986

Автор: Карлов

МПК: G11C 29/00

Метки: жгутов, запоминающего, кодовых, постоянного, прошивки, устройства

...23. Формирователь 6 выполнен из элементов И 24 и 25, элемента 26 задержки и инвертора 27.Предпагаемый способ реализуется45при контроле прошивки кодовых жгутовПЗУ следующим образом.Перед началом работы генератор 16и счетчик 8 устанавливают в исходноесостояние, Затем кнопкой 18 запускается генератор 16, первым импульсомкоторого в соответствии с разреп 1 ающим сигналом на первом выходе дешифратора 10 срабатывает первый элемент12, сигналом с которого через усилитель 14 опрашиваются первые провода19 и 20. При этом, если оба проводав каждой разрядной цепи проходят с 50 2одной стороны датчика 21 (единичной или нулевой стороны ), то на выходе усилителя 23 соответствующего разряда формируется суммарный сигнал единичного уровня, что...

Устройство для контроля блоков

Загрузка...

Номер патента: 1247951

Опубликовано: 30.07.1986

Авторы: Белалов, Бочков, Рудаков, Саламатов

МПК: G11C 29/00

Метки: блоков

...данные хранятся в памяти блока 1Текущий адрес с блока 1 передается в регистр 19, на мультиплексор 14 и через мультиплексор 15в регистр 20. Компаратор 7 сравнивает текущий адрес с конечным, Мультиплексор 16 в зависимости от кода микрокоманды анализирует результаты операций блока 1 или состояние выходоврегистра 19, или результат сравненияадреса с компаратора 7. Мультиплексор13 в зависимости от кода микрокомандыподготавливает адрес следующей микрокоманды одним из трех способов: приемадреса с регистра 23 или с регистра19 (безусловный переход) или приеммладшего разряда адреса с мультиплексора 16 (условный переход),30Текущие данные формируются в блоке1 и через регистр 19 поступают намультиплексор 10 или могут считываться с накопителя 4...

Ячейка памяти для постоянного запоминающего устройства трансформаторного типа

Загрузка...

Номер патента: 1249582

Опубликовано: 07.08.1986

Авторы: Азарян, Аревян, Асламазян, Ваганян, Крмоян, Момджян

МПК: G11C 5/12

Метки: запоминающего, памяти, постоянного, типа, трансформаторного, устройства, ячейка

...металлические каркасы 5П-образной формы, выступы 6 каркасов 5, конические концы 7 выступов 6,кодовый жгут 8, разрядные обмотки 9,проводящий слой 10, паз 11,окно 12 и 2 Оокно 13 на выступах 6, перемычки14 и паз 15.Ячейка памяти Функционирует следующим образом.В отверстия 2 основания 1, изготовленного иэ изоляционного материала, устанавливают склеенные клеем немагнитные металлические каркасы 5.Для фиксации установленного в каркасе 5 сердечника 3 с разрядной обмот- уОкой 9 в пазы 11 и 14 и в отверстия2 заливают компаунд, который призамене сердечника 3 легко разрушается и не препятствует установке нового сердечника 3. Таким образом,в предлагаемой ячейке памяти осуществляют быструю замену кодового 82 2жгута на каркасы 5, что...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1249584

Опубликовано: 07.08.1986

Авторы: Качков, Кондратьев, Пыхтин, Самарский, Фирсов

МПК: G11C 19/00

Метки: буферное, запоминающее

...данные считаны из опе. ративной памяти (а); на управляющем входе 23 задана микрооперация записи в память и информация из ячейки, в 1 О которую производится запись, находится в накопителе 3, т.е. на выходе блока 6 появилась "1" (б); задана микрооперация чтения из памяти и триггер 13 находится в "0" (в),.В слу чае (б) и (в) запись производится соответственно по импульсам ТИ 4 и ТИ 2 на синхровходе 18 устройства.Шифратор 1 формирует сигналы для управляющих входов мультиплексора 10 в соответствии с таблицей,Входы шифратора 11 Значение сигнала Выход триггера 13 1 0 0 Х Выход триггера 28 1 1 0 Х Рассмотрим работу устройства на примере выполнения микрокоманды, в которой заданы следующие действия: чтение одного операнда из блока 43,40 чтение...

Устройство для формирования изображения динамических магнитных доменов

Загрузка...

Номер патента: 1249585

Опубликовано: 07.08.1986

Автор: Низель

МПК: G11C 11/14

Метки: динамических, доменов, изображения, магнитных, формирования

...14 сравнения формируется сигнал длительностью в один период частоты импульсов синхоонизаиии который подается на установочный вход триггера 13 и формирует на его3 249 выходе импульс длительностью в одинпериод частоты импульсов синхронизации, фронты которого жестко привязаны к фронтам импульсов синхрониза- Фции. Импульсы с выхода триггера 13 поступают через формирователь 12 импульсов на управляющий вход электронно-оптического преобразователя 4 и формируют на его выходе иэображение ЦМД, как было описано. оЪДлительность импульсов, формируемых триггером 13 (в единицах угла поворота напряженности магнитного поля управления), при этом определяет 360ся как вгде и - емкость счетчиика 8. Частота следования этих импульсов равна частоте поля...

Способ формирования магнитного поля смещения в запоминающем устройстве на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1249586

Опубликовано: 07.08.1986

Авторы: Заблоцкий, Мельничук

МПК: G11C 11/14

Метки: доменах, запоминающем, магнитного, магнитных, поля, смещения, устройстве, формирования, цилиндрических

...магнитов и геометрией системы, то при локальном отжиге изменение напряженности поля является следствием уменьшения средней намагниченности единицы объема постоянных магнитов. При этом относительное изменение напряженности поля в системе пропорционально суммарной площади отложенных участков.Понижение намагниченности постоянных магнитов, намагниченных до насышения путем локального отжига, потзволяет плавно регулировать напряжен 5 10 15 20 25 30 35 40 45 ность магнитного поля в запоминающем модуле без снижения временнойстабильности магнитов по отношению к процессам старения,П р и м е р, В соответствии спредлагаемым способом проводят формирование поля смещения в запоминающем модуле на ЦМД в системе, содержащей два одинаковых постоянных...

Устройство формирования адресов для контроля блоков памяти

Загрузка...

Номер патента: 1249587

Опубликовано: 07.08.1986

Авторы: Боголюбова, Веккер, Нейман, Плешев

МПК: G11C 29/00

Метки: адресов, блоков, памяти, формирования

...код первого адреса подмассиваМ для записи по нему информации, инверсной исходной. Далее блок 1 управления устанавливает на выходе 15сигнал "Считывание", а на управляющем входе коммутатора 4 - сигнал,разрешающий передачу на выходы 5 кода адреса, формируемого на выходахэлементов И группы 10.Далее устройство выполняет первый цикл Формирования адресных переходов, в котором осуществляются пере.ходы от каждого адреса подмассива к,первому адресу подмассива М, Дляэтого в каждом периоде обращения кблоку памяти блок 1 управления меняет уровень сигнала на управляющемвходе коммутатора 4, в соответствиис чем на выходы 5 через коммутатор 4поочередно поступают коды адресовподмассивов М и Б. По спаду сигналаблока управления, поступающегонасчетный...

Устройство для контроля интегральных микросхем оперативной памяти

Загрузка...

Номер патента: 1249588

Опубликовано: 07.08.1986

Авторы: Букин, Морозов, Муляр

МПК: G11C 29/00

Метки: интегральных, микросхем, оперативной, памяти

...не при нулевомадресе, а при первом.Таким образом, при каждом новомкадре записи информации адрес записываемой единицы последовательно увеличивается до 2 -1. После последнегокадра записи-считывания импульсов переполнения счетчика 4 кадров опрокидывается триггер 6 останова,Под воздействием сигнала с триггера 6 останова блок 5 сравнения выдает информацию, инверсную по отношению к той, которая выдается в первом цикле и которая записана в проверяемую микросхему 15.При каждом кадре работы устройства, при записи информации по 2 аднресам в микросхему 15 записываетсяодна единица и 2" -1 нулей, В процессе проверки микросхемы по первомуциклу считывается информация в 2"кадров и, следовательно, в счетчик12 результата в случае проверки исправной...

Устройство для контроля памяти

Загрузка...

Номер патента: 1249589

Опубликовано: 07.08.1986

Авторы: Ковалев, Лысиков, Седаускас, Яковлев

МПК: G11C 29/00

Метки: памяти

...одиночной ошибки в информационных и контрольных разрядах при в=64.Генерируемый синдром с выходов второго блока 4 сумматоров по модулю два поступает на блок 5 обнаружения двойной ошибки. Сигнал многократной четной ошибки формируется в зави" симости от битов синдрома 8 -Я иО Т поступает на первый вход блока 7 формирования признаков ошибок, Генерируемый синдром поступает также на блок 6 обнаружения многократной нечетной ошибки, который формирует сигнал многократной нечетной ошибки, поступающий на второй вход блока 7 формирования признаков ошибок.Генерируемый синдром поступает также на входы группы блока .7 формирования признаков ошибок, который оперативно формирует сигнал наличия 1ошибки в принятом информационномслове.Устройство...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1249590

Опубликовано: 07.08.1986

Автор: Слюсарь

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

..."Лог. 1".При наличии признака иЗапись нашине 2 управления с второго выходаблока 7 управления поступает сигнал 55на третий вхоД формирователя 6. Приэтом в регистр 25 сдвига формирователя 8 записывается код данныхпоступающий с информационной шины 3, и блокируется работа формирователя 6, на выходах которого формируется уровень "Лог, 0". На выходе регистра 25 формирователя 8 формируется код нида 0001, Этот код, имеющий "1" н нулевом разряде данных, указывает, что при обращении к накопителю по вполне определенному адресу в режиме записи, нулевой разряд данных инвертируется.Код адреса ячейки накопителя выбирается из условия максимального числа обращений к ней программы процессора. Например, при использовании ОЗУ н аппаратуре,...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1249591

Опубликовано: 07.08.1986

Авторы: Ломанов, Медведев, Носов, Смирнов

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...На четвертый вход блока 12 обнаружения и исправления ошибок подается импульс разрешения сравнения с соответствующеге триггера из группы триггеров 45 формирования и происходит сравнение контрольных битов, считанных из накопителя,9 и полученных из второго блока 11 кодирования. По результатам сравнения определяется, есть ли" ошибка в считанной информации. Если ошибка есть и ее кратность не превышает исправляющей способности кода, то блок обнаружения и исправления ошибок инвертирует соответствуюпц 1 ебиты выходного слова основной информации, считанной из накопителя 8,Скорректированное информационнве слово поступает на вход регистра 13 выхрдной информации и записывается в него при поступлении стробирующего импульса, Формируемого одним из...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 1249592

Опубликовано: 07.08.1986

Авторы: Жуков, Хавкин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...выходу 35 устройства, появляется сигнал одиночной (некрат ной ) ошибки.В зависимости от результатов контроля возможны следующие варианты.Одиночная или любая некратная ошибка зафиксирована только при первом считывании. Тогда с выхода 35 в арифметическое устройство и на пульт оператора (не показан) поступает сигнал одиночной ошибки. При повторном считывании из другой половины накопителя на выходе 33 появляется сигнал "Разрешение считывания".Одиночная ошибка зафиксирована только при повторном считывании. На выходе 35 появляется сигнал одиночной ошибки. В этом случае считанная при первом такте. информация уже используется арифметическим устройством, а полученная с выходов 36 информация о неисправных разрядах может быть...

Устройство для обнаружения ошибок в блоках памяти

Загрузка...

Номер патента: 1249593

Опубликовано: 07.08.1986

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: блоках, обнаружения, ошибок, памяти

...8, запоминаемого в триггере 11,В случае возникновения корректируемой .ошибки информация в сдвиговыхрегистрах преобразователя 1 кодов иблоках 2 и 3 обнаружения адреса ошибки продолжает сдвигаться. Сдвиг информации в блоке 1 продолжается дотех пор, пока в триггерах 30-37 элементом ИЛИ-НЕ не зафиксированы нули,что в силу известных свойств двучлена х -1 определяет момент расположения Ь =5 младших разрядах сдвигового регистра 18 пакета ошибок. Сэтого момента сдвиг информации в регистре 18 и во всех первых регистрахсдвига блоков 2 и 3 прекращается,что обеспечивается передачей сигналаот блока 23 через элемент И 19 и инвертор 20 на элемент И 21.С момента обнаружения корректируе.мОй ошибки начинают поступать синхроимпульсы на счетчики 24 и...

Запоминающее устройство

Загрузка...

Номер патента: 1249594

Опубликовано: 07.08.1986

Авторы: Белалов, Бочков, Лихтер, Рудаков, Саламатов

МПК: G11C 29/00

Метки: запоминающее

...из регистра 11 его данные поступают на выход устройства,Регистр 11 служит для тестового контроля формирования физического адреса. При чтении из регистра О егоданные поступают на выход устройства через мультиплексор 12. При обращении к блоку 3 памяти мультиплексор 17 передает младшие пять разрядов адреса на входы блока 3. При операции запись с элементов ИЛИ 58 и59 блока 2 поступают сигналы записисоответственно в младшее или старшее 35слово блока 3, а с формирователя 20поступают данные.При операции чтения данные с выхода блока 3 поступают через мультиплексор 16 на выход устройства. Мультиплексор 16 выполняет выдачу младшего или старшего (в зависимости отмладшего разряда адреСа) слова,считанного из блока 3 на выход устройства. Сигналы...