G11C — Запоминающие устройства статического типа
Логический запоминающий блок
Номер патента: 553681
Опубликовано: 05.04.1977
Авторы: Балашов, Куприянов, Петров
МПК: G11C 15/00
Метки: блок, запоминающий, логический
...эле. ментов И б третьей группы, одни входы которых соединены с разрядными шинами 7.Один иэ входов первого дополнительного элемента И 8 соединен с управляющей шиной 9 и инверсным входом элемента "Запрет" 10, прямой вход которого и другой вход элемента И 8 соединены с адресной шиной 11. Выход элемента 8 соеди. нен с другими входами элементов И 6, Выход эле. мента "Запрет" 10 подключен к одним входам второго 12 и третьего 13 дополнительных элементов И, другие входы которых подключены к шинам 7, а выходы - ко входам второго элемента памяти 2, выходы которого соединены с одними входами четвертого 14 и пятого 15 дополнительных элементов И. Один вход шестого дополнительного элемента И 1 б подключен к шине 11, другой - к управляющей шине...
Логическое запоминающее устройство
Номер патента: 553682
Опубликовано: 05.04.1977
Авторы: Балашов, Гордонов, Ерхова, Коленов, Петров, Степанов, Суровцев
МПК: G11C 15/00
Метки: запоминающее, логическое
...а вторыс входы - к входным шинам Л. Вторые входы элементов ИЛИ второй группы 5 подклю чецы к соответствующим элементам И четвертой группы 9, предназначенной для передачи кода адреса из регистра слова 11, пер. вые входы элементов И четвертой группы 9 подключены к шине передача кода из реги стра слова 29, а вторые входы - к соответ ствующим выходам первой группы элементов регистра слова 11. Второй вход первого разряда регистра адреса 4 подключен к выходу элемента ИЛИ 8, первый вход которого подключен к шине управления установка регистра адреса в следующее состояние 32, второй вход подключен к элементу И 10 передачи содержимого первого разряда регистра слова на вход первого разряда регистра адреса 4, первый вход которого подключен к шине...
Устройство сдвига цифровой информации
Номер патента: 553683
Опубликовано: 05.04.1977
МПК: G11C 19/00
Метки: информации, сдвига, цифровой
...единичных схем 10, 12 И и нулевых схем И 11, 13 через соответствующие выходные схемы ИЛИ 14, 15 подключены к выходным шинам 16 (выход 1) и 17 (выход О) соответственно, при этом вход счетного триггера 7 соединен с шиной выходных сопровождающих импульсов 18.При подаче входной информации на вход устройства первый синхроимпульс СИ 1 переписывает информацию на первый триггер 2 (правого) регистра сдвига, 11 ри поступлении второго значения входной информации, она переписывается далее на триггеры 2 с раздель ными входами второго (левого) регистра вторым синхроимпульсом СИ 2, который одновременно продвигает по элементам первого регистра предыдущую информацию.Следующий синхроимпульс СИ 1 переписывает входную информацию в следующий разряд...
Магнитное аналоговое регулирующее и запоминающее устройство
Номер патента: 553684
Опубликовано: 05.04.1977
МПК: G11C 27/00
Метки: аналоговое, запоминающее, магнитное, регулирующее
...содержит сердечник 1 из магнитожесткого материала, обмотки управления 2 и 3, постоянный магнит 4, управляемые магнитные сердечники 5 и б с обмотками считы ванпя и компенсационный резистор 7.Управляемые магнитные сердечники 5 иб с обмоткой считывания расположены между одним из полюсов постоянного магнита 4 и соответствующим полюсом сердечника 1 из 15 магнитожесткого материала, на котором намотано две последовательно соединенных обмотки управления 2 и 3. Компенсационный резистор 7 включен между началом первой и концом второй обмоток управления 2 и 3.20 Устройство работает следующим образом,Когда сигнал управления поступает науправляющий вход 8, основной ток протекает по обмотке 3, а по оомотке 2 через компенсационный резистор 7 идет...
Устройство для хранения и выборки информации
Номер патента: 553685
Опубликовано: 05.04.1977
МПК: G11C 27/02
Метки: выборки, информации, хранения
...2 - 4, диод 5, резисторы6 - 9 и конденсатор 10.Устройство работает в двух режимах:в режиме выборки, когда происходит образование выборочных значений сигнала на накопительном конденсаторе и в режиме хранения, когда образованное выборочное значениесигнала на конденсаторе поддерживается постоянным и используется для работы внешнихустройств.В режиме хранения потенциал на базе транзистора 2 ниже потенциала источника Е,подключенного к базе транзистора 4, на величину, достаточную для того, чтобы транзистор2 был полностью открыт, а транзистор 4 полностью закрыт,Сопротивление резистора 9 выбрано таким,что коллекторный ток транзистора 2 превосходит ток, протекающий через резистор 7. Потенциал Ер выбран выше максимального (вданной схеме...
Ячейка памяти
Номер патента: 554558
Опубликовано: 15.04.1977
Авторы: Бежко, Воросколевский, Мокрова
МПК: G11C 11/06
...питания Е,2, Цепь считывания содержит тиристор 11, на управляющий электрод которого подаются сигналы по шине считывания 12, анод тирпстора 11 соединен с плюсовой шиной источника питания Е. через резисторы 13 и 14 и ключ 15. К общей точке резисторов 13 и 14 подключена одна из обкладок конденсатора 16. Катод тиристора 11 подключен и концу обмотки считывания 3, а ее начало соединено со второй Обкладко 1 конденсатора 16 и минусовой шиной источника питания.Контролируемый ток, пройдя по входной обмотке 2, приводит сердечник 1 в состояние 1, которое может сохраняться сколь угодно долго. Для получения информации о состоянии запоминающего элемента и в конечном итоге о протекании или пепротекании тока в контролируемой цепи нсобходимо включить...
Ячейка памяти
Номер патента: 554559
Опубликовано: 15.04.1977
Авторы: Волкогон, Молчанов, Ситников, Утяков
МПК: G11C 11/40
...7, Источник тактовых сигналов соединен с разрядами 2, 3, 4 и 5 регистра через20 клемму 8,В первый разряд 2 предварительно обнуленного регистра записывается единица,временное положение которой относительноспорных импульсов соответствует записыва 25 емому числу (см, фиг. 2, положение О).При поступлснии через клемму 8 тактируютцих импульсов единица из первого разряда 2 сдвигается во второй разряд 3, затем извторого разряда 3 - в третий 4 (см. фиг. 2,ЗО положения 1 и 2). В следующем такте554559 Формула изобретения Фи Составитель В. Гордонова дактор Л, Тюрина Техред А, Камышникова Корректор А, НиколаевТираж 735вета Министров Сткрытийя наб д. 4/5 Изд.392Государственного комитета Спо делам изобретений н13035, Москва, Ж, Раушск Подписи оР...
Запоминающее устройство
Номер патента: 555437
Опубликовано: 25.04.1977
Авторы: Андреев, Васин, Грабаров, Фирсанов
МПК: G11C 11/02
Метки: запоминающее
...4 и 5 планарного магнитного накопителя 6, прошитого по системе 2,5 Д. Формирователь записи 7 подключен через второй коммутатор 8 к четным адресно-разрядным шинам выборки 9 тех же разрядов. И В цепи управления формирователя записи 1 и 7 включены логические элементы И-ИЛИ 10 и 11, входы которых подключены к двум выходам соответствующих разрядов регистра информации 12 и к выходу одного разряда регистра адреса 13. Выходы регистра адреса 13 подключены также к управляющим входам коммутаторов 2 и 8.Устройство работает следующим обра зом. В соответствии с кодом адреса коммутатора 2 подключает одну из нечетных шин 3 разряда 4 к формирователю записи 1, а коммутатор 8 подключает одну из четных шин 9 разряда 5 к формирователю ЗО записи 7. При...
Ассоциативное запоминающее устройство
Номер патента: 555438
Опубликовано: 25.04.1977
Автор: Барашенков
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...с предыдущим значениемрезультата суммы и запоминание в сумматоре 4 по модулю два.В результате начального заполненияинформацией блока памяти 1 в сумматоре4 по модулю два накапливается поразрядная сумма по модулю два всех слоев, записываемых в блок памяти 1, так как начальное содержание блока памяти составляли нулевые слова.В дальнейшем при записи (приэнак "Запись" - на управляющей шине 12) кодовчисел от ЭВМ в ячейки с произвольным содержанием меняются на противоположныезначения те разряды контрольной суммы,хранящейся в сумматоре 4 по модулю два,которые не совпадают у считываемого изаписываемого кодов чисел. При этом предполагается, что операции записи всегдапредшествуют считыванию с некоторого адреса блока памяти, в который должна...
Накопитель для полупостоянного запоминающего устройства
Номер патента: 555439
Опубликовано: 25.04.1977
Автор: Некрасов
МПК: G11C 17/00
Метки: запоминающего, накопитель, полупостоянного, устройства
...время в проводящее со 35 стояние. Ток стирания ограничивается резистором 6.При стирании и считывании информации регулируемый источник напряжения 5 формирует нулевой уровень напряжения.После стирания информации (перед записью информации) регулируемый источник напряжения 7 переключается в режим формирования напряжения считывания или ну левого уровня напряжения.45Запись информации в элементах связи матрицы осуществляется путем перевода полупроводниковых переключателей 2 с памятью в непроводящее состояние в тех элементах связи, в которые записывается логическое состояние "единица". При этом источник напряжения 5 переключается в режим формирования напряжения записи, величина которого выбирается из условия обеспечения перевода...
Запоминающее устройство
Номер патента: 555440
Опубликовано: 25.04.1977
Авторы: Голубева, Кремер, Писарчук, Прокопенко
МПК: G11C 19/00
Метки: запоминающее
...накопитель 1, например, циркуляционного типа, выход которого через промежуточный накопитель 2 подключен к выходуустройства. Один вход основного накопителя 1 подключен к первому входу устройства,другой вход - к выходу блока управления 3,соединенного с вторым входом устройства.Кроме того, оно содержит коммутаторсигналов записи - воспроизведения 4, формирователь пусковых сигналов 5 и блок адресации 6, подключенный через формирователь к третьим входам устройства и непосредственно к входам блока управленияи коммутатора 4, выходы которого соединены с входами промежуточного накопителя 2, а входы - с выходом блока управления 3 и четвертым входом устройства. Приэтом, блок адресации 6 выполнен стартстопным, а для обеспечения непрерывностивыдачи...
Оптоэлектронный двумерный регистр сдвига
Номер патента: 555441
Опубликовано: 25.04.1977
Авторы: Косцов, Мишин, Шапочанская
МПК: G11C 19/30
Метки: двумерный, оптоэлектронный, регистр, сдвига
...При подаче считывающего светового потока на соответствующие оптические входы 34-37 оптоэлектронного элемента иа его выходах 38- 41 будет световой поток низкой (высокой) интенсивности.Такам образом, реализуется функция 3= Х 7 Х УХ,У Х,. т.е. оптоэлектроинйй элемент работает в режиме инвертирования сигналов. Оптоэлектронный элемент может работать и в режиме повторителя при обеспечении следующих этапов: разряда накопителыого конденсатора 15 путем подач низкого - ;о .енина-;д г.-,ды 42, 44 и светового потока на входы 26-29 опГоэлектронного элемект:.;. п 2: дачи логических ситналов Х, " Х на оптические входы оптоэлектронного элемента 26 - 29 и высокого потенциала на входы 42,44, Если при этом на фотоэлекч рические преобразователи...
Устройство для контроля дешифраторов адреса запоминающих блоков
Номер патента: 555442
Опубликовано: 25.04.1977
Авторы: Бжезинский, Хитров
МПК: G11C 29/00
Метки: адреса, блоков, дешифраторов, запоминающих
...7и 8. Выходы триггеров 13-16 подключенык соответствующим входам элементов НЕ-И17 и 18, выходы которых через элементыИ 19 и 20 соединены с выходами устройства 21 и 22, Управляюшие входы всех элементов И соединены с блоком управления 6.Работа устройства происходит следующимобразом.При наличии токов в каждой из координат Х и У накопителя 3 в тактах считывания и записи на выходах усилителей 7 и 8появляются сигналы вследствие перемагничивания сердечников датчиков 1 и 2. Блок6 вырабатывает стробирукяцие сигналы навремя перемагничивания сердечников, открывающие элементы И 9, 10 в такте считывания и элементы И 11,12 в такте записи, Таким образом, в такте считываниявыходной сигнал усилителя 7 проходит через элемент И 9 и устанавливает в...
Запоминающее устройство
Номер патента: 555443
Опубликовано: 25.04.1977
Авторы: Корнейчук, Май, Небукин, Слипченко
МПК: G11C 29/00
Метки: запоминающее
...с элементами И 9, 13, 15, 20, 22, 24, 28, 29 и с блоками 12, 16, 21, 8, 19 и 27,Устройство работает следующим образом, 60 На регистр 1 по входам 2 поступает адрес ячейки, например, накопителя 4, к которой необходимо обратиться, По указанному адресу из одноименных ячеек накопителей 3, 4 и 5 считываются слова, которые поступают на соответствующие регистры 6, 17 и 25. Если при считывании слова блок 8 не обнаруживает ошибки, то слово из регистра 6 через элементы И 9 и элементы ИЛИ 10 подается на регистр 11. Если при считывании слова блок 8 обнаружит ошибку, а блоки 19 и 27 ошибки не обнаружат, то слово из регистра 6 не проходит через элементы И 9 на элементы ИЛИ 10, Вместо этого слово из регистра 25 через элементы И 29 по сигналу из блока 30...
Устройство для прошивки запоминающих матриц
Номер патента: 556493
Опубликовано: 30.04.1977
Авторы: Микелайтис, Рагульскис, Федаравичюс
МПК: G11C 5/08
Метки: запоминающих, матриц, прошивки
...5, матрицу феррито вых сердечников 7, установленную в воздушном зазоре постоянного магнита 8, магнитные линии которого параллелыньплоскостям ферритовых сердечников, дополнительный шаговый электродвитатель 9, на валу которо го установлен постоянный магнит 8, блокуправления 10, к которому подсоединены оба шаговых электродвигателя 3 и 9, Направляющие 6, матрица с ферритовьгми сердечниками 7, корпуса щаговых электродвигателей 3 и 9 20 жестко установлены на корпусе 11.Устройствоработает следующим образом.В исходном положении вал дополнительного шагового электродвигателя 9 находится в таком положении, чтобы магнитные линии в 25 воздушном зазоре постоянного магнита 8 были параллельны плоскостям матнитных сердечников матрицы 7. Одновременно...
Запоминающее устройство
Номер патента: 556494
Опубликовано: 30.04.1977
Авторы: Аврамова, Городний, Корнейчук, Чемерица
МПК: G11C 11/00
Метки: запоминающее
...1 ния 16, блока декодирования 10 и дешифратора 15, а его выходы - к входам блока декодирования 10, выходы которого соединены с входами первого счетчика 11. Входы блока 12 переключения питания подключены к выходам,дешифратора 15 и первого счетчика 11 соответственно, а его выходы к управляющим входам накопителей 7 и 8. Вход второго счетчика 14 через дополнительные элементы ИЛИ 13 соединен с выходами первого счетчика 11, а его выход - с входом дешифратора 1 о.Устройство работает следующим образом.Информационное слово через элементы ИЛИ 1 поступает на регистр 2 слова, а с его выходов - в блок кодирования 3, где в соответствии с информационными разрядами формируются контрольные разряды. С выходов блока кодирования слово подается на входы...
Запоминающее устройство
Номер патента: 556495
Опубликовано: 30.04.1977
Автор: Дормидонтов
МПК: G11C 11/00
Метки: запоминающее
...элементов И соединены с управляющим входом распределителя и выходом блока сравнения, входы которого соединены с другими выходами распределителя. Выходы дополнительных элементов И подключены к другому входу первого регистра.На чертеже представлена функциональная схема устройства,Запоминающее устройство содержит накопитель 1, выполненный на регистрах, распределитель 2, блок 3 задания импульсов различной длительности, блок сравнения 4, основные элементы И 5 и дополнительные элементы И 6. Перед началом работы ЗУ ячейки накопителя 1 и распределитель 2 устанавливают в нулевое состояние, а в блок задания импульсов различной длительности записывают код длительности цикла задержки.При работе ЗУ,на информационные входы ячеек памяти накопителя...
Запоминающее устройство
Номер патента: 556496
Опубликовано: 30.04.1977
Авторы: Лаврентьев, Тимофеев, Шумилов
МПК: G11C 11/02
Метки: запоминающее
...выходам ре 15 гистра числа.На чертеже показана блок-схема предлагаемого запоминающего устройства.Запоминающее устройство содержит регистр числа 1 накопитель 2, прошитый раз 20 рядными шинами 3, формирователь 4 токазаписи, выход 5 которого соединен с однимиконцами всех разрядных шин накопителя,источни 1 ки питания 6 и 7, четные 8 и нечетные9 инверторы. Выходы каждой пары четного и25 нечетного инверторов,подключены соответственно к другому концу соответствующейразрядной шины 3 накопителя 2. Одни входычетных инверторов 8 подключены к источникупитания 7, а входы нечетных инверторов 9 -30 к источнику питания 6. Другие входы всех,/ Составитель В. Вака Тскред 3. Тарасова едактор Т, Рыбало корректор Л. Орло Тираж 735Совета Мипистоткрытийан...
Запоминающий блок
Номер патента: 556497
Опубликовано: 30.04.1977
Авторы: Завадский, Иващенко, Манжело, Самофалов, Швыдкий
МПК: G11C 11/22
Метки: блок, запоминающий
...1 из сегнетоэлектоическото материала, обладающего пьезоэлектрическими свойствами в поляризованном состоянии. В середине каждой из сторон пластины 1 расположены один против другого электроды возбуждения 2, 3, На одной стороне пластины 1, например верхней, по краям ее параллельно первому электроду возбуждения 2 нанесены электроды записи 4 информацни. На другой стороне пластины 1 перпендикулярно к второму электроду возбуждения З,нанесены фотарезистивные пленки 5, на которых расположены выходные электроды 6, выполненные из оптически прозрачного электропроводящего материала (например, окиси олова и т, п.). Поляризация между электродами возбуидения 2 и 3 создается приложением электрического поля к этим электродам и в процессе эксплуатации не...
Постоянное запоминающее устройство
Номер патента: 556498
Опубликовано: 30.04.1977
Авторы: Васюхин, Деркач, Карманов, Корсунский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...в виде ди- одной матрицы, состоящей из п секций. Устройство содержит также в числовом блоке дополнительную диодную матрицу 4, состоящую из и секций, шины которой, соединяющие катоды диодов, подключены к другой группе разрядов .регистра адреса 1, а шины, соединяющие аноды диодов, подключены .к входам выходных 5 и дополнительных 6 диодных сборок и к разделительным, элементам (резисторам) 7. Выходы выходных диодных сборок 5 подключены к усилителям считывания 8.Предложенное устройство работает следующим образом.В соответствии с состоянием первой группы разрядов регистра адреса 1 дешифратор 2 подает на одну из подключенных к нему вертикальных шин числового блока 3 высокий потенциал. Через все диоды, подключенные к выбранной...
Ячейка памяти регистра сдвига
Номер патента: 556499
Опубликовано: 30.04.1977
Авторы: Авдонин, Дашко, Молочаев
МПК: G11C 19/00
Метки: памяти, регистра, сдвига, ячейка
...триггера 1 изменяется путем записи в него информации,Сигнал управления записью подается насинхронизирующий вход триггера 1, а формируется элементом ЗАПРЕТ 5. После переключения триггера 1 его состояние соответствует входной информации и на выходе элемента РАВНОЗНАЧНОСТЬ 2 возникает сигнал тождественности, который через элемент ИЛИ 4 воздействует на элемент ЗАПРЕТ 5, который в свою очередь снимает сигнал управления записью с синхронизирующего входа триггера 1. Элемент РАВНОЗНАЧНОСТЬ 2, элемент ИЛИ 4, элемент ЗАПРЕТ 5 и триггер 1 образуют замкнутый контур, где элемент РАВНОЗНАЧНОСТЬ 2 является датчиком обратной связи по исполнению, триггер 1 - объектом управления, а элемент ЗАПРЕТ 5 служит для управления триггером.Если в момент...
Ячейка памяти для сдвигового регистра
Номер патента: 556500
Опубликовано: 30.04.1977
Автор: Спасибухов
МПК: G11C 19/00
Метки: памяти, регистра, сдвигового, ячейка
...должно быть передано на выходы данной ячейки без изменений, если ее вспомогательный триггер находится в нулевом состоянии, и должно быть принято основным триггером ячейки, если вспомогательный триггер находится в единичном состоянии, а на выходы ячейки в этом случае должно быть передано исходное состояние ее основного триггера.В первом случае входные сигналы ячейки, поступая на входы первого 3 и второго 4 элементов И, проходят и на их выходы, так как на вторые входы этих элементов подан единичный сигнал с нулевого выхода вспомогательного триггера. Далее сигналы с выходов первого 3 и второго 4 элементов И проходят через второй 10 и третий 11 элементы ИЛИ на выходы ячейки. Прохождение входных сигналов на выходы третьего 5 и четвертого б...
Запоминающее устройство
Номер патента: 556501
Опубликовано: 30.04.1977
МПК: G11C 29/00
Метки: запоминающее
...блок-схема предлагаемого устройства.Устройство содержит накопитель 1, адресный блок 2, входной регистр 3, выходной,регистр 4, буферный накопитель 5, блок б кодирования информации, блок 7 коррекции информации и сумматоры 8 (по модулю два).Запись и)нформации происходит следующим образом. Двоичное кодовое слово х= (хь , х), х;=О, 1, 1и длины и, первые й разрядов которого являются информационными, а последние (г=п - й) равны О, помещается во входной регистр 3 через входы 9. Из входного регистра 3 слово х,переписывается в накопитель 1 по заданному адресу 10. После этого осуществляется контрольное считывание слова х из накопителя 1 в выходной регистр 4.Слово х = (Х 1) ) хл хг=О) 1) 1(с(п) поступающее в выходной регистр 4, может...
Оперативное запоминающее устройство с блокировкой неисправных запоминающих элементов
Номер патента: 556502
Опубликовано: 30.04.1977
МПК: G11C 29/00
Метки: блокировкой, запоминающее, запоминающих, неисправных, оперативное, элементов
...8 контроля, определяющим работоспособность каждой группы разрядов, и заносится в разряды информационной части блока 7. Число таких разрядов в блоке 7 равно числу групп разрядов в слове дополнительного накопителя 5. Для того, чтобы заполнение дополнительного накопителя 5 было оптимальным, необходимо, чтобы резервные группы разрядов подключались в работе с основным накопителем по такому закону, который бы позволял использовать все резервные группы разрядов дополнительного накопителя 5, но при этом не требовалось бы периодической перекомпоновки размещенной в блоке 7 информации. Цели оптимального заполнения служат элементы И 9, 14 и 15 и ИЛИ 10, 11 и 13, а также специальная программа, реализуемая блоком управления 6 и счетчиком 12. С этой...
Устройство для выборки информации
Номер патента: 557414
Опубликовано: 05.05.1977
Автор: Скороход
МПК: G11C 8/00
Метки: выборки, информации
...маски и занесение его на ссответствуюиие рептстэы спн. жают быстродействие устройства.Целью изобретения является повышение, быст. родер "пзияЭта цель достигается тем, что в предложенное устройство ьждгн Регистр циклического сдвига, инфсрмацнск.ые входы которого соединены с выходами вхсдпсгс регистра, управляющий вход-с выходом блока сравнения, а выходы - со входами адреснсгс блока.Ез чертеже изображена функциональная схема устройства,Устройство содержит входной регистр 1, ре. гистр циклического сдвига 2,. адресный блок 3, на. копитель 4 и блок сравнения 5.557414 в адресном блоке минимально н соответствуетдлительности операции сдвига регистра. Формула изобретения Устройство для выборки информации, содержащее входной регистр, выходы...
Буферное запоминающее устройство
Номер патента: 557415
Опубликовано: 05.05.1977
МПК: G11C 19/00
Метки: буферное, запоминающее
...импульсов, поступающихна вход "Вычитание" 16, выборка в накопителеблокируется благодаря связи шины Запрос" 9 сзапрещающим входом накопителя 1,Повторная передача информации начинаетсяпосле снятия сигнала "Запрос",Если сигнал "Запрос" поступил после передачивяи трех бков информации и втеклозапрашиваемых блоков равно 5, то, нри поступлении сигнала "Запрос" блокируется адресный входнакопителя 1, разрешается работа анализатора начального состояния 6, и на вход "Вычитание" 16реверсивного счетчика 2 поступают импульсы реверса, При прохождении реверсивного счетчика 2через начальное состояние (после 3 импульсов реверса) на выходе анализатора 6 ноявляетея сигнал,который устанавливает коммутатор 8, например,счетнь 1 й триггер, в состояние, нрн...
Запоминающая матрица
Номер патента: 557416
Опубликовано: 05.05.1977
Автор: Фаткулин
МПК: G11C 11/063
Метки: запоминающая, матрица
...обмотки считыванияи запрета, в таких матрицах можно прошиватьтолько поочередно, например, сначала прошиваютобмотку запрета, затем обмотку считывания. Трука считывания 4 в глолнена из полуобмоток 4 и НА, а обмотка запрета 5 - из полуобмоток 5 и 5, Иолуобмотки 4, 4, 5 и 5 л проложены папаллельно одна другой на всех участках пропив.ки., также параллельно координатным обмоткам . б ,олуобмотки 4,Й 4 соединены встречно и обра,дИэуют обмотку, пронизывающую все сердечникинматрицы. Полуобнотки 5 и 5" соединены соглас.но и образуют обмотку, также пронизывающую все сердечники, Клеммы полуобмоток 4 и 4 яв- Ю ля ются выходными клеммами обмотки считывания и подключены ко входам дифференциального усилителя считывания (на чертеже не показан), Клем.мы...
Элемент памяти
Номер патента: 557417
Опубликовано: 05.05.1977
Авторы: Завадский, Завалин, Иващенко, Максимов, Потыкевич
МПК: G11C 11/22
...тем, что элементпамяти, содержащий последовательно распоножен.ные электрод поляризации и пластину из сегнето.электрического материала, и слой полуроводиикас нанесенным на него электродом управления, под.ключенньтм ко входу элемента, содержит слойметалла, расположенный между слоем полупроводника н пластиной нз сегнетозлектрнческого материала,На чертеже изображен элемент памяти, содержащий пластнну 1 из сегнетоэлектрического мам.риала, На одной стороне пластины 1 расположенэлектрод поляризации 2. На ррутой стороне расположен слой полупроводника 3, отделенный от плас.тины 1 слоем металла 4, Слой полупроводника 3снабжен электродом управления 5, подключаемымко входу элемента,Запись инф однкием к электрода ка на557417 Составитель 1 О....
Постоянное запоминающее устройство
Номер патента: 557418
Опубликовано: 05.05.1977
Автор: Кац
МПК: G11C 17/02
Метки: запоминающее, постоянное
...блок-схПЗУ содержит трансформаторы5574" маторам 1 соот.гис тра, м ПЗУ можно торых в полто ров, что позво- ПЗУ. ния ее устроиство, содер. шитые информационмн обмотками, под. считывания, формирон выходной регистр,к формационными проводами 2 и выходными обмот. ками 3, подключенными к усилителям считы. валия 4, формирователь строба считывания 5 и до полнительный формирователь строба считывания б, соединенные с, управляющими входами клю. чей 7 - 9, установленных между усилителями считы. вання и ячейками О и 1 выходного регистра 2.Прн опросе информационного провода 2 напряжения с вторичных обмоток 3 трансформаторовпоступают на усилители считывания 4, формирователь 5 дает строб после начала импульса опроса, формирователь 6 - строб после...
Запоминающее устройство с автономным контролем
Номер патента: 557419
Опубликовано: 05.05.1977
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...И 4подключены к счетным выходам регистра числа 5Устройство работает следующим образом, 3Адрес, по которому необходимо произвести зались числа, поступает по кодовым шинам адреса 9 на регистр адреса 1, Адресный коммутатор 2 выбижет ячейку накопителя 3, в которую необходимо записать число, В первой части цикла записи производится считыватве числа и конролноо кода иэ выбранчой ячейки с фиксацией кодов в регистре 5. После этого блок управления б вырабатывает управляющий элементами И 4 сигнал, по которому код адреса через элементы И 4 поступает на счетные входы триггеров регистра числа 5, где производится поразрядное сложение кода адреса и кода числа, Поскольку с итанное число представляет собой по разрядную сумму кода адреса и кода числа, то...