G11C — Запоминающие устройства статического типа
Устройство поиска и контроля адреса страницы для доменной памяти
Номер патента: 1095242
Опубликовано: 30.05.1984
Авторы: Иванов, Косов, Савельев
МПК: G11C 29/00
Метки: адреса, доменной, памяти, поиска, страницы
...соответствующей метки времени, его третий вход - к шине управляющих сигналов 6, с которой поступает из контроллера потенциал разрешения добавления 1 в счетчик 3, его четвертый выход - к шине управляющих сигналов 6, с которой поступает из контроллера сигнал неравенства содержимого адресного регистра 1 содержимому счетчика 3, разрешающий прибавить 1 к содержимому счетчика 3 страниц.Выход пятого элемента И 12 подключен к первому входу второго элемента ИЛИ 16, второй вход которого соединен с выходом шестого элемента И 13. Первый вход шестого элемента И 13 соединен с шиной управляющих сигналов 6, с которой поступает из контроллера импульс соответствующий метки времени, а второй его вход соединен с шиной управляющих сигналов 6; с которой...
Ячейка памяти
Номер патента: 1095243
Опубликовано: 30.05.1984
МПК: G11C 19/14
...9 и третьем 10 резисторах, вторые выводы которых соединены с шиной питания. Вход второго инвертора 3 подключен к точке соединения начала первичной обмотки трансформатора 4 и второго резистора 9, а выход через второй шунтирующий элемент б соединен с шиной питания и непосредственно соединен со вторым выводом первого резистора 8 и началом вторичной обмотки трансформатора 4. Второй накопительный элемент выполнен на конденсаторе 7 одна обкладка которого подключена к входу первого инвертора 2, а вторая соединена с общей шиной.Элемент запрета 1 в приведенной электрической схеме выполнен на логическом элементе НЕ с блокировкой, а инверторы 2, 3 - на логических элементах НЕ, которые своими взаимными связями входа с выходом через первичную...
Буферное запоминающее устройство
Номер патента: 1096692
Опубликовано: 07.06.1984
МПК: G11C 19/00
Метки: буферное, запоминающее
...элементов И, второй вход первого элемента И подключен квыходу первого элемента ИЛИ и первомувходу четвертого элемента И, а выход - кпервому входу второго элемента ИЛИ, второй вход которого соединен с выходом пято- ЗО го элемента И, а выход подключен к входампервого триггера и элемента НЕ, выход которого соединен с одним из входов второготриггера, другие выходы которого подключены к выходу четвертого элемента И, второйвход которого и вторые входы элементов2 И - ИЛИ подключены к первому выходу формирователя сигналов, второй вход которогосоединен с первыми входами шестого и седь.мого элементов И и третьи входы элементов 4 О,2 И - ИЛИ подключены к прямому выходу первого триггера, инверсный выход которого соединен с вторыми входами...
Постоянное запоминающее устройство
Номер патента: 1096693
Опубликовано: 07.06.1984
Авторы: Дедикова, Копытов, Солод
МПК: G11C 17/00
Метки: запоминающее, постоянное
...П 1)%Т 1%1 Й 4 Р"РО 1 Управляющий вход второго блока формирова. телей тока (эатвор транзистора 15) и управляющий вход третьего блока формирователей тока (истоки транзисторов 16, 17) подключены к второму тактовому входу устройства.Выходы второго блока формирователей тока соединены с разрядными щинами второй груп пы накопителя (т, вт,щ), а его входы являются адресными входами третьей группы устройства. Входы третьего блока формирователей тока (эатворы транзисторов 16 и 17) соединены с выходами второго дешифратора (т йм- с 1 п ), а его выходы (стоки транзисторов 16, 17) соединены с адресными пжнами накопителя (т. сС) и выходами- четвертого блока формирователей тока (транзисторы Й и 19), Управляющий вход четвертого блока формирователей...
Постоянное запоминающее устройство
Номер патента: 1096694
Опубликовано: 07.06.1984
Автор: Комарова
МПК: G11C 17/00
Метки: запоминающее, постоянное
...в них информа 1цией;Блок формирования логических функцийдвух переменных содержит два элемента. НЕ,входы которых являются входами блока, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и ЭКВИВАЛЕНТНОСТЬ, входы которых соединены с входа.ми и выходами элементов НЕ, по четыре5 двухвходовых элемента И и ИЛИ, причемпервые входы первого и второго элементовИ и ИЛИ соединены с входом первого эле.мента НЕ, а первые входы третьего и четвертого элементов И и ИЛИ - с выходомпервого элемента НЕ, вторые входы первогои третьего элементов И и ИЛИ соединены свходом второго элемента НЕ, а вторые входы второго и четвертого элементов И иИЛИ - с выходом второго элемента НЕ,15 выходы элементов И и ИЛИ являются спервого по восьмой выходами блока соответственно, выходы элементов...
Аналоговое запоминающее устройство
Номер патента: 1096695
Опубликовано: 07.06.1984
Авторы: Равер, Тимкин, Финогенова
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...к хранению и возрастанию помехи сквозного прохождения сигнала со гходг устройства на накопительный элемент в ре. жиме хранения, В результате, точность уст ройства является недостаточно вьсокой.50Цель изобретения - повышение точности аналогового запоминаю цего устройства.Указанная цель достигается тем, что в аналоговое запоминающее устройство, содержащее дифференциальный управляемый каскад, выполненный по каскодной схеме с активной нагрузкой, неинвертирующий. вход которого яв. является входом устройства, выход соединен с входом повторителя напряжения, выход котороо является выходом устроиства исоединен; ицверпруюцгим входом дифференциального управляемого каскада, вход управления которого соединен с вь 1 ходом уп.равляемого генератора...
Аналоговое запоминающее устройство
Номер патента: 1096696
Опубликовано: 07.06.1984
МПК: G11C 27/02
Метки: аналоговое, запоминающее
...функциональная схема устройства.Устройство содержит весовые резисторы 1-8, двоичный счетчик 9, операциокный усилитель 10, элемент 11 обратной связи, компаратор 12,1 В-триггеры 13 и 14, генератор 15 импульсови элемент 16 задержки. Первый Цб -триггер 13, генератор 15 импульсов ипервый счетчик 9 имеют выходы с от окрытым коллектором.Устройство работает следующим образом.В режиме выборки импульс на управляющем входе устройства устанавливает 15первый 85-триггер 13 в состояние, разрешающее прохождение импульсов с выхода генератора 15 на вход двоичногосчетчика 9. Одновременно второйтриггер устанавливается в "0" состо Оякие, что вызывает сброс двоичного счетчика 9 в "0" состояние и с некоторой задержкой, определяемой элементом 16, запуск...
Запоминающее устройство с автономным контролем
Номер патента: 1096697
Опубликовано: 07.06.1984
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...устройство с автономным конт- ко. ролем, содержащее накопитель, входы первойгруппы которого являются адресными входа- длми устройства, входы второй группы соедине-анны с входами первого блока формирования расигналов четности и входами первого блока коформирования контрольных сигналов по не мочетному модулю и являются числовыми вхо. надами устройства, выходы первого блока фор- мнмнровання сигналов четности соединены с вхоЭ 1096 постоянного запоминающего устройства (ПЗУ), а на фиг, 7 дана таблица декодирования дешифратора для модуля 7. Запоминающее устройство с автономным контролем, содержит накопитель 1, состоящий из блоков 2 памяти, входы первой группы 3 накопителя 1 соединены с входами шифратора 4 и являются адресными входами...
Ориентатор для ферритовых сердечников
Номер патента: 1097662
Опубликовано: 15.06.1984
Авторы: Думчюс, Рагульскис, Федаравичюс
МПК: G11C 5/12
Метки: ориентатор, сердечников, ферритовых
...с крышкой, 40 в которой выполнено отверстие, и трафарет, содержит вогнутую подложку из светопроводящего материала, расположенную внутри бункера, одним кон" цом жестко закрепленную на основании бункера, другим - на одной иэ его боковых граней, а сверху вогнутой подложки размещен трафарет для ори ентации ферритовых сердечников.На фиг, 1 представлен ориентатор 50 общий вид; на Фиг. 2 - разрез А-А на фиг.1.Ориентатор содержит бункер с крыш" кой 2, в которой выполнено отверстие 3 для подачи ферритовых сердечников 4, вогнутую подложку 5 из светопроводящего материала, основание бункера 6 и трафарет 7 с отверстиями 8.. Предлагаемый ориентатор работает следующим образом.Через отверстие 3 в крышке 2 бункера 1 засыпают Ферритовые сердечники 4....
Ориентатор для ферритовых сердечников
Номер патента: 1098033
Опубликовано: 15.06.1984
Авторы: Алексеенко, Вайткявичюс, Зигмантавичюс, Рагульскис, Федаравичюс
МПК: G11C 5/12
Метки: ориентатор, сердечников, ферритовых
...ориентируются только в одном направлении, т,е, ориентатор может применяться только в ограниченных случаях.Наиболее близким техническим решением к изобретению является ориентатор для ферритовых сердечников,содержащий магнитную головку имагнитопровод расположенный сверхумагнитной головки, образуя при этомвоздушный зазор. Ориентатор расположен под проводами с нанизанными наних ферритовыми сердечниками под уго,лом 45 . В зазоре, образованном магнитной головкой и магнитопроводом, 30производится ориентировка ферритовыхсердечников, нанизанных на провод 2 1.Недостатком известного ориентатора является то, что с его помощьювозможна лишь односторонняя ориента. - З 5ция ферритовых сердечников.Цель изобретения - расширение области применения...
Многоканальное устройство для выборки и запоминания информации
Номер патента: 1098034
Опубликовано: 15.06.1984
МПК: G11C 11/00
Метки: выборки, запоминания, информации, многоканальное
...входы которых подключены к выходам соответствующих генераторов стробирующих импульсов, а выходы - к входам ячеек памяти, введены генератор управляющих импульсов и дифферен-, цирующие элементы по числу каналов устройства, причем выходы дифференцирующих элементов подключены к входам соответствующих генераторов стробирующих импульсов, вход дифференцирующего элемента первого канала соединен с выходом генератора управляющих импульсов, а вход каждого последующего дифференцирующего элемента подключен к выходу генератора стробирующих импульсов предыдущего канала.На чертеже приведена структурная схема многоканального устройства для выборки и запоминания информации, включенная как составная часть в схему анализатора импульсных...
Запоминающее устройство (его варианты)
Номер патента: 1098035
Опубликовано: 15.06.1984
Авторы: Косоусов, Максимов, Петричкович
МПК: G11C 11/40
Метки: варианты, его, запоминающее
...и исток второго установочных транзисторов соединенсы с шиной считывания, зат- воры первого установочного транзистора и первых зарядных транзисторов каж098035 4торах 6, истоки которых полк:гючеил ьшине 1 питания, стоки - к соотвегствующим шинам 5 (фиг.1), а транзисторы 3 выполнены Р -канагьными, либо на и -канальных транзисторах 6,5истоки которых подключены к шине 17,при этом транзисторы 3 выполнень 1г 1 -канальными.Предложенное устройство работаетследующим образом.Когда накопитель 2 организован нар -канальных транзисторах 6, на ихзатворы поданы соответствующие управляющие сигналы с дешифратора 11.В режиме хранения на шинах 15 и 14установлены логические уровни "0"и "1" соответственно, выходы дешифратора 11 установлены в единичное...
Устройство для защиты памяти
Номер патента: 1098036
Опубликовано: 15.06.1984
Авторы: Дмитриев, Корбашов, Сборовский, Семин, Сиротин
МПК: G11C 29/00
...соединена с вторь 1 ми группамиинформационных входов первого и второго сумматоров,Кроме того, блок преобразованияадреса содержит регистр и группуэлементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первыевходы которых соединены с группойинформационных входов блока, вторыевходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы соединены через регистр с группойуправляющих входов блока, выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ образуют группу выкодов блока.В результате преобразования адресов несмежных и непересекающихсяти поступает через группу входов 9 устройства в блок преобразования адреса 1 напервые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 13. Преобразованный в соответствии с алгоритмом преобразования и ключом преобразования адрес обращения с выхода блока преобразования адреса 1...
Запоминающее устройство с регенерацией информации
Номер патента: 1098037
Опубликовано: 15.06.1984
Авторы: Бородавка, Евсикова, Клюев, Микитченко, Раллев, Ткач
МПК: G11C 29/00
Метки: запоминающее, информации, регенерацией
...2 и элементов И. Кроме того, в этом устройстве увеличена нагрузка на информационные выходы накопителя, так как к ним подключены входы блока анализа и входы группы пороговых элементов, что ухудшает эксплуатационные характеристики устройства.Целью изобретения является упрощение устройства.Поставленная цель достигается тем, что в запоминающее устройство с регенерацией информации, содержащее накопитель, блок формирования сигнала регенерации, блок управления, подключенный к накопителю и блоку формирования сигнала регенерации, блок пороговых элементов, входы которого подключены к выходам накопителя, введен блок элементов И, входы которого подключены к выходам блока пороговых элементов, а выходы блока элементов И соединены с входами блока...
Запоминающее устройство с самоконтролем
Номер патента: 1100638
Опубликовано: 30.06.1984
Автор: Барашенков
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...проверок,в-третьих, хотя бы один ненулевой гектор, не равный вектору общей про- З 0 верки.В первых двух случаях "базисные"разряды частник проверок содержат "О"в последнем случае - 1 .И ИКод адреса одной иэ двух ошибок 35определяется проверками, содержащими Н 1 ф в базисном разряде. Кодадреса второй ошибки находится как результат сложения векторов первойошибки,и вектора общей проверки. В .40соответствии с рассмотренными эначефниями частичные суммы образуют тримножества.В случае тройной ошибки (измене-ние четности информации в трех адресах при считывании из накопителя 1)значения частичных проверок могутобразовывать Б, 8 , Яфво-первьи, нулевой вектор - дляпроверок, в которые не включены ад 50реса ошибок, т,е. эти адреса содержат "О"...
Устройство для исправления ошибок в блоках памяти
Номер патента: 1100639
Опубликовано: 30.06.1984
Авторы: Борисов, Горемыкин, Никулин, Рублев
МПК: G11C 29/00
Метки: блоках, исправления, ошибок, памяти
...шестого и восьмого элементов ИЛИ,а седьмой выход дешифратора кода управления - с третьим входом первого 45элемента ИЛИ и вторым входом элемента ИЛИ-НЕ, выходы элементов ИЛИ,ИЛИ-НЕ, НЕ и выходы с первого по третий дешифратора кода управления являются выходами блока. 50На фиг; 1 представлена функциональная схема предложенного устройства; на фиг. 2 и фиг. 3 - соответственно функциональные схемы наиболее55 предпочтительных вариантов выполнения преобразователя кода ошибки и блока местного управления; на фиг.4 и фиг. 5 - примеры матрицы предложенного модифицированного кода Хемминга,применяемого для работы устройства;на фиг, 6 - схема объединения двухустройств.Устройство (фиг. 1) содержит блок1 ввода и вывода информации, регистр2, первый...
Запоминающее устройство с автономным контролем
Номер патента: 1100640
Опубликовано: 30.06.1984
Авторы: Жучков, Косов, Кугутов, Росницкий, Степанян, Чумакова
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...И, а второй выход - к первым входам четвертого и пятого элементов И, вторые входы 10 которых соединены с первым выходом блока задержки, второй выход которого подключен к певым входам первого и второго элементов И, вторые входы которых соединены соответственно 15 с другими входами адресного .блока и с выходом первого триггера, выход шестого элемента И подключен к первому входу первого элемента ИЛИ, второй вход которого соединен с выходом 20 третьего элемента И и первым входом второго элемента ИЛИ, второй вход которого пОдключен к первому входу первого триггера, а выход - к первому входу пятого триггера, второй 25 вход третьего триггера соединен с выходом пятого элемента И, а выход - с первыми входами третьего элемента ИЛИ и седьмого...
Способ записи и считывания информации в накопителе на цилиндрических магнитных доменах
Номер патента: 1101888
Опубликовано: 07.07.1984
Авторы: Липанов, Ломов, Статейнов
МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...
Метки: доменах, записи, информации, магнитных, накопителе, считывания, цилиндрических
...2 .Недостатком известного способа является то, что запись и считывание информации осуществляются только до нижней температуры -20 С путем изменения параметров импульсов в соответствии с изменениями температуры окружающей среды, при этом область устойчивой работы накопителя значительно сужена в диапазоне температур от -20 до 0 С из-за физических принципов построения доменного накопителя, что приводит к снижению надежности устройства, реализующего способ,Цель изобретения - повышение надежности записи и считывания информации в накопителе на ЦМД в диапазоне температур окружающей среды.Поставленная цель достигается тем, что согласно способу записи и считывания информации в накопителе на ЦМД, основанному на воздействии на ЦМД вра 1...
Буферное запоминающее устройство
Номер патента: 1101889
Опубликовано: 07.07.1984
Автор: Лупиков
МПК: G11C 19/00
Метки: буферное, запоминающее
...элечецИ, усгяцовочные входь счетчиков ц триггера объединены и являются пятым управляющим входом устройства, введены пегистр, второй сумматор, второй элемент НЕ и вторая группа элементов И-ИЛИ, пер- Ш,Е ВХОДЫ КО:ОРЫХ СОЕДИЦСЦЫ С ВЫХОДОМ второго эехецт НЕ, вход которого подключен к выходу элемента И и вторым вхо лям элементов Й-ИЛИ, второй группы, тре 5 и Входы которых соединены с выходами вгорого сумматора информационными вход 1 ми р. истра, выхо ы которого подклю:СП 1, к одним из входов второго сумматора,руи чи входа ми первогО сммятора, Вход :ци ритря соединен с выходом перецлцец 5 Второго счет Ика, дру ие входы ВХ О 0 М)2 ТОР 2 5 ВЛ 51 ЮТСЯ П 1 ЕСТЫМ Ъ ил 5 ои Входом устройств, вход управ.ця реги т-,одключен к гятом) хг:ргв- ,5 кц...
Оперативное запоминающее устройство
Номер патента: 1101890
Опубликовано: 07.07.1984
Авторы: Игнатьев, Калмыкова, Кочкин, Криворуцкий, Левшин, Тюрин
МПК: G11C 11/00
Метки: запоминающее, оперативное
...13 с Входом Ее.шифратора 2 адреса, а вход с перым пыходо (рормирователя 6 огнрного 33 епр 53 жс 31 Ря, вход ко- тОРОГО поди,юГе) к цис 7 3 Нт 231 ПЯ фГ)Р)11)- рователей 8 разрядных токов, регулятор 8 нзпря)кс 3 Ия порога сряба Гывяция, первый УПРЯВ;15 ЮГЕПЙ ВХОД КОТОП 03 О СОЕ:ЕИН(.Н С 331 И- ной / пит 213 ия, Второй мг 3) яв,35310 Пий Вход с ВтОРым Входо) фОРмиРОет(.,1 Я 6 ОПОРного цапряжсния, я его вьход - с д 3 мг 33 мР (пор 010 выхГР) е)хода)и )3 сиг 3:т(.;сй 4 счиывания.Регулятор 8 содержи", (фиг. 2) транзистор 9. эмитср оторого сосд 3.псц с (дним из выводов резсторя 1, 513 го вывод ко- ОРОГО ЯБЛ 51 СТСЯ Ц)РБЫМ УПРЕВЛ 51 ОЕЦ 1 Х ВХ(0- дом регулятора (, база трзцзисгоря 9 сос дицсна с одним из выводов тсрморегл 3(рующего...
Запоминающее устройство
Номер патента: 1101891
Опубликовано: 07.07.1984
МПК: G11C 11/00
Метки: запоминающее
...сигналов временных меток и второй выход формирователя синхросигналов являются соответственно выходом временных меток и выходом синхросигналов устройства, введены второй накопитель, блок сравнения и второй коммутатор, первый вход которого соединен с выходом аналого-цифрового преобразователя и входом второго накопителя, вход синхронизации которого под. ключен к первому выходу формирователя синхросигналов, а выход - к второму входу второго коммутатора, управляющий вход которого соединен с выходом блока контроля записи и вторым входом счетчика адресов, а выход - с информационным входом первого накопителя, входы блока сравнения подключены соответственно к выходу счетчика адресов и к выходу счетчика временных сигналов, а выход соединен...
Способ записи изображения на пластический носитель
Номер патента: 1101893
Опубликовано: 07.07.1984
Авторы: Козик, Спектор, Спиридонов, Трухин, Фельдбуш
МПК: G02F 1/01, G11C 11/42
Метки: записи, изображения, носитель, пластический
...зарядового рел 1 ефа, соответственно распределеникзяркости в изображении на поверхности фотополупроводникового слоя, и преобразованиеего в геометрический рельеф пластическогоносителя. Перенос зарядового рельефа натермопластик осуществляют за счет кратковременного контакта фотополупроводникового элемента и термопластика. Для записипоследующего кадра термопластическийноситель перемещают относительно фотополупроводникового элемента в новое положение 121. Недостатком указанного устройства яв 40 ляется необходимость термообработки носителя для получения геометрического рельефа и низкая скорость покадровой записи. Кроме того, изотропность свойств аморфного фотополупроводникового элемента не позволяет получить в процессе регистрации...
Динамическое запоминающее устройство с зонами свободной памяти
Номер патента: 1101894
Опубликовано: 07.07.1984
МПК: G11C 21/00
Метки: динамическое, запоминающее, зонами, памяти, свободной
...вторым входом триггера регенерации, входы первой группы первого коммутатора являются адресными входами устройства, генератор импульсов, выход которого соединен с вторым Входом триггера регенерации, содержит преобразователь кода и ВтороЙ коммутатор, Входы которо 0 являк)тся дополнительными управляющими входами устройства, а выход.1 соединены с входами первой группы преобразователя кола и управляюцими входами генератора импульсов, выходы счетчика адресов соединены с входами второй группы преобразователя кола, информационные выходы котороо соелпцсцы с Входами второй группы первого комму гатора, а уцравляюций выход соединен с установочным входом счетчика адресов.На чертеже представлена с)лок-схема динамического зацомицакнцео устройсгва с...
Запоминающее устройство
Номер патента: 1101895
Опубликовано: 07.07.1984
Авторы: Гудым, Майструк, Онащенко, Сердюкова
МПК: G11C 21/00
Метки: запоминающее
...и селектора 11 импульсов записи, выход которого подклочен к входу ключа 12. Кроме того, устройство включает в себя последовательно соединенные дополнительный детектор 13, блок 14 сравнения и дополнительный усилигель 15, причем блок 14 сравнения соединен с источником 16 опорного напряжения. Входной сигнал поступает по входу 17, запуск циркуляции тактового импульса - по входу 18, а вывод информации - через выход 19.Устройство работает следующим образом.На формирователь 1 тактовых импульсов, работающий в ждущем режиме, подается внешний одиночный запускающий импульс по входу 18, после чего вырабатывается тактовый импульс с заданными параметрами, который поступает с выхода формирователя 1 тактовых импульсов в кольцо циркуляции, причем...
Постоянное запоминающее устройство
Номер патента: 1101896
Опубликовано: 07.07.1984
Автор: Малютин
МПК: G11C 29/00
Метки: запоминающее, постоянное
...дешифратор выоора с)роки, зыходы которого сослинсцы с входами диодного матричного накопителя, а входы являотея входами устроистВа, элсмсРГ Сложсни 51 ПО ходуг 10 двя и ограцичигельнлые элементы, через которые ка)кдый выход лиодцого матричного цякопигсля соединен с Пипой питания, в каждый разряд накопителя введены два ог- Рс 1 НИЧИТЕГЬсГЫХ ЭГЕМ(.НТЯ На ДИОДНВХЕвс 3 цягрузочцьх элемента и элемент ИСКЛЮЧА 10 ШЕЕ ИЛИ и в каждый информационный разряд - элемент ЭКВИВАЛЕНТНОСТЬ и элемент И, причем в каждом разряде парафазн ые выходы накопителя соединены с анодами диодов, катоды которых через нагрузочные элементы соединены с шиной нулевого потенциала, в каждом информационном разряде входы элемента ЭКВИВАЛЕНТНОСТЕ) соединены с катодами диодов, а...
Постоянное запоминающее устройство
Номер патента: 1101897
Опубликовано: 07.07.1984
МПК: G11C 29/00
Метки: запоминающее, постоянное
...со следующими принципами.Перед записью анализируются значениявсех х записываемых слов и в каждо;1 изцих выделяется 1 х сосе,цИх разделов, значения которых будут определять а.1 рес последующей записи данного слова в накопитель. 11 ри этом значение К определяется изсооношения /С =- ,1 Од/Х , гдеОд 1.хближа йшее оолыпсе Еелос число. В ыбрацнаягруппа из К разрядов может размецсатьсяца любых позициях в записываемом словепо кольну. Естественно, что для различных 2слов значения выделенных К разрядов не должны совпадать и должны образовывать множество всех возможных значений адресов ячеек накопителя. Таким образом, при считывании разряды адреса будут одновременно являться информационными разрядами считываемого слова. При считывании необходимо...
Запоминающее устройство с обнаружением ошибок
Номер патента: 1101898
Опубликовано: 07.07.1984
Авторы: Ваврук, Елагин, Тимофеенко, Филимонов
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
...входы которого соединены соответственно с выходами регистра слова и с выходами адресного регистра, а выходы - с входами выходного регистра, выходы которого подключены к первым входам элементов ИЛИ первой группы, выходы которых соединены с входами первого сумматора по модулю два, причем вторые входы элементов ИЛИ первой группы и входы регистра слова объединены и являются информационными входами устройства, одними из выходов которого являются выходы первого счетчика, введены дополнительный накоптель и второй счетчик, счетный вход которого подксиочен к выходу второго сумматора по модулю два, входы которого соединены с выходами элементов ИЛИ второй группы, первые входы которых подключены к выходам регистра адреса, причем информационные...
Устройство для загрузки данных
Номер патента: 1103236
Опубликовано: 15.07.1984
МПК: G06F 9/46, G11C 11/4063
...с соответствующими выходами группы выходовустройства.На чертеже показана структурнаясхема устройства для загрузкиданных.Устройство содержит регистрсдвига, группу регистров 2 номера операнда, группу входных регистров 3,группу схем сравнения 4, группублоков 5 элементов И, группу блоковб элементов И, группу выходных регистров 7, тактовый вход 8 устройства, группу входов 9 устройства, груп-,пу выходов 10 устройства,Принцип работы устройства основанна последовательной выборке операндов, находящихся в регистрах 3 всоответствии с их порядковым номе -ром, и заключается в том, что производится поочередное сравнение поряд -ковых номеров, записанных в регистрах Зс признаковыми частями всехоперандов, и выбранные операндыпоследовательно...
Устройство для разбраковки микросхем
Номер патента: 1103288
Опубликовано: 15.07.1984
МПК: G11C 17/00, G11C 7/00
Метки: микросхем, разбраковки
...с входами второй группы блока формирователей четности, установочный вход второго регистра соединен с вторым выходом блока управления, вход начальной установки второго регистра соединен с входом начальной установки первого регистра и с второй управляющей шиной.На чертеже представлена блок-схема предлагаемого устройства.Устройство содержит адресный счетчик 1, первый блок 2 контактов, второй блок 3 контактов, блок 4 управления, блок 5 элементов И, элемент ИЛИ 6, первая 7, вторая 8, третья 9 шины управления, блок 10 формирователей четности, первый регистр 1 1, второй регистр 12.Блок 4 управления содержит первый 13, вгорой 14, третий 15, четвертый 16 элементы И, первый 17 и второй 18 триггеры и элемент ИЛИ 19,Устройство работает следующим...
Пространственно-временной модулятор света
Номер патента: 1103289
Опубликовано: 15.07.1984
Авторы: Котляр, Нежевенко, Спектор, Фельдбуш
МПК: G02F 1/03, G11C 11/42
Метки: модулятор, пространственно-временной, света
...из однокодовых волокон эллиптического сечения, размещенный между диэлектрическим зеркалом и вторымпрозрачным электродом.На чертеже представлена схема предлагаемого устройства. 55Устройство соде элект.роды 1,2,3 и 4,м е фоточувствительные ричес 2 У,где 1 - интенсивность считывающего светового потока;Ул/ - полуволновое напряжение монокристаллических слоев.Наличие диэлектрического зеркала 9, отражающего световой поток записи, позволяет избежать взаимного паразитного влияния записываемых изображений.Световолоконный жгут 10, размещенный между одним из прозрачных электродов 2 или 3 и диэлектрическим зеркалом 9, передает световое поле считывающего пучка с вщхода одного монокристалла на вход другого и дает возможность осуществить...