G11C — Запоминающие устройства статического типа
Графическое запоминающее устройство
Номер патента: 1667154
Опубликовано: 30.07.1991
Авторы: Гайдучок, Матчак, Шумский
МПК: G11C 11/00
Метки: графическое, запоминающее
...оаэрешит передачусигналов с первого входа элементов на их выходы, Сигналами с Выходов элементов И группы 3 управляются Одновибраторы первой 4 л Второй 5 групп. Запуск одновибраТОРОВ ПРОИЭВОДИТСЯ ВЫСОКИМ ЛОГИЧ 8 СКИМ потенциалом, Формируемые одновибраторами 4 сигналы поступакгт на входы выборки блоков 7 памяти Во время цикла записи или считывания лнформации,После поступления очереднь,х адреса и данных для записи В запоминающее устрой- стВО необхОДимо ОпреД 8 лить, нахОДитсЯ ли В цикле записи блок 7 памяти,В который произошло обращение, и сформироватьсигнал готовности устройства. Состояние блоков 7 памятл опредег,яется сигналами с выходов группы 5 Одновиораторов, которы 8 поступают на информационные входы мультиплексора б, к управлгнощим...
Ассоциативное оперативное запоминающее устройство
Номер патента: 1667155
Опубликовано: 30.07.1991
Авторы: Корнейчук, Марковский, Маслянчук, Сиала
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, оперативное
...регистра 24, все разряды которого, кроме и-го обнулены. Формируемым в этом случае модифицированным кодом опроса производится опрос соответствующей ячейки блока 12 памяти младших разрядов. Если в этой ячейке записана единица, то процесс стирания на этом завершается, а если нуль, то сигналами с выходов 46 и 39 блока 14 управления производится сдвиг влево соответственно регистра 28 маски младших разрядов и индексного регистра 24 с заполнением нулями освободившихся разрядов, По адресу, определяемому кодом ссылки и модифицированным кодом опроса в блоке 12 памяти записывается нуль, затем по способу, описанному выше инвертируется (и)-ый разряд регистра 3 числа и процесс исключения продолжается по способу, описанному выше, Если в процессе...
Запоминающее устройство с исправлением ошибок
Номер патента: 1667156
Опубликовано: 30.07.1991
Авторы: Алексеев, Жучков, Ковалев, Лашкова, Росницкий, Савельев, Торотенков
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...построчного кон) роля поступают для анэли.а В блок аб аружения ошибок 11 (фиг,2).В случае, если В сумме будут с одер)каться одни О и при отсутствии ошибок построчного контроля, не Вырабатывается сигнал корректируемай 14 или неисправимой )шибки 15 Опрос ашгбки фогмируется счетчикам 19 в режиме счгтывэнния В конце прохОждения массива гнфармэции и падэется В блок Обнаружения ащфок 11. При отсутствии ошибок или в .;учае сигнала неиспрэвимсгй ошибки повто,)ое считывание С КООРЕкЦИЕИ ИгфаамаЬ 1 И Не ПРОИ,)ВОЦИТ- ся, Неиспрэв 4 мэя а 1 и 1 О;э бываег Двух Видав; 8 сли кОличестВО едииц В сумме мэссиВВ2 если Отсут"ТВ 1 ют ециницы в сумме и имеется ошибка Осгрочного контроля состояние "1" трипера 261, Два Вида неисправности ОбьеДинягатся В...
Устройство для контроля и коррекции адресных сигналов памяти последовательного действия
Номер патента: 1667157
Опубликовано: 30.07.1991
Авторы: Антокольский, Антонов, Кутырева, Юматов
МПК: G11C 29/00
Метки: адресных, действия, коррекции, памяти, последовательного, сигналов
...генератора 9 сформируется импульс счета, и состояние счетчиков 1 и 2 увеличится на 1, после чего повторится цикл чтения и анализа состояния следующей ячейки, При анализе состояния ячейки, запись в которую не производилась, блок 8, обнаружив код начальной установки, выдаст сигнал переключения триггера 5, После этого сигнал управления генератором 9 снимается. Адресные счетчики 1 и 2 останутся в состоянии, соответствующем адресу первой обнаруженной свободной ячейки (свободной ячейки с младшим адресом), и устройство готово к записи в блок памяти 20 информации.При записи информации блок 17 управления выдает данные, которые поступают на вход блока памяти 20. Одновременноформируется импульс "Запись", который через элемент ИЛИ 18 поступает в...
Запоминающее устройство с автономным контролем
Номер патента: 1667158
Опубликовано: 30.07.1991
Автор: Скалабан
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...запись информации, присутствующей на информационных входах контролируемого накопителя 10 в текущую ячейку памяти.Последовательность операций, описанную в предыдущем абзаце, назовем шагом5 10 15 20 25 30 35 40 45 50 55 первого этапа. Далее выполняется определенное число шагов первого этапа. С увеличением числа шагов первого этапа увеличивается достоверность контроля, На первом этапе контроля на элементах памяти блока памяти 1 моделируется генератор псевдослучайной последовательности, описанной полиномом Х"+Х+1.С выходов блока 2 управления на управляющие входы блока памяти 1 поступает сигнал, который переводит контролируемый накопитель в режим чтения. С первого выхода блока памяти 1 на синхровходы триггеров 4 поступает синхраимпульс,...
Устройство для контроля памяти
Номер патента: 1667159
Опубликовано: 30.07.1991
Автор: Шевченко
МПК: G11C 29/00
Метки: памяти
...такой уровень, который разрешает прохождение через соответствующий элемент ИЛИ 5 группы сигналов того же разряда другого регистра, работающего в счетном режиме.Проверка памяти начинается с исходного нулевого адреса, передаваемого коммутатором в регистр 2. На выходе элементов ИЛИ 5 группы установлен адрес нулевого столбца и первой строки. По сигналам из блоков управления 7 и формирования тестов 8 запускаются триггер 9 и блок формирования,импульсов записи-чтения 10, и по двум адресам, определемым регистром 2, состоянием выходов элементов ИЛИ 5 группы и триггером 9, выполняется обращение, соответствующее данному тесту, Далее добавляется единица в регистр ", увеличивая адрес строки, и аналогичное обращение производится по новой паре...
Постоянное запоминающее устройство
Номер патента: 1668996
Опубликовано: 07.08.1991
Авторы: Наджар, Накалюжный, Тарасенко
МПК: G11C 17/00
Метки: запоминающее, постоянное
...шаг Ь Удискретизации . У будет больше ЬХ . Еслиже а1, то ЬУЛХ5 Программирование матрицы 3 для реализации прямой функции У=0,4 Х поясняется табл, 1, где указано соответствие междувходами и выходами матрицы (длина входных и выходных слов п=4),10 Программирование матрицы 3 для реализации прямой функции У=092 Х и обратной функции Х=апт 092 У=2 поясняетсятабл, 2, где операнды Х и У представленыдвоичными словами длиной в 5 разрядов.15 Если считать, что с помощью матрицы 3функций 1092 Х воспроизводится с постоянным шагом дискретизации аргумента ЬХ(равным 1), то обратная функция будетиметь переменный шаг дискретизации ар 20 гумента ЛУ . Этот шаг зависит от величиныоперандов АУ=0,5 если 1 У 2;ЬУ=0,25 если 2 У 3;АУ=0,125 если 3 У 4.В общем...
Дешифратор адреса
Номер патента: 1672526
Опубликовано: 23.08.1991
Авторы: Землянухин, Халявко
МПК: G11C 8/10
Метки: адреса, дешифратор
...к выходам 11 на бзэзх ключевых транзисторов 4 и катодах диодов 6 устанавливаются соответствующие уровни потенциалов логическ х сигналов, Это приводит к тому, что найдется одна из ячеек 1, в которой все ключевые транзисторы 4 будут заперты низким потенциалом на базах этих транзисторов 4 и все диоды 6 будут заперты высоким потенциалом нз катодах этих диодов 6. Например, при кодовой комбинации 000.00 будут заперты ключевые транзисторы 4 во всех ячейках 1. Соответственно токи источников тока через опорные транзисторы 2 замкнутся в шину 9 питания. Это приводит к тому, что при этом открыты все диоды 6 в ячейках 1, начинал со второй, через них ток входных источников сигнала буде потекать в выходные узлы, обеспечивая падение потенциалов нз...
Буферное запоминающее устройство
Номер патента: 1672527
Опубликовано: 23.08.1991
Авторы: Зинин, Маслеников, Чибисов, Юдин
МПК: G11C 19/00
Метки: буферное, запоминающее
...с приходом сигнала Мг на входах 17 устройства нет упомянутого выше фиксированного кода, то на выходе дешифратора 15 формируется сигнал низкого уровня. Поступая на первый вход элемента И 14, он запрещает прохождение сигнала Мг на вход регистра 9. По переднему фронту сигнала Мг триггер 13 по С-входу установится в состояние "0", Возникающий на инверсном выходе триггера перепад сигнала иэ "0" в ")" поступает на вход синхронизации запи.с.и счетчика 7 адреса записи. В счетчик 7 иэ регис)рз В перепись 1 нается начальный ад 1672 2750 55 рес записи обойной группы Запись последующей информации начинается с этого адреса, Этот же перепад сигнала с инверсного выхода триггера 13 поступает на вход формирователя 11 импульсов. На ео прямом выходе...
Элемент памяти
Номер патента: 1672528
Опубликовано: 23.08.1991
Автор: Варламов
МПК: G11C 19/14
...включенном питании происходит запись информации в трансформатор 8 на ферритовую пластину. В этом режиме, если в триггер записан "0", эмиттерный ток открытого транзистора 3 замыкается на землю через шину 7. Этот ток, протекая по проводнику, который соединяет первый эмиттер открытого транзистора 3 с шиной 7, создает вокруг этого проводника электрическое поле, напряженность которого должна быть равна или превышать напряженность поля насыщения ферритовой пластинки трансформатора 8 и намагничивать ее до насыщенного состояния. Если в триггере информация после записи изменится, то откроется транзистор 4 и за счет того, что проводники, соединяющие первые эмиттеры и шину 7, подключены встречно, ток транзистора 4, протекая через вторичную...
Устройство для регенерации динамической памяти со свободными зонами
Номер патента: 1672529
Опубликовано: 23.08.1991
Авторы: Боженко, Гордиенко, Мешков
МПК: G11C 21/00
Метки: динамической, зонами, памяти, регенерации, свободными
...зон уст ройство переводится в режим регенерации сигналом на входе 11 устройства (см. Фиг, 3, й по которому триггер 4 устанавливаетгя в состояние 1 (см.фг,3,и), Вследсгвие этого симаютсч сигналы ус 1 эовк с триггера 19 и сброса - со счетчика 18, дешифратор 21 начинает выдавать управляющие синхроимпульсы, коммутатор 22 и элемент 17 разрешают их прохождение на выход блока 5, а коммутатор 23 блокирует инкремент счетчика 1 и запись в блок 3, По первому синхроимпульсу с дешифратора 21 коммутатор 22 выдает сигнал записи (см,фиг,З,л) в счетчик 2 адреса нижней границы зоны из той ячейки блока 3 памяти, которая соответствует состоянию счетчика 1, в которое он установился в результате внешнего обращения (см.фиг,З,н). Одновременно выдается сигнал...
Аналоговое запоминающее устройство
Номер патента: 1672530
Опубликовано: 23.08.1991
Автор: Турченков
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...12 импульсов,Устройсгво работает следующим образом.В режиме выборки на первом выходе формирователя 12 импульсов устанавливается напряжение положительной полярности, а на втором выходе - отрицательной полярности, причем величина этих напряжений больше максимально допустимых значений входного сигнала. При этом диоды 5 и 7 в режиме выборки всегда закрыты, и конденсатор 9 заряжается через транзистор 10 и диод 6 либо разряжается через транзистор 11 и диод 8 в зависимости от полярности рассогласования между входным и выходным напряжениями устройства, Управление транзисторами 10 и 11 осуществляют ОУ 3 и 4, Заряд конденсатора 9 прекращается при уменьшении рассогласования до величины напряжения смещения нуля ОУ, Требования к ОУ 3 и 4 при...
Способ контроля программируемого постоянного запоминающего устройства
Номер патента: 1672531
Опубликовано: 23.08.1991
Авторы: Азов, Беккер, Заколдаев, Штырлов
МПК: G11C 11/40, G11C 29/00
Метки: запоминающего, постоянного, программируемого, устройства
...памяти, которые вышли из строя на стадии изготовления схемы) и с потенциально ненадежными ячейками памяти (например, плавкие перемычки с эауженной рабочей областью, которые могут разрушиться после многократных циклов считывания) поступают на операцию повышенного по сравнению с рецептом считывания воздействия электрического тока на ячейку памяти. Эту операцию проводят в режиме программирования, но отличающуюся от него пониженным значением напряжения амплитуды импульсов программирования и равным 6+ 0,3 В. Это напряжение амплитуды импульсов было определено экспериментально. Для этого микросхемы устройства подвергают режиму программирования с изменением амплитуды импульсов программирования от минимального значения до значения, при котором...
Устройство для прошивки ферритовых сердечников запоминающих матриц
Номер патента: 1674247
Опубликовано: 30.08.1991
Авторы: Дедаравичюс, Рагульскис, Римшялис, Судинтас
МПК: G11C 5/02
Метки: запоминающих, матриц, прошивки, сердечников, ферритовых
...воздуха из зазора 9 в упругих кольцевых элементах 10 образованы воздухоотводящие отверстия 14. Основание и кассета условно не показаны,Устройство работает следующим образом.При вращении узла 2 подачи проводавместе с ним вращается и промежуточная втулка 5, которая соединена с ним через управляемую электромагнитную муфту б.Для уменьшения поперечных отклонений (колебаний) прошивочного провода 3. совершающего при своем вращении близкое к круговому движение в трубкообразных направляющих 4 (фиг,З), через радиальные отверстия 12 и 13 подается сжатый воздух, который своим воздействием способствует тому, что прошивочный поовод занимает центральное положение, Однако подача сжатого воздуха должна происходить в определенные моменты с учетом...
Способ трехпроводной прошивки ферритовых сердечников
Номер патента: 1674248
Опубликовано: 30.08.1991
Авторы: Казла, Рагульскис, Римшялис, Федаравичюс
МПК: G11C 5/12
Метки: прошивки, сердечников, трехпроводной, ферритовых
...рядов. например, с пОмощью линий магнитных сил поворачивают ферритовые сердечники 2 вокруг их вертикальной оси 30 так, чтобы плоскости их отверстий 3 были перпендикулярны направлению прошивки третьим (разрядным) проводом 4, При этом направление прошивки третьим проводом 4 начинают по высоте так, чтобы она проходи лэ под первыми координатными проводами 1, примерно по центру существующих отверстий ферритовых сердечников 2.После прошивки третьим проводом зигзагообразно установленные ряды феррито вых сердечников 2 трансформируют в перпендикулярные ряды (по отношению натянутых первых координатных проводов 1), выполняя эту операцию с помощью гребенок или аэростатическим воздействием 45 (фиг.3). Затем, с целью сближения ферритовых...
Устройство для прошивки трехпроводных матриц на ферритовых сердечниках
Номер патента: 1674249
Опубликовано: 30.08.1991
Авторы: Гуменюк, Ефремов, Казла, Лысов, Римшялис, Судинтас, Федаравичюс
МПК: G11C 5/12
Метки: матриц, прошивки, сердечниках, трехпроводных, ферритовых
...установленных в магнитных головках 6(фиг.1). Узел 14 прошивки обеспечивает транспортирование провода 10 с одновременным его вращением вокруг своей оси, Провод 10 сперва пронизывает ферритовые сердечники, установленные над первой секцией магнитных головок 6, потом попадает в одну из канавок 28 (фиг,4,5) элемента 7 скрещивания, который направляет провод во второй ряд ферритоеых сердечников. Затем провод 10 пронизывает эту часть второго ряда ферритовых сердечников над второй секцией магнитных головок 6 и выходит перед пневмотранспортирующим направляющим узлом 8, Передний конец провода 10 сразу попадает во входную часть 22 второй канавки 9, проходит по ней сверху пластины 26 (фиг,3), затем несколько загибается, опускается, переходит...
Усилитель записи считывания
Номер патента: 1674250
Опубликовано: 30.08.1991
Авторы: Ботвиник, Попель, Сахаров
МПК: G11C 7/06
Метки: записи, считывания, усилитель
...17 - Обэ 15 = Обз 5+ Обэ 17 = 20 о,где 055 - напряжение на базе транзистора5 относительно общей шины 10;Оэб - напряжение на амит;ере транзистора 15 относительно общей шины 10 засчет протекания тока по цепи: шина 4 питания, коллектор - змиттер транзистора 15, резистор 16, общая шина;Об 15 - общее напряжение на базе транзистора 15 относительно общей шины, определяемое током по цепи; шина питания,резистор 18, коллектор-эмиттер транзистора 17, общая шина.Обэ 15, Обэб, Обэл - ПряМОЕ ПадЕНИЕ Напряжения на переходах база-эмиттер соответствующих транзисторов;Оо - прямое падение напряжения наэмиттерном р-п-переходе, мало зависящееот величины тока,Из этого следует, что транзисторы переключателя тока будут в следующих состояниях: транзистор 1...
Программатор
Номер патента: 1674251
Опубликовано: 30.08.1991
Автор: Ермошин
МПК: G11C 16/12, G11C 7/00
Метки: программатор
...1 временных диаграмм, накопительные элементы 2, выполненные на конденсаторах, первую, вторую и третью группы 3 - 5 ключей, пороговый элемент 6. Ключи третьей группы обеспечивают разряд накопительных конденсаторов до некоторого значения в каждом цикле программирования, чем достигается высокое качество программирующих импульсов,. В исходном состоянии группы ключей 3, с 4 и 5 закрыты. Периодически повторяющийся сигнал на программирующем входе поступает на вход. порогового элемента 6. (Л Когда величина этого напряжения достигает порога срабатывания порогового элемента, на его выходе появляется сигнал, запускающий формирователь 1 временных диаграммф который формирует импульсы на первой группе выходов, открывающие соответствующие ключи 3....
Запоминающее устройство с резервированием
Номер патента: 1674252
Опубликовано: 30.08.1991
Авторы: Ашихмин, Кондращенко
МПК: G11C 11/00, G11C 29/00
Метки: запоминающее, резервированием
...дефектов. Аналогично, если, например, происходит по заданному адресу обращение к 1-й области столбцов и к 6-й области строк, то возможна однократная ошибка, которая должна бы устраняться за счет переадресации данных от 1-й матрицы в матрицу резервных столбцов, но из-за дефектной строки по этому адресу нужно поместить данные в область, показанную вертикальной штриховкой в матрице резервных строк.Работа ЗУ с резервированием заключается в следующем. Матрицы памяти 1.1-1.0 могут содержать дефектные столбцы, строки либо отдельные ячейки, расположение которых определяется предварительно при технологическом тестировании или тестировании запоминающего устройства операционной системой, Полученная информация используется преобразователем 5 кода...
Запоминающее устройство
Номер патента: 1674253
Опубликовано: 30.08.1991
МПК: G11C 11/00
Метки: запоминающее
...при 1-м частично переключенном состоянии из диапазона изменений Р 1 и фиксированном предельном значении Р, уЪ - фаза входного сигнала возбуждения, составляет Лр(й) = л/2- 0(Лд (Щ=+л/2-0).Сигналы считывания О;(т) с электрода 6 поступают на детектор 8, на выходе которого по положительной полуволне пьезопреобразованных сигналов считывания формируются импульсы сигналов считывания О(й)(фиг.2 б, к и фиг.1). На электроде 6 появляется пьеэопреобразованный сигнал Оф), который совпадает по амплитуде и фазе с аналогичными параметрами сигнала считывания О 1(Мо) с электродов 6 при записи кода числа К. Посредством детектора-формирователя 13 по пьезопреобразованному сигналу Оф) формируются стробирующие импульсы О 1 и Оотг, синхронизованные с...
Запоминающее устройство
Номер патента: 1674254
Опубликовано: 30.08.1991
Автор: Акопян
МПК: G11C 11/00
Метки: запоминающее
...синхронизованные с отрицательной полуволной Ов(1) (фиг.2 а, з, и, к). При этом пьезопреобразованный сигнал Оф) с электрода 6 поступает на второй вход ДФС 15, а на первый вход ДФС 15 поступают сигналы возбуждения ПКМ с выхода ГИ 13. На третьем входе ДФС 15 формируются стробирующие импульсы признака поляризации Остз, Идентификация сигналов считывания О(М;) производится путем сравнения О(й) с признаком поляризации Остз (фиг.1 и фиг,2 и, к). Это позволяет выявить сигналы считывания с выходных электродов запоми-. нающих элементов матрицы, подэлектродные области которых имеют отрицательное значение вектора остаточной поляризации Р 1 = -Рг -0 (либо положительное значение Р 1 =, + Рг - 0). Например, сигналы считывания Оо, Оз, Ь на фиг.2 л...
Запоминающее устройство
Номер патента: 1674255
Опубликовано: 30.08.1991
Авторы: Кирилюк, Мещанинов, Романов, Филимонов
МПК: G11C 11/00
Метки: запоминающее
...ИЗ образуется единичный сигнал, по которому осуществляется выдача найденного числа 10001 из пяти старших разрядов сдвигового регистра 20 на сумматор 25. Этот же сигнал с элемента И 3 через элемент 14 задержки устанавливает триггер 12 в единичное состояние, Этим самым дается разрешение на возврат сжатой последовательности в регистре 20 сдвига в исходное состояние. Для этой цели служат элементы И 4,5, инвертор 19, схема 21 сравнения и триггер 13. Триггер 13 указывает направление сдвига сжатой последовательности для возвращения ее в исходное состояние кратчайшим путем, В частности, если триггер 13 в нулевом состоянии, то ТИ проходят через элемент И 5 и сдвиг выполняется слева направо по кольцу; если триггер 13 в единичном состоянии, то...
Устройство для выборки информации из блока памяти
Номер патента: 1674256
Опубликовано: 30.08.1991
Автор: Романов
МПК: G11C 11/00
Метки: блока, выборки, информации, памяти
...через элемент 10 и элемент 12 задержки он поступает на тактовый вход сумматора 9, формирующего адрес считывания путем суммирования кода базового адреса и единицы реверсивного счетчика 4 и т.д,Таким образом, путем простого нажатия одной и той же клавиши оператор может просмотреть все справки по данной предметной области в режимелистания страниц. Если возникает необходимость вернуться к просмотру только что просмотренных данных, то оператор нажимает клавишу "Возврат" (не показана), сигнал с выхода которой поступает на вход 31 устройства и далее на один вход элемента 6, другой вход ром 7 и открывает элемент 6 по другому входу, Импульс с входа 3 проходит через элемент 6 на вычитающий выход реверсивного счетчика 4 и уменьшает его показания...
Модуль запоминающего устройства на цилиндрических магнитных доменах
Номер патента: 1674257
Опубликовано: 30.08.1991
Авторы: Воротинцев, Гиль, Нестерук
МПК: G11C 11/14
Метки: доменах, запоминающего, магнитных, модуль, устройства, цилиндрических
...периода поля управления. Первый бит выводится из четной группы регистров хранения накопителя 1 через элемент 11 считывания и поступает на дифференциальный вход усилителя 15 считывания и далее на вход компаратора 17 первой группы и мультиплексор 19. Через 1/4 часть периода поля управления из накопителя 2 выводится следующий бит, через соответствующий усилитель 15 считывания поступает на инверсный вход компаратора 17 первой группы и далее на вход мультиплексора 19, Аналогичным образом через четверть периода из накопителя 3 считывается третий бит и еще через четверть периода - четвертый бит из накопителя 4. В следующем периоде поля управления последовательно из нечетной группы регистров хранения накопителей 1-4 первой группы выводятся...
Способ записи информации
Номер патента: 1674258
Опубликовано: 30.08.1991
Авторы: Барьяхтар, Кузин, Мелихов, Редченко
МПК: G11C 11/14
Метки: записи, информации
...области, находящейся в размагниченномсостоянии, будет равно-- =:1 + - ,уо РоЭкспериментальная проверка показала, что при импульсном перемагничиваниипленок ФГ величина. А изменяется с ростом поля Н нелинейно и достигает максимального значения Ьв в поле Н= 2 Н. Всилу этого максимальное значение соотношения световых потоков от указанных областей, которые соответствуют10 та от ртутной лампы в оптическую схемумикроскопа введено зеркало 4, отразившись от которого, лучи последовательнопроходят через поляризатор 5, фокусирую 35 щую линзу 6 и исследуемый образец 7.Пройдя через образец, лучи попадают в объектив 8, анализатор 9 и далее на фотокатодфотоэлектронного умножителя 10 (маркаФЗУ), который запитан от стабилизиро 40 ванкого источника 11...
Устройство формирования импульсов тока управления для доменной памяти
Номер патента: 1674259
Опубликовано: 30.08.1991
Авторы: Горохов, Драчук, Иванов, Косов, Савельев, Шадрин
МПК: G11C 11/14
Метки: доменной, импульсов, памяти, формирования
...реверсивного сдвигающего регистра 5, Форма сигнала на этом выходе определяется номиналами резисторов. Если все резисторы имеют один и тот же номинал, форма сигнала на этом выходе будет треугольной. Однако при соответствующих номиналах резисторов форма напряжения на выходе реверсивного сдвигающего регистра 5 будет близкой к (зп вс).Блок 6 защиты, обеспечивающий защиту блока 1 усилителей мощности импульсов тока 1 от останова .реверсивного сдвигаю- щего регистра 5, может быть построен, например, по схеме; изображенной на фиг,5,Очевидно, что при отсутствии сигнала на входе блока 6 защиты сигнал на выходе также отсутствует, что исключает протека 167425940 45 50 55 ние больших токов в блоке усилителей мощности,Блок 7 запуска, обеспечивающий...
Устройство для считывания цилиндрических магнитных доменов
Номер патента: 1674260
Опубликовано: 30.08.1991
Авторы: Баркова, Варданян, Колчанов
МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...
Метки: доменов, магнитных, считывания, цилиндрических
...с входа начальной установки устройства, устанавливается в начальное состояние,В зависимости от устанавливаемых уровней амплитудной дискриминации и вида преобразования информации, осуществляемого блоком 9 обработки, имеетсянесколько режимов работы устройства.В процессе считывания уровни дискриминации можно изменять, подстраивая их под параметры считываемого сигнала, илисохранять постоянными. присвоив им одинаковые либо различные значения. В случаеприсвоения одинаковых значений дискриминация осуществляется по одному уровню, а считываемая информация формируется блоком 9 посредством мажоритарной обработки данных, зафиксированных в первом регистре 4 данных. В случае присвоения различных значений дискриминация осуществляется по...
Полупроводниковое запоминающее устройство
Номер патента: 1674261
Опубликовано: 30.08.1991
МПК: G11C 11/40
Метки: запоминающее, полупроводниковое
...заряжаются шины 18 и 19 вывода до напряжения высокого логического уровня.После разряда одной из шин 18 или 19 вывода до нуля на выходе формирователя 10 появляется сигнал с высоким логическим уровнем.Транзисторы формирователя 10 и транзисторы усилителя 2 считывания образуют тактируемый триггер, который удерживает состояние шин 18 и 19 вывода, установившееся после считывания информации из выбранной ячейки памяти, вплоть до нового обращения к ЗУ.Сигнал с высоким логическим уровнем с выхода формирователя 10 поступает на входы сброса формирователя 8 и формирователя 11, при этом сигналы на их выходах переходят в состояние логического нуля,выключаются усилитель 2 и дешифраторы 3 и 4 строк и столбцов и на их выходах устанавливаются уровни...
Триггер
Номер патента: 1674262
Опубликовано: 30.08.1991
Авторы: Габсалямов, Лашевский, Лисютина, Шейдин
МПК: G11C 11/40
Метки: триггер
...комбинат "Патент", г, Ужгород, ул,Гагарина, 101 Триггер работает следующим образом, Пусть в исходном состоянии на шину 16 подан сигнал Лог, 1", В этом состоянии транзистор 7 закрыт, транзисторы 12 и 13 открыты, на входах транзисторов 7 и 8 устанавливается "Лог. 0". На вход 17 подается сигнал записываемой информации, Для записи новой информации на вход 16 подается тактовый сигнал "Лог. 0". При этом транзисторы 12 и 13 закрываются, транзистор 7 открывается. Если на вход 17 подается сигнал "Лог. 0", то транзисторы 8 и 9 открываются и параэитный конденсатор на выходе инвертора 1 (не показан) заряжается через о 1"крытые транзисторы 8-10, 3 и 11 быстрее, чем параэитный конденсатор на выходе инвертора 2 (не показан), так как суммарное...
Последовательный регистр сдвига
Номер патента: 1674263
Опубликовано: 30.08.1991
Авторы: Варшавский, Кишиневский, Кравченко, Мараховский, Таубин
МПК: G11C 19/00
Метки: последовательный, регистр, сдвига
...тактах (3, 4 или 7, 8).Пусть на вход регистра поступает некоторый парафазный код (например, 01), в каждой из ячеек регистра хранится некоторая информация в коде О/4 на основных триггерах, пусть в 1-й ячейке это будет код 0111, а в и-й ячейке - код 1101, а все вспомогательные триггеры находятся в состоянии гашения 1111, На парафазном выходе регистра триггер из элементов 8, 9 выходно 18742 бЗго преобразователя хранит некоторый код (например, 10). На входе входного преобразователя. соединенного с выходом выходного преобразователя, - кад 00 и, следовательно, выход входного преобразователя находится в состоянии гашения 1111. На 1-й фазе синхронизации такты 1- 4) происходят передача информации из основного во вспомогательный триггеры и...