G11C — Запоминающие устройства статического типа

Страница 139

Регистр сдвига

Загрузка...

Номер патента: 875462

Опубликовано: 23.10.1981

Авторы: Зуб, Свирин

МПК: G11C 19/00

Метки: регистр, сдвига

...памяти 3,2 и 1 регистра и на прямых выходах триггеров 4 ячеек памяти 1-3 устанавливаются соответственно потенциалы логических уровней 1,0 и О.Если на шину 11 управления подать нулевой потенциал, то первый элемент И 5 будет заблокирован, и на его выходе установится нулевой потенциал. Нулевой потенциал с шины 11 управления инвертируется в элемеРге НЕ 9 в высокий потенциал, который, пройдя 40 через второй элемент ИЛИ 8, разрешит прохождение импульсов сдвига с шины 10 на третий вход триггера 4 всех ячеек памяти 1-3. При поступлении трех импульсов сдвига логическая "1" 45 из ячейки 1 памяти, пройдя регистр, появится на его ныходе.Если на шину 11 управления подать высокий потенциал, то будет снята блокировка первого элемента И 5. щ...

Регистр сдвига

Загрузка...

Номер патента: 875463

Опубликовано: 23.10.1981

Автор: Киляков

МПК: G11C 19/02

Метки: регистр, сдвига

...также содержит 30шины 33 и 34 питания.Регистр сдвига работает следующимобразом.При подключении регистра к источнику питания импульсно срабатывают реле 6 и 19, которые переродятся в режим памяти. Перед записью информацииисточник кратковременно отключают, реле 6 и 19 возвращается в исходноесостояние, регистр готов к принятию 40информации. В процессе записи инфоргмации или кода срабатывает ячейкапамяти (не показано), которая с замыкающим контактом 32 разряжает конденсатор 20 на резистор 21. После за писи кода на входе регистра появляются потенциалы, а после отпусканияконтакта 32 импульсно срабатывает контакт 30, который включает реле 19 иреле 16 и 17, которым соответствуют50 единицы кода. Если код содержит двеединицы, срабатывают два...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 875464

Опубликовано: 23.10.1981

Авторы: Захряпин, Козодаев, Красненок, Новиков

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...вход которого со вторым выходом блока управления.На чертеже изображена функциональнаясхема предложенного устройства.Устройство содержит интегратор 1,нуль-орган 2 ключ, 3, генератор 4тактовых импульсов, блок 5 управления,реверсивный счетчик б, преобразователь 7 код-напряжение 7 ПКН 3,комцжратор 8, пассивный элемент 9и шину 10 нулевого потенциала.Устройство работает следующим образом.1При наличии входного сигнала срабатывает нуль-орган 2 и выдает. команду в блок 5, с которого выдаетсякоманда на размыкание ключа 4, интегратор 1 запоминает напряжениевходного сигнала. При этом срабатывает компаратор 8 и выдает команду. в блок 5 управления, разрешая работу цифровой следящей системы (генератор 4 тактовых импульсов, блок5 управления, реверсивный...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 875465

Опубликовано: 23.10.1981

Автор: Козлов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...формирователе 9 импульсы генератора 10 прОходят через элементы И 5 и6. С выхода элемента И 5 они поступают на первый вход дифференциальногоусилителя 11. На выходе последнегоповторяются положительные импульсы,а на выходе элемента И 7 синфазныеим импульсы, открывающие на моментдействия импульсов МОП-транзисторы16 и 17, и закрывающие МОП-транзистор 18. Накопительный элемент 12,подключенный к выходу усилителя 11,начинает заряжаться. Напряжение навходе и, соответственно, на выходеповторителя 2 увеличивается. Детектор 15, управляемый по второму входус выхода элемента 7, отфильтровывает импульсное напряжение и амплитудное значение сигнала с его выхода через повторитель 1 поступает на выходустройства (найряжение О ы) и первые входы...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 875466

Опубликовано: 23.10.1981

Авторы: Андреев, Корытный

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...элемент, например, конденсатор, уси." литель, первый вход которого соединен с шиной нулевого потенцйала, выход усилителя подключен к выходу устг ройства, первый, второй и третий ключи, выход усилителя соединен со входами первого и второго ключей, выходы которых соединены с соответствующими обкладками конденсатора, первая обкладка конденсатора соединена с выходом третьего. ключа, вход которого соединен со входом устройства, вторая обкладка конденсатора подключена ко второму входу усилителяНа чертеже изображена функциональная схема предлагаемого устройства,Устройство содержит накопительный элемент, например конденсатор 1, усилитель 2, ключи 3-5, шину 6 нулевого потенциала.Устройство работает следующим образом.С замкнутыми 4 и 5 и...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 875467

Опубликовано: 23.10.1981

Авторы: Андреев, Корытный

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...О приложенное к первому входу и ко второму входу устройства составляет"а= "- " (3)При этом конденсатор 11 заряжается разностью напряженийИ ЬЫХ 1 ЫХНапряжение на первом выходе первого усилителя 1 Оных и напряжение на выходе устройства Оопределяются следующим образомО,ых -(О+а ).А;(5)ОЬхф р-(О 0 е.1(6)Агдето 0(1 А,А(2 - ,напряжения с ения й коэффйциенты усиления усилителей 1 и 2, соответственно. Совмесуое решение уравнений (4) - (6)позволяет найти напряжение зарядаконденсатора 11- О(1 фз 1 А - дд зф (7)С разомкнутыми клочами 6 и 9 и разомкнутьеФи ключами 3,4,5 и 8 устройство находится в режиме хранения.В момент переключения устройства на конденсаторе 11 фиксируется напряжение, поропорциональное входным напряжениям О 0, О в этот...

Устройство для контроля запоминающих матриц

Загрузка...

Номер патента: 875468

Опубликовано: 23.10.1981

Авторы: Волох, Лашев, Синельник, Статылко

МПК: G11C 29/00

Метки: запоминающих, матриц

...на переход кследующему и т.д. 35 40 50 55 60 65 25, формироватфля 28 к усилителюсчитывания 6 при ручном или автоматическом режиме работы устройства,и управления работой блока 10.Узел 25 осуществляет измерениеамплитуды импульсов токов с генераторов 8 тока и выдачу результа-.тов измерения на десятичную индикацию и на сравнение.эоомиоователь 28 Формирует импульсы калибрационного напряжения,амплитуда которых пропорциональна коду,поступающему с формирователя 30, задающего код порога при ручном режи:ме работы, и монотонно увеличивающиеся импульсы калибрационного напряжения с дискретностью 0,1 мВ от0 до 19,9 мВ в автоматическом режимеработы устройства.Схемы 26 и 29 сравнения выполняют сравнение кодов эталонного значения, поступающих с...

Устройство для контроля блоков полупроводниковой памяти

Загрузка...

Номер патента: 875469

Опубликовано: 23.10.1981

Автор: Гаврилов

МПК: G11C 29/00

Метки: блоков, памяти, полупроводниковой

...при считывании из которых покрайней мере один раз было обнаружено несоответствие требуемой реакции,Он начинается с установки генератора 2 в исходное состояние, мультиплексоров 18 и 9 на передачу сигналовсоответственно с регистра 14 и генератора 2. В нулевое состояние устанавливаются счетчик 10, накопитель 11 ирегистр 15. Все разряды регистра 19устанавливаются в единичное состояние.40 ячейки, и устройство переходит на второй этап локализации неисправностей.Второй этап начинается с установки в нулевое состояние регистров 22и 23, а всех разрядов регистра 15в единичное состояние. Генератор 2начинает вырабатывать специальную ТП,предназначенную для локализации неисправностей 2-го типа.На втором этапе генератор 2 вырабатывает...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 875470

Опубликовано: 23.10.1981

Авторы: Дерий, Дичка, Корнейчук, Орлова, Юрчишин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...входурегистра 2. Управляющий вход дешифратора 4 и управляющие выходы схемыб сравнения и дешифратора 4 соединены соответственно с другими выходом и входами блока 9,Устройство работает следующимобразом.пусть используется корректирующкйфкод мощности к , под которойаодраэумевается способность корректирующего кода исправлять ошибкиот 1 до КЧисло, подлежащее записи в накопитель 1 и предварительно закодированное, поступает на первый регистрчисла 2. В режиме контрольной записи .код с первого регистра числа 2записывается в накопитель 1 и счи Если в маркерных разрядах - кодф01 , содержимое первого регистрачисла 2 передается в блок 7, гдепроизводится декодирование числа,в результате которого определяютсяпотери подлежащих коррекции разрядов,...

Запоминающее устройство с автономным контролем

Загрузка...

Номер патента: 875471

Опубликовано: 23.10.1981

Автор: Комаров

МПК: G11C 29/00

Метки: автономным, запоминающее, контролем

...вход выходного регистра 3. При этом происходит восстановление правильной информации.Блок 4 управляет работой устройства с автономным контролем в следующих режимах:а) режим контрольной записи, кото. рый состоит иэ 2 циклов; записи и считывания при исправной ячейке накопителя и из трех циклов; запись, считывание и запись (инвертированной информации и "1" в контрольном разряде) при неисправной ячейке накопителя;б) режим считывания записанной,в накопитель информации (необходим адин цикл считывания);в) режим записи - считывания, который совмещает два предыдущих режима работы.На вход блока управления подается признак ошибки при сравнении кодов записываемого числа в режиме контрольной записи.Признак завершения режима контрольной записи...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 875472

Опубликовано: 23.10.1981

Автор: Комаров

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...выходом 14устройстваЭлемент 8-2 И-ИЛИ 7 имеетвыход, являющийся выходом 15 устрой- ЗОства. Выход элемента ИЛИ 8 подключенко входу 16 счетчика 9,Устройство работает следующим образомПри составлении микропрограмм, хра нимых в блоке 3 постоянной памяти,выделяют две наиболее часто повторяющиеся или наиболее важные комбинации,в микропрограмме и производят кодирование контрольных разрядов блока 3 40постоянной памяти. Если обозначитьединичное состояние дешифраторов 4 и5, выделяющих первую и вторую кодовыекомбинации микропрограмм, соответственно через 6 и Н, то в контрольныеразряды блока 3 заносится последовательность из двух "1" (1,1) всякийраэ, когда на выходе дешифратора 4появляется сигнал 6 , последовательность из двух "О" (О,О) ,...

Устройство для контроля магнитных сердечников

Загрузка...

Номер патента: 875473

Опубликовано: 23.10.1981

Автор: Сорокин

МПК: G11C 29/00

Метки: магнитных, сердечников

...входу логического блока 13. Выходы интегратора 10 и вспомогательного генератора 12 ступенчатого напряжения подключены соответственно к первому и второму входам переключателя 7, выход которого подключен ко второму входу схемы 11 сравнения, третий вход которой соединен с выходом стробирующего блока б. Вход формирователя 1 прямоугольных импульсов подключен к выходу измерительного блока 5, а выход - к третьему входу переключате- ля 7, четвертый вход которого соединен с другим выходом генератора 2 перемагничивающих импульсов тока. Второй выход переключателя 7 соединен совходом стробирующего блока б. Основной генератор 4 ступенчатого напряжения (фиг 1) состоит иэ счетного регистра 15 с цифровой индикацией, логических-ключей 1 би 17 и...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 875474

Опубликовано: 23.10.1981

Авторы: Екимов, Иванов, Сайкович, Станин

МПК: G11C 29/00

Метки: запоминающее, самоконтролем

...более подробно дваслучая, имеющих место при считыванииинформации иэ накопителя. Первый случай, когда в считываемой информацииошибки нет. В этом случае сигнал совторого выхода 14 блока 5 контролячерез минимально необходимое время,затрачиваемое для проверки информации на чвтность поступает в Формирователь 8, формирующий сигналы сопровождения, подготовленный к работеимпульсом,с седьмого выхода 15 блока7 управления, разрешающим прием ин 10 формации потребителя по сигналу сопровождения исправной информации свыхода 1 б формирователя 8.фактически фронт выдачи сигналасопрсвождения безошибочной информа 45 ции является началом следующего цикла считывания, но при этом учитывается сигнал обратной связи анализаошибки на входе...

Устройство для разделения импульсов

Загрузка...

Номер патента: 875615

Опубликовано: 23.10.1981

Авторы: Нэллин, Смирнов

МПК: G11C 7/22, H03K 5/22

Метки: импульсов, разделения

...третьего элемента И-НЕ 4, выход которого соединен со счетным входом триггера 1, выходы триггера 1 соединены с другими входами соответственно первого и второго элементовИ-НЕ 2 и 3.Счетный триггер 1 меняет свое сос 2тонние по заднему фронту входногоимпульса, Все узлы устройства общеизвестны и могут быть выполнены любым способом.В соответствии со способом записи информации на дорожке магнитногодиска первый считанный импульс всегда является синхроимпульсом (СИ)например при записи секторами и словами.35Устройство работает следующим образом.Триггер 1 предварительно установлен в "1"; Первый считанный импульспоступает через элемент И-НЕ 2 на4 Овыход 8 синхроимпульсов устройстваи, проходя через инвертор 5 и элемент4, по заднему фронту...

Буферное запоминающее устройство

Загрузка...

Номер патента: 877612

Опубликовано: 30.10.1981

Авторы: Бородкин, Кудашов, Маленкин

МПК: G11C 19/00

Метки: буферное, запоминающее

...2 н импульсы управления сравнением, поступающие на вторые входы дополнительных элементов И 9 и 10.Первым импульсом считывания (фиг.2 Э) из оперативного накопителя 1 извлекается информация К-го разряда йнформационного слова (фиг. 2 й), поступающая с выхода 17 на первый вход допол кительного элемента И 9, а с выхода 12К-го разряда сдвигового регистра 2поступает информация К-го разрядаинформационного слова (фиг. 2 К)на первый вход дополнительного элемента И 10,При первом импульсе управлениясравнением (фиг. 2 Л)информация, снимаемая с выходов дополнительных элементов И 9 и 1 О, поступает на входы.элемента 11 сравнения. При совпаденииинформации на обоих входах элемента 11сравнения на ее выходе сигнала небудет.По заднему фронту импульса...

Запоминающее устройство

Загрузка...

Номер патента: 877613

Опубликовано: 30.10.1981

Авторы: Гусев, Иванов, Кренгель, Персов, Шагивалеев, Ярмухаметов

МПК: G11C 11/00

Метки: запоминающее

...активиэируюшие соответствующий адресный вход блока памяти адресов 1. Третьим источником являетсяблок счетчиков 9. Какой из источниковадреса должет быть подключен к соответствующему дешифратору 5 и 6, оп"ределяется коммутаторами 7. Коммутаторы подключают к дешифраторамюйбо наиболее приоритетный источник - таковым является вход устройства (с пульта вмешивается оператор - ему дан высший приоритет),либо тот источник, подключение которого определяется состоянием регист"ра 10 признаков адресов дополнитель-,ными разрядами блока 8 памяти микропрограмм,При адресации блокапамяти адресов из блока 8 памяти микропрограммкоммутаторы 7 работают следующим образом (фиг. 2): часть разрядов (поле)адреса задает номер ячейки блок 4 памяти адресов, а другой...

Запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 877614

Опубликовано: 30.10.1981

Автор: Конопелько

МПК: G11C 11/00

Метки: запоминающее, самоконтролем

...подключен ко второму входу выходного блока 11.Количество строк (слов) э третьем накопителе 32 и разрядность регистра 31 сдвига равны количеству исправ о ляемых разрядов накопителя 1, предусмотренному при создании устройства. Количество слов во втором накопителе 12 и разрядов (столбцов) в третьем накопителе 32 равны п 1=1 оу (г+1). Т 5Устройство работает следующим образом.В исходном состоянии все запоминающие элементы 13 второго накопителя 12 устанавливаются в нулевое состоя- зз ние нулевым сигналом, с установочного входа 37 через элементы И 29 шестой группы. При этом единичный сиг нал на выходе третьего элемента ИЛИ:25 держит открытым элементы И. 18 четвер той группы, а регистр 31 сдвига по установочному входу заносится информация 10О....

Запоминающее устройство на цилиндрических магнитных доменах

Загрузка...

Номер патента: 877615

Опубликовано: 30.10.1981

Автор: Клейменов

МПК: G11C 11/14

Метки: доменах, запоминающее, магнитных, цилиндрических

...тока продвижения(фиг. 2) содержит ключи втекающего13 и вытекающего 14 тока, включенные последовательно. Параллельно каждому ключу включены диоды 15 и 16для рекуперации энергии. Входы формирователей 17 и 18 связаны со входами ключей 13 и 14, а выход 9 сосредней точкой 20 соединения ключей 13 и 14,Сигнал с блока 12 шин управлейияпоступает по шинам управления 21-32одновременно на входы формирователейб и 7, 4 и 5, 8 и 9. Сигналы управле"ния на вторых входах источников 3магнитного поля накопителей смещены по фазе относительно сигналовуправления на первых входах источников 2 магнитного поля накопителейна угол 90 . Для уменьшения потребляоемой мощности фазовые сигналы управления подаются со скважностью 114.Эо позволяет в одну четверть периода...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 877616

Опубликовано: 30.10.1981

Авторы: Гусаинов, Литвинов, Таубкин, Фролов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...модификации. При подаче части информационного сигнала на входной регистр 1 в режиме воспроизведения возбуждаются выходы тех модифицированных ассоциативных запоминающих элементов 2, для которых число активированных входов превосходит некоторый порог воспроизведения ус,танавливаемый на шине 4 установки порога записи и порога вопроизведения. Сигналы с выходов ассоциативных запоминающих элементов 2 суммируются на каждом. разряде вьиодного регистра 3, связанном с теми же, ассоциативными запоминающими элементами, что и соответствующий разряд-входного регистра 1. Если число активированных входов данного разряда выходного регистра 3 превышает некоторый порог, устанавливаемый на шине б установки порога для выходного регистра, на выходы этого...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 877617

Опубликовано: 30.10.1981

Авторы: Бекасов, Буров, Торгашев, Шкиртиль

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...слов или массивов, если в устроистве записаны массивы, а также определяет начало свободной памяти, если накопитель 3 не заполнен полностью (самая правая единица в регистре 7 сдвига). Первый логический блок 8 позволяет осуществлять поразрядные логические операции . суммирования по модулю два, конъюнкции, дизъюнкции над содержимым первого регистра 6 сдвига и второго регистра 7 сдвига.Блок извлечения многозначного ответа 9 позволяет осуществить последовательную выборку нескольких: слов, обладающих одинаковыми ассоциативны" ми признаками и.найденных в резуль" тате одной операции поиска. Второйлогический блок 10 предназначен дляобеспечения возможности сдвига информации во втором регистре 7 сдвигав пределах от бита, отмеченного единицей в...

Регистр сдвига

Загрузка...

Номер патента: 877618

Опубликовано: 30.10.1981

Авторы: Колесников, Лысенко, Мочалов

МПК: G11C 19/00

Метки: регистр, сдвига

...Наличие связи с выхода элемента И-НЕ 1 О на вход элемента И-НЕ 11,и на единичный вход триггера 3 препятствует появлению на их выходах логического нуля во время действия первого входного сигнала. После окончания действия первого входного сигнала на нулевом выходе триггера 17 установитсясигнал, равный логической единице, а на единичном выходе триггера 17 " логический нуль, который закрывает элементы И-НЕ 5-8. На единичном выхо" де триггера 13 установится сигнал, равный логическому нулю, который закроет элементы И-НЕ 5-8, На единичном выхбде триггера 13 установится сигнал, равный логическому нулю, который закроет элемент И-НЕ 10.Таким образом, на выходе элемента И-НЕ 1 О будет сформирован сигнал, дли" тельность которого равна...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 877619

Опубликовано: 30.10.1981

Автор: Глузман

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...следовательно, на входе нуль-органа 10, пилообразные импульсы по."вляются только при поступлении на второй вход элемента И 8 потенциала от элемента 5 памяти (например, триггера).5 10 15 В свою очередь элемент 5 памяти сработает при поступлении на него с выхода элемента И 7 сигнала, а последний появится в момент совпадения на его двух входах сигнала со входа устройства с сигналом запуска генератора 4 пилообразного напряжения, поступающего на один из входов элемента И 7 с соответствующего выхода делителя 2,Таким образом, с момента совпадения сигнала запуска генератора 4 пи" лообраэного напряжения с .запоминаемым напряжением на один из входов нуль-органа 10 начинают поступать пилообразные импульсы, причем благодаря принятому схемному...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 877620

Опубликовано: 30.10.1981

Автор: Бурик

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...и шину нулевого потенциала, введены третий фор"мирователь, коммутаторы и усилитель,вход которого соединен с выходомэлемента задержки, выход усилителяподключен к первым входам первого ивторого коммутаторов, вторые входыкоторых соединены соответственно свыходом третьего формирователя и выходом элемента И, выход первого коммутатора соединен с выходом устройства, первый выход второго коммутатора соединен с шиной нулевого потенциала, второй выход второго коммутатора соединен со входом элементазадержки и выходом третьего коммутатора, первый вход которого подключенко входу устройства, второй вход третьего коммутатора соединен с шинойзаписи, входы третьего формирователя соединены соответственно с выходом первого формирователя и с выходом...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 877621

Опубликовано: 30.10.1981

Авторы: Бородин, Егорова, Огнев, Столяров

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...входом и выходом устройства, входы сумматора прямой контрольной суммы являются информационными входами устройства, введены сумматор обратной контрольной суммы,и коммутатор, одни из входов которогоподключены ко входам, а другие входык выходам сумматора прямой контрольной суммы, выходы коммутатора соединены со входами сумматора обратнойконтрольной суммы, выходы которогоподключены ко входам второй группывходов схемы сравнения.На чертеже представлена функциональная схема предлагаемого устрой, ства,Устройство содержит контролируемый блок 1 постоянной памяти, сумматор 2 прямой контрольной суммы,коммутатор 3, сумматор 4 обратной контрольной суммы, схему 5 сравнения игруппу 6 регистров контрольных чисел.Выходы регистров контрольных чисел...

Устройство для контроля интегральных блоков памяти

Загрузка...

Номер патента: 877622

Опубликовано: 30.10.1981

Авторы: Болдырев, Гойденко, Лихачев, Якушев

МПК: G11C 29/00

Метки: блоков, интегральных, памяти

...сравнения поступает в блок 4 управления, который формирует сигнал "Брак" или "Годен". Всесигналы, формируемые блоком 4 управления, синхронизируются генератором 50 2 сигналов,формирование адреса ячейки проверяемой памяти прокэводится впервом регистре 8 адреса сигналами блока 4 управления согласно алгоритмамвыполняемых программ путем добавления вычитания "единицы" иэ содержимого перваго регистра 8 дадреса или обмена информации со вторым 9, третьим 1 О,7 877622 8емой памяти, затем осуществляетсяпоследовательный перебор ячеек с вы-полнением для каждой из них операции запись единицы - чтение единицы - запись нуля, - чтение нуля, после чего производктся запись фона"единиц" во все ячейки проверяемойпамяти с последующим последовательным...

Запоминающее устройство

Загрузка...

Номер патента: 879648

Опубликовано: 07.11.1981

Автор: Эйнгорин

МПК: G11C 11/00

Метки: запоминающее

...- 15с выходами преобразователя 7. Однивходы формирователей 5 подключены квыходам дешифратора 1, а другие - квыходам элементов НЕ 6.ЗУ работает следующим образом.20На вход дешифратора 1 подаетсячасть двоичного кода адреса Ал, определяющего выбор одной из ячеек вкаждой матрице 4. Дешифратор 1 наоснове двоичного кода А на своих 25выходах формирует К ортогональных па. -раллельных адресных кодов, каждый изкоторых содержит одну единицу и (п)нулей (где п - число формирователей5 в группе и определяет коды, которые поступают на один из входов формирователя 5 и определяют выбор однойиз ячеек в каждой запоминающей матрице 4. На вход дешифратора 2 подается вторая часть кода А, который35.после его преобразования преобразонвателем 7 в код Адомара...

Числовая ячейка для оперативного запоминающего устройства с организацией 2д с двумя сердечниками на разряд

Загрузка...

Номер патента: 879649

Опубликовано: 07.11.1981

Авторы: Войникова, Зуев, Кравец, Селиванов

МПК: G11C 11/065

Метки: двумя, запоминающего, оперативного, организацией, разряд, сердечниками, устройства, числовая, ячейка

...при 25 этом на выходной обмотке 7 выделяетсямагнитный поток Фтс, вызывающий вконтуре связи ток Эк с, Кроме Э,с, вызываемого переключением трансформатора, в контуре связи действует ток 30 31 С,подаваемЖ в точку соединения кон-тура связи с обмоткой 6 считыванияи разделяющийся на две части. ток Э,протекающий по выходной обмотке 7 инаправленный навстречу 3 к с, и ток 35 Э протекающий по числовой шине 2и направленный согласно 3 к,с.Таким образом, по выходной обмотке 7 протекает разностный ток Эв с= 1,0, -3 В , а по числовой шине 2 - 40 суммарный ток Г.с - к.с,+и, причемг,с,-и.с =а +и =а.сМагнитный поток фк частично теряется на сопротивлении выходной обмотки 7 (Фс ), частично на сопротивлении числовой шины 2 (Ф с), а остальная часть (Ф)...

Генератор цилиндрических магнитных доменов

Загрузка...

Номер патента: 879650

Опубликовано: 07.11.1981

Авторы: Миляев, Чиркин

МПК: G11C 11/14

Метки: генератор, доменов, магнитных, цилиндрических

...периода регистра не приводит к ухудшению амплитудной характеристики генератора, если .существует единственная точка пересечения границы и края.На чертеже изображена схема предложенного генератора ЦМД.Устройство содержит магнитоодноосную пленку 1 с ЦМД 2, на поверхности которой сформирован регистр35 продвижения 3 в виде последовательно расположенных неимплантированных смежных дисков 4. Токовая шина 5 имеет прямоугольный участок 6, размеры которого превышают период регистра 3. Край40 АБ участка 6 пересекает границу одного из дисков 4 в единственной точке В, разделяющей отрезок АБ пополам. Токовая шина 5 соединена с импульсным источником тока 7. Пленка 1 находит 45 ся во вращающемся плоскостном магнитном попе, создаваемом источником...

Полупроводниковое запоминающее устройство

Загрузка...

Номер патента: 879651

Опубликовано: 07.11.1981

Автор: Тенк

МПК: G11C 11/34

Метки: запоминающее, полупроводниковое

...невыбранных числовых шин 7 накопителя 5 через открытые транзисторы 2.Работа устройства состоит из двух этаповНа первом этапе (подготовительном) транзистор 4 закрыт, а транзисторы заряда шин 3 открыты. В течение первого этапа устанавливается код адреса на затворах транзисторов 2. На втором этапе(при Йктивной работе дешиф 79651 4ратора) открывается транзистор 4. Таккак лишь в одной из групп 2 транзисторов все транзисторы закрыты, то всечисловые шины 7, кроме одной разряжа)ются через соответствуюшие транзисторы 2 и транзистор 4, Заряд остается только на одной выбранной числовойшине 7.Введенный в устройство управляю щий транзистор 4 не ограничен в размерах шагом накопителя 5 и имеет лишьодну связь с шиной, объединяющей истоки ключевых...

Регистр сдвига

Загрузка...

Номер патента: 879652

Опубликовано: 07.11.1981

Авторы: Коробков, Коробкова, Лебеденко, Фурманов

МПК: G11C 19/00

Метки: регистр, сдвига

...прямого сдвига, При Йс =0, Й =1 триггеры 4 и 5 в ячейках памяти 1 и 2 регистра находятся в состоянии гашения, характеризуеМым уровнем логического нуля на нулевом и единичном выходах независимо от характера всех остальных сигналов. Состояние триггеров 3 и 4 зависят от характера сигнала сдвига. При С=О, С = 1 триггеры 4 также находятся в состоянии гашения, а триггеры 3 - в состоянии хранения информации.При поступлении импульса сдвига (С=1,С=О) происходит перепись информации из триггера 3 каждой ячейки памяти с одновременным процессом гашения информации в триггерах 3.35 В течение времени действия импульса сдвига информация хранится в триггерах 4, После прекращения . дей.ствия импульса сдвига (С = О, С=1) происходит перепись...