G11C — Запоминающие устройства статического типа
Устройство для контроля блока памяти
Номер патента: 1043753
Опубликовано: 23.09.1983
Автор: Бессмертный
МПК: G11C 29/00
...схема устройства для контроля блока памяти.Устройство содержит элементы И 1-5 с первого по пятый, первый б и второй 7 элемента ИЛИ, первый 8 и второй 9 триггеры, формирова104 37 53 3Чтель 10 импульсов, входной регистр:ной импульс не пройдет на вход тригг-11, регистр 12 адреса, дешифра- . ра 8. Отсутствие сигнала на выходетор 13 адреса, схему 14 сравнения, схемы 14 сравнения позволяет входшины 15 ввода информации, Входы и ным импульсам пройти через элеменвыходы устройства соединяются с ты И 18 и ИЛИ 19 на управляющийвыходами и входами контролируемого 5 вход записи информации в блок 16блока 16 памяти. Устройство также .памяти, .позволяя повторить записьсодержит счетчик 17 импульсов; : . информации с входного регистра 11первый...
Ассоциативный запоминающий элемент
Номер патента: 1045272
Опубликовано: 30.09.1983
Авторы: Бикмухаметов, Трусфус
МПК: G11C 15/00
Метки: ассоциативный, запоминающий, элемент
...так кек в двумерной ассоциативной матрице, построенной на этихАЗЭ, за оцин такт обрешения реализуется поиск лппь по совпадению разряповвхоцного и записанных признаков, но невыполняются болтее сложные виды ассо- -циативного поиске например, поиск покритерию квеэиближайший, включал равный ".35 10 20 Пель изобретения - расширение функциональных возможностей ассоциативногозепомпнеюшего элемента зе счет реализации поиска по критерию "квазиближайший, Включая равныйза Спин такт Об.щтт, 40раш .ния,Поставленная цель достигается твм,ЧТО В аССОЦИатИВНЫй ЗЕПОМцт 1 ЕОШИЙ ЭЛЕмент, соцержаший элемент памяти, элементы И, элемент ИЛИт и первый эле 45мент НЕ, причем первый вход первогоэлемента И подключен к выходу первогоэлемента НЕ, вхоц которого...
Способ записи и считывания информации с пластины магнитомногоосного материала
Номер патента: 1048514
Опубликовано: 15.10.1983
Авторы: Кандаурова, Памятных, Титова, Фихтнер
МПК: G11C 7/00
Метки: записи, информации, магнитомногоосного, пластины, считывания
...направленным энергетическим потоком. При счи. тывании информации осуществляют регистрацию локального изменения оптической прозрачности пластины 21 .Недостатками данного способа являютсянеудовлетворительная скорость записиинформации и малая достоверность считывания информации,Белью изобретения является повышениескорости записи и постоверности считывания информации.Поставленная цель достигается тем,что согласно способу записи и считывания информации с пластины магнитомногоосного материала, включающему стабипизацию температуры пластины, послепующее возпействие на пластину перпенпи 35кулярным к ее поверхности постоянныммагнитным полем, локальное нагреваниепластины и последующие облучение пласти+ны поляризованным светом н...
Буферное запоминающее устройство
Номер патента: 1048515
Опубликовано: 15.10.1983
Авторы: Алексеева, Дрожжинов, Трофимов
МПК: G11C 19/00
Метки: буферное, запоминающее
...ИЛИ является третьим управляющим входом устройства и подключен к установочному входу второго триггера, к сбросовым входам первого и второго счетчиков, выход Второго элементаИЛИ подключен к сбросовому входу первого триггера, выход третьего триггерявляется управляющим выхоаом устройства.1На чертеже приведена структурнаясхема предлагаемого устройства.Устройство содержит информационныйвход 1 накопителя 2, информационныйвход 3 устройства, управляющие входы 4и 5 накопителя 2, дешифраторы 6 и 7,входы 8 и 9 дешифратора 6, управляющийвход 10, счетчик 11, триггеры 12-14,вход 15 элемента И 16, выход 17 счетчика 11, блок 18 сравнения, вход 19блока 18 сравнения, счетчик 20, выход21 счетчика 20, вход 22 дешифратора 7,управляющий вход 23, элемент...
Буферное запоминающее устройство
Номер патента: 1048516
Опубликовано: 15.10.1983
Авторы: Голубин, Кухнин, Лупиков, Маслеников, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...к выходам блока элементов И-ИЛИ, информационные 50 входы которого подключены к выходам первого и второго регистров, выходы сумматора подключены. к информационным входам накопителя и к информационным входам первого и второго регистров, 55 входы записи которых подключены к выходам соответственно первого и"второго элементов И, первые входы первого, втоНа вторые входы сумматора 6 поступает код модификации адреса с входов 16, По сигналу на входе 18 производится запись информационного слом через параллельные информационные входы 4 в регистр 2, запись кода с входа 17 кода длины формата в счетчик 10, а также происходит установка триггера 1 1 в еди3 104851 ничное состояние, которое разрешает прохождение импульсов синхронизации с входа 19 через...
Оперативное запоминающее устройство
Номер патента: 1048517
Опубликовано: 15.10.1983
Авторы: Войникова, Зуев, Кравец, Селиванов
МПК: G11C 11/06
Метки: запоминающее, оперативное
...- напряжение на ключе 19 и ных сердечниках 2 на адресной шине 3ф и 1 ндиоде 18 в нормирукщейсоставило половину от максимальцепи; 5 но возможного приращения потока в этих(О1 - напряжение на ключе 7 и сердечниках. При этом, несмотря на то,оадиоде 10 в диодно-матричномчто аф, % лишь приблизительнопереключателе .:,. равно 2 м .А Фц, при Эаписи име- длительность импульса.тбка:ет место нормйрование приращения потоЦ.записи10 1 ка информационных сердечников 2 потокомФ. ф - потери на проводнике - полного переключения нормируюшего серИ О,соответственно нормирую-дечника 15,.и положение рабочей точкищей обмотки 16 и адрес-, . информационных сердечников 2 не выханой шины 3.дитэа границы линейной зоны в харак, 35 теристике записи, т. е, в...
Регистр сдвига
Номер патента: 1048518
Опубликовано: 15.10.1983
Авторы: Ивенский, Поплавский
МПК: G11C 19/14
...ячейки с началом первого одно-.обмоточного реле данной ячейки памяти. 2 Цель изобретения - упрощение регист ра сдвига.Поставленная цель достигается тем, что регистр сдвига, содержащий ячейки памяти, каждая иэ которых состоит иэ двухобмоточного реле, первого однообмоточного реле и разделительного диода, ключ записи, вход которого соединен с первой шиной, питания, выход ключа записи соединен с началом первой обмотки двух- обмоточного реле первой ячейки памяти, ключ управления сдвигом .информации, вход которого соединен с первой шиной питания, концы обмоток реле ячеек памяти соединены с второй шиной питания, и тактовые шины содержит формирователь тактовых импульсов, состоящий иэ второго и третьего однообмоточных реле, диода и элемента...
Аналоговое запоминающее устройство
Номер патента: 1048519
Опубликовано: 15.10.1983
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...элемента соединенс шиной нулевого потенциала, группа входов элемента памяти соединена с выходами нелинейного элемента.На фиг. 1 представлена функциональнаясхема предложенного устройства; а нафиг. 2 - 4 - вольт-амперные характеристики туннельного диода и элемента памяти.Устройство содержит ключ 1, элемент2 памяти, элемент 3 считывания, формирователь 4 импульсов сброса, стабили.затор 5 тока, нелинейный элемент 6,3 ,1 О 48 ограничите пьный эпемент 7, выполненный на резисторе. Эпемент 2 памяти содержит поспедоватепьно,соединенные туннепьса -ные диоды, а нелинейный эпемент - по-., . спеаоватепьно соединенные диоды. Сопро-5 тивпение К резистора ограничитепьного эпемента выбирается из выражения- ток, .протекающий через эпе-:.мент 2 памяти...
Запоминающее устройство с автономным контролем
Номер патента: 1048520
Опубликовано: 15.10.1983
Авторы: Комаров, Кузнецов, Цыбаков
МПК: G11C 29/00
Метки: автономным, запоминающее, контролем
...к третьему входу шестого элемента И и к первому входутретьего элемента ИЛИ, второй входкоторого соединен с выходом шестого/элемента И, выходы второго и третьего элементов ИЛИ подключены соответственно к третьему и к четвертомувходам блока управления, пятый и шестой выходы которого соединены соот"ветственно с первым входом счетчикаадресов и с третьими входами первого 65 и второго элементов И и вторым входомсчетчика адресов,На фиг. 1 изображена функциональ-.ная схема предлагаемого устройства;на фиг, 2 - функциональная схемаблока управления; на фиг. 3 - матрица согласующих кодовых слов, записанных в постоянном накопителе,Устройство содержит (фиг. 1)оперативный накопитель 1, блок 2 кодирования, блок 3 декодирования,блок 4...
Устройство для контроля накопителей
Номер патента: 1048521
Опубликовано: 15.10.1983
МПК: G11C 29/00
Метки: накопителей
...элемента И и пятому входу блока управления, шестой вход которого соединен с выходом третьего элемента И, третий входкоторого и третий вход шестого50 элемента И подключены к четвертому выходу блока управления, третий вход четвертого элемента И соединен с выходом блока сравнения адресов.На фиг, 1 представлена функцио нальная схема предложенного устройства; на фиг. 2 и 3 - соответствен- но функциональные схемы блока управ" ления и формирователя числовых сигналов.Устройство (фиг. 1) содержит формирователь 1 адресных сигналов, блок 2 сравнения адресов, блок 3 местного управления, предназначенный для пуска и останова работы 65 Устройства, датчик 4 начального адреса, датчик 5 конечного адреса,формирователь 6 числовых сигналов,блок 7...
Устройство для формирования адресных сигналов
Номер патента: 1048996
Опубликовано: 15.10.1983
Автор: Шарль
МПК: G11C 8/00
Метки: адресных, сигналов, формирования
...выходами первого счетчикаИМПУЛЬСОВ.На чертеже изображена структурная схемаустройства для формирования адресных ситалов.5 Устройство содержит первый блок 1 пямяти, первыи 2 и ВтарОИ 3 стятясгГгухтьгав,Второй блОк 4 пямг 1 ти, каым 1 гтятар 5, сипхро.низатор 6 и третий счстгик 7 импульсал.страйства служит для абсспсчсния:дресав2 О считывания первого блока ятг)т 1, катарь:ймажет садсржять 31 гакавыс дя)пьте, 1 сабхадиМЫЕ ДЛЯ НабОРа СТРаВИЦЫ "СЛЕТСКСТЯг ттИгСГ,знаки формируются (не )аксгзят),",) СТРОИСТВО РабОтаст СЛЕДУо)ггг) абРЯЗСМ,25 В системе телетекста каждая страница образована 25 рядами (стракям 1,т аа 40 зня .СБ кяж.Дый и садеРсит г;лсДаватст;а, 1 ООстБЛОКЛя;,и ТИ Л 1 Едстя.ЗЛЛСТ Саба,". "1)я.ТИВНОЕ ЗаПОМИИявщЕС Страйатиа С...
Способ считывания голографической информации и устройство для его осуществления
Номер патента: 647979
Опубликовано: 15.10.1983
Авторы: Ероховец, Куконин, Сигитов, Ярмош
МПК: G11C 11/42
Метки: голографической, информации, считывания
...способа и устройства ограничена, так как при копировании считываемой информации исклю-ф чается наблюдение ее потребителем.Для повышения надежности считы" вания и увеличения информационной емкости по предлагаемому способу Формируют пучок света, обратно на правленный пучку света нулевого порядка.Устройство для осуществления предлагаемого способа отличается тем, что в него введены блок формирования 66 обратно направленного пучка свеа, объектив и блок регистрации, причем блок Формиррвания обратно направленного пучка света установлен наоптической оси считывающего пучка, 65 а объектив и блок регистрации - на оптической оси информационного пучка с разных сторон матрицы голограмм.На чертеже показано устройстводля осуществления описываемого...
Устройство для записи информации в оперативную память
Номер патента: 1049966
Опубликовано: 23.10.1983
Автор: Гладков
МПК: G11C 7/00
Метки: записи, информации, оперативную, память
...сигналов, первый 3, второй 4 и третий 5 элементы И, первый преобразомтель 6 кода, прецназначенный для преобразования послецовательного комбинированного кода в параллельный двоичный коц, первый 7, второй 8 и третий 9 триггеры, пеши ратор 10, предназначенный цля формирования признаков областей координатного поля записываемых цифр, второй преоб- разователь 11 опа, прецнаэначенный цля преобразования двоичного кода в пвоично-десятичный, распределитель 12 сигналов и коммутатор 13. На фиг. 1 обозначены выхоцы 14-49 с первого по тридцать шестой генератора синхросигналов, выхоц 50 формирователя информационных сигналов, выходы 51 первого, 52 второго и 53 третьего триггеров, информационные 54-62 и контрольный 63 выхоцы первого...
Формирователь адресных сигналов
Номер патента: 1049967
Опубликовано: 23.10.1983
Авторы: Заключаев, Лазаренко, Минков, Однолько
МПК: G11C 8/00
Метки: адресных, сигналов, формирователь
...десятого исо стоком шестого транзисторов, затворытретьего, десятого и одиннадцатого транзисторов соединены со стоком пятого ис истоком двенадцатого ,транзисторов,затворы четвертого, седьмого и тринадцатого соединены со стоком девятого и систоком четырнадцатого транзисторов,стоки двенадцатого и четырнадцатого транзисторов соединены с шиной питания, а иких затворы - с первой управляющей шиной,стоки одиннадцатого и тринадцатого транзисторов соединены с второй управляющей шиной, а их истоки - с прямым и инверсным адресными выходами соответственноо, истоки пятого, шестого, восьмогои девятого транзисторов соединены сшиной земли, стоки седьмого и десятоготранзисторов соединены с третьей управляющей шиной 2Однако известный формирователь...
Буферное запоминающее устройство
Номер патента: 1049968
Опубликовано: 23.10.1983
Авторы: Гриц, Лупиков, Маслеников, Спиваков
МПК: G11C 19/00
Метки: буферное, запоминающее
...введены первый и второ 3 счетчики, входы которых подключены к соответствующим входам адресного блока,и первый и второй блоки коммутации,45управляющие входы которых подключенык выходам соответствующих счетчиков,информационные входы накопителя подключены к выходам первого блока коммутации,информационные входы которого являютсяинформационнвми входами устройства, вы 50ходы накопителя подключены к информационным входам второго блока коммутации,выходы которого являются информационными выходами устройства,Кроме того блок коммутации содержит 55матрицу элементов И, дешифратор н регистр, входы которого являются информационными входами блока коммутации,информационные вХоды 2 накопителя,бпок 3 коммутации, выходы накопителя.вход 12 модификации...
Запоминающее устройство
Номер патента: 1049969
Опубликовано: 23.10.1983
Автор: Савельев
МПК: G11C 11/00
Метки: запоминающее
...к выходам формирователей разрядных токов и формирователей адресных гоков, а выходы - квходам предварительных усилителей воспроизведения, выходы которых соединеныс одними из входов усилителей воспроизведения, другие входы которых подключены к выходу основного формирователястробирующего сигнала, формирователи информационных сигналов, входы которых50соединены с выходами дискриминаторов,а выходы - с одними из входов регистрачисла, выходы которых подключены к одним иэ входов формирователей разрядныхтоков, другие входы которых и другиевходы регистра числа являются информационными входами устройства, адреснымивходами которого являются входы формирователей адресных токов, введены сумматоры, эпемэнт задержки и дополнительные формирователь...
Устройство для измерения коэрцитивной силы магнитоодноосных пленок
Номер патента: 1049970
Опубликовано: 23.10.1983
Авторы: Лобанов, Силантьев, Столяров, Тугарин
МПК: G11C 11/14
Метки: коэрцитивной, магнитоодноосных, пленок, силы
...и входом второго нормирующего уси- ,лителя, выход которого подключен к входам третьего и четвертого формирователей импульсов, выходы которых соединены с соответствующими входами второго элементам ИЛИ, выход которого подключен к входу первого счетчика и второму входу триггера, выход которого соединен с первым входом первого элемента И, второй вход которого подключен к выходу генератора опорной частоты, а выход - к входу второго счетчика, выход которого соединен с первым входом второго элемента И, выход которого подключен к первому входу блока индикации, регистр соединен с первым входом третьего элемента И, выход которого подключен к второму входу блока индикации, вход пятого Формирователя импульсов соединен с выходом первого...
Накопитель для запоминающего устройства
Номер патента: 1049971
Опубликовано: 23.10.1983
Авторы: Воротинцев, Гиль, Нестерук, Потапов
МПК: G11C 11/14
Метки: запоминающего, накопитель, устройства
...О к и одноименные разряды слова-аубля а снимаемые с выходов репликатора 8, поступают на входы элементе И-ЗАПРЕТ 13 неодновременно, что исключает их взаимодействие в позициях Н 1 и Н элемента И-ЗАПРЕТ. 13, Таким образом, результирующая послецомтельность, поступающая в регистр О связи из элемента И-ЗАПРЕТ имеет виа1а, а с а г пспгае Ф - разрядность слове пенных.Разряды одного из слов ценных, напри3 1049 мер, ок посреаством переключателя 9 каналов процвижения ЦМД выводится к элементу 10 считывания при поцаче импульса тока в токопровоаяшую шину переключателя 9 каналов продвижения: ЦМД, а разряды второго слова, например, Овыводятся в регистр 5 свя 1эи, по которому поступают в позицию 1 основных переключателей 4 ввоца-вывода ЦМД, откупа при...
Разрядный блок поиска информации для ассоциативного запоминающего устройства
Номер патента: 1049972
Опубликовано: 23.10.1983
Авторы: Сержанович, Трусфус, Хизов, Хоменя, Шагивалеев, Ярмухаметов
МПК: G11C 15/00
Метки: ассоциативного, блок, запоминающего, информации, поиска, разрядный, устройства
...схема ассоциативного ЗУ; на фиг. 4 - структурная.схема регистра результатов поиска.Разрядный блок поиска информации35, управления, элемент ИЛИ 2, регистр3 результата поиска, дешифратор 4,элементы И 5-9, элементы НЕ 10-14,Блок имеет вход 15 опроса, информационный вход 16, первый 17 и второй18 информационные входы-выходы, управляющие входы 19-26 и выход 27.Блок 1 местного управления 1 фиг,2)45содержит элемент 2 И-ИЛИ 28,шестой29, седьмой 30 и восьмой 31 элементы НЕ, Ассоциативное запоминающееустройство (фиг, 3) содержит накопитель 32, регистр 33 опроса и разрядные блоки 34 (фиг. 1), а также50имеет вход 35. Регистр 3 результатапоиска (фиг, 4) содержит ВБ-тонггеры 36 и 37 и дешифратор 38,При построении разрядного блокапоиска...
Блок поиска информации для ассоциативного запоминающего устройства
Номер патента: 1049973
Опубликовано: 23.10.1983
Автор: Матвеев
МПК: G11C 15/00
Метки: ассоциативного, блок, запоминающего, информации, поиска, устройства
...подключен ктретьим входам девятого, тринадцатого, шестнадцатого и девятнадцатого,элементов И, выход третьего элемента НЕ подключен к второму входу двадцатого, третьему входу восемнадцатого и четвертым входам четвертого,двенадцатого и шестнадцатого элементов И, выход четвертого элементаНЕ подключен к второму входу семнадцатого, третьему входу пятнадцатого и цетвертым входам десятого, один.надцатого и девятнадцатого элемен"тов И, выходы тринадцатого, шестнадцатого и семнадцатого элементов Иподключены соответственно к третье"му, четвертому и пятому входам первого элемента ИЛИ, а выходы одиннадцатого, двенадцатого,гнтнадцатогои восемнадцатого элементов И йодключены соответственно к второму, третьему,четвертому и пятому входам...
Блок поиска информации для ассоциативного запоминающего устройства
Номер патента: 1049974
Опубликовано: 23.10.1983
Автор: Матвеев
МПК: G11C 15/00
Метки: ассоциативного, блок, запоминающего, информации, поиска, устройства
...входам второго элемента ИЛИ, выход которого подключен к третьему входу второго триггера, выход которого подключен к второму входу первого и третьему входу четвертого элементов И, первый вход блока дополнительно подключен к первым входам коммутатора и девятого элемента И, у которого второй вход: подключен к выходу первого триггера, а выход подключен к третьему выходу блока, а седьмой вход блока подключен к второму входу коммутатора, у которого третий вход подключен к восьмому входу блока, первый выход подключен к второму входу восьмого И третьим входам первого и второго элементов И и входу второго элемента НЕ, а второй выход подключен к третьим входам шестого и седьмого и четвертому входу четвертого элементов И и входу третьего...
Постоянное ассоциативное запоминающее устройство
Номер патента: 1049975
Опубликовано: 23.10.1983
Авторы: Кокаев, Магомедов, Темирханов, Яковлев
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, постоянное
...эталонных наборов символов.Устройство соцержит дешифратор 1, распрецелитель 2 импульсов, матрицу 3 элементов И, 4, управляющие входы 5и 6 устройства, индикаторы 7 совпвцения хранимой и признаковой информации,группу элементов И 8 и элемент И 9,первый 10 и второй 11 управляющиевыхоцы и информационные вхопы 12устройства. Распрецелигель может бытьвыполнен как сцвиговый регистр с "бегающей ециницей", которая указывает поряцковый номер символа в наборе символов,Устройство работает следующим образом.Перед началом работы произвопится установка в "1" всех индикаторов 7 и первого разряда распределителя 2; Анализируемый набор символов посгупве г последовательно во времени коа зв коцом на входы 12 цешифраторв 1, который произвопит преобразование...
Полупостоянное запоминающее устройство
Номер патента: 1049976
Опубликовано: 23.10.1983
Автор: Савельев
МПК: G11C 17/00
Метки: запоминающее, полупостоянное
...вания, формирователи 4 разрядных токовбольшинстве случаев записи, регистр 5 числа, усилители 6мация считывается считывания, входы 7 устройства, элебыстродействию за мент ИЛИ 8, ключ 9, триггер 10, фородобных устройствах мирователь 11 сигналов, дополнительныйтельно меньшие. тре- усилитель 12 считывания, элемент НЕ 13,может быть записа- сумматор 14 и генератор 15 импульсов. Изобретение относной технике и прерщэования в цифровыхнах с повышеннымидействию в качествезаписи и считыванияИзвестно пог;упосщее устройство, содна Мкогоотверстныхформирователи линейсчитывания, числово.ный с выходами усиподключенных. к раэрлиниям накопителяНедостатком этогося то, что в нем нешение быстродействиодновременном сохранмационной надежностипосле...
Постоянное запоминающее устройство для воспроизведения функций
Номер патента: 1049977
Опубликовано: 23.10.1983
Авторы: Жабин, Корнейчук, Тарасенко, Шульга
МПК: G11C 17/00
Метки: воспроизведения, запоминающее, постоянное, функций
...аргумента, а выхоц соециненс одним из вхоцов сумматора, цругойвхоп которого,подключен к выходу регистра базового значения функции, причемвыход сумматора является выхоцом устройства, вхоцами которого являются вхоаы регистров старшего и млаашего разрадов аргумента, ввеаены аополнительные сумматоры и регистры разности при-.ращений функции, вхоцы которых попключены к оцним из выхоцов накопителя, авыходы регистров разности приращенийфункции, кроме первого, соецииены спервыми входами соответствующих цополнительных сумматоров, выхоц кажцогодополнительного .сумматора, кроме послецнего, соединен с вторым входомпослецующего дополнительного сумматора,второй вхоа первого цополнительного сумматора соединен с выходом первого регистра...
Регистр сдвига
Номер патента: 1049978
Опубликовано: 23.10.1983
МПК: G11C 19/00
...разряда, Й- и С-входы К-триггеров. всех разрядов соответственно объединены и являются входами установки в "Оф 4 и синхронизации 5.регистра. сдвигаЭ -вход, ЭК-триггера первого разряда б является прямым входом регистра сдвига, а прямой выход ЗК-, триггера последйего разряда 7 является прямым выходом регистра сдвига. Выход элемента И 2 каждого разряда соединен с К-входом ЭК-триггера данного разряда, первый вход элемента И первого разряда является инверсным входом регистра 8 сдвига, а первый. вход элемента И каждого из остальных разрядов соединен с инверсным выходом 7 К-триггера предыду. щего разряда, второй вход элемента И каждого разряда, кроме последнего, соединен с выходом элемента ИЛИ 3 данного разряда., а второй вход элемента И...
Регистр сдвига
Номер патента: 1049979
Опубликовано: 23.10.1983
Автор: Равич
МПК: G11C 19/36
...импульс может быть подан только в одинмомент времени с импульсом управляю-.щего сигнала), одновременно открываются тиристоры 5 первой и второйячейки памяти. Таким образом, сколькораз и с какой последовательностью подается запускающий импульсстолькои с той же последовательностью ячеекпамяти открыто.Длительность хранения записаннойинформации опрецеляется длительностью импульса тактового сигнала, Дляуменьшения влияния чувствительноститйристоров по току удержания паузымежду импульсами тактового сигналасокращают до 1 мсИспользование предлагаемогО ре-.гистра в электротабло позволяет приИзобретение относится к вычислительной технике и автоматике, в част- ности к запоминающим устройствам, и может быть использовано в информационных...
Устройство для контроля блоков памяти
Номер патента: 1049980
Опубликовано: 23.10.1983
Автор: Савельев
МПК: G11C 29/00
...которых подключены к входам формирователей уп-.равляющих сигналов перной группы,выходы которых соединены с первымивходами элементов И первой группы,вторые входы которых подключены к вы"ходам счетчика импульсов, а выходы "к нходам первого элемента ИЛИ, выход.которого соединен с нходом первогоформирователя стробирующих скгналон,выход которого подключен к первымвходам усилителей считывания, причемвыходы регистра числа соединены с одними из входов блока сравнения, другие входы которого подключены к од"ним из выходов накопителя, другиевходы и выходы которого являютсяконтрольными входами и выходами устройства, управляющим выходом и инфор-.мационными входами устройства явля"ются четвертый выход блока управления .и вторые входы усилителей...
Устройство для коррекции отказов в полупроводниковой памяти
Номер патента: 1049981
Опубликовано: 23.10.1983
МПК: G11C 29/00
Метки: коррекции, отказов, памяти, полупроводниковой
...выходы которых.50 арегистр контрольного кода, триггер, являются выходами блока, а другиеГРуппы сумматоров по модулю два, ре-, . входы и вторые входы элементов.игистр основного проверочного векто 1- девятой группы Являются одними изРа, блок вычисления дополнительного вхОдов блока причем входы элементпроверочного вектора и шестая груп 55 тов ИЛИ третьей группы являются дру-,Па элементов И, входы. которых сое ГиМИ вХОдамИ блока,динены соответственно с другими вн- .Яа фиг. 1 .изображена.функциональ- .ходами блока сравнения и с выходом иая схема предлагаемого устройстватриггера, первый вход которого под , . на фиг. 2 - схема блока вычисленияключен к выходу сумматора по модул 1 з 0 дополнительйого проверочного вектодва, входы которого...
Запоминающее устройство
Номер патента: 1049982
Опубликовано: 23.10.1983
МПК: G11C 29/00
Метки: запоминающее
...элементов И соединен с. вторым входом устройства, выход первого блока элементов И подключен к третьему входу первого элемента И, выход второго блока элементов соединен с третьим входом второго элемента И, выход третьего блока элементов И подключен к третьему входу третьего элемента И, первый вход третьего элемента И соединен с вторым выходом одного блока памяти, а второй вход - с первым выходом другого блока памяти, выходытретьего элемента И подключены к входу блока элементов ИЛИ.4На чертеже представлена блок-схема предлагаемого устройства.Устройство содержит два блока 1 и 2 памяти, два блока 3 и 4 контроля, три блока 5-7 элементов И, три элемента И 8-10, блок 11 сравнения,элемент 12 задержки, блок 13 элементов ИЛИ. Каждый из блоков...
Устройство для контроля блоков постоянной памяти
Номер патента: 1049983
Опубликовано: 23.10.1983
Авторы: Калиниченко, Супрун
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...с входом генератора импульсов и вторым входом элемента И, первый вход блока сумматоров соединен с выходом шифратора дополнительных кодов эталонных контрольных сумм введены пер. вый и второй блоки элементов И, первые входы второго блока элементов И подключены к выходу блока сумматоров, вТорые входы соединены с выходом элеменТа И, а выходы соединены с входами блока триггеров и индикации, одни входы первого блока элементов И соединены с выходами счетчика адреса, а другие являются входом устройства, выходы первого блока элементов И соединены с вторыми входами блока сумматоров.Нафиг. 1 представлена схема предлагаемого устройства; на Фиг. 2 закономерность Формирования сигналов на вторых. входах первого блока элементов И для блока постоянной...