G11C — Запоминающие устройства статического типа
Усилитель считывания
Номер патента: 1134965
Опубликовано: 15.01.1985
Авторы: Куриленко, Сидоренко, Хоружий, Яровой
МПК: G11C 7/06
Метки: считывания, усилитель
...третьего ключевого транзистора, затвор которого соединен со стоком второго ключевого транзистора,исток - с шиной нулевого потенциала,затвор третьего нагрузочного транзистора соединен со стоком разрядного транзистора, затвор которого сое-.динен со стоком первого ключевоготранзистора, истоки первого и второго ключевых транзисторов соединеныс шиной нулевого потенциала, затворпервого нагруэочного транзистора узла смещения соединен с затворомвторого ; врузочного транзистора исо сто:м опорного транзистора,затвор которого соединен с затворомтретьего нагрузочного транзистораи подключен к информационному вхо 34965ду усилителя, при этом опорный и разрядный транзисторы выполнены на транзисторах с индуцированным каналом.На чертеже представлена...
Преобразователь уровня сигнала для усилителя считывания
Номер патента: 1134966
Опубликовано: 15.01.1985
Авторы: Ботвиник, Сахаров, Черняк
МПК: G11C 11/407, G11C 11/4091, G11C 11/4193 ...
Метки: сигнала, считывания, уровня, усилителя
...Ьб 1 О 35 3 113Преобразователь содержит входной транзистор 1, включенный по схеме эмиттерного повторителя, база которого является входом преобразователя, Коллектор транзистора 1 соединен с шиной питания, а эмиттер подключен к одному выводу первого резистора 2, второй вывод которого соединен с коллектором усилительного транзистора 3 и выходом преобразователя. База транзистора 3 соединена с базой первого ключевого транзистора 4, эмиттером второго клю чевого транзистора 5 и через второй резистор б - с шиной нулевого потен циала и эмиттером транзистора 4. Коллектор транзистора 5 подключен к шине питания, база - к коллектору транзистора 4 и через третий резистор 7 - к эмиттеру третьего ключевого транзистора 8, база которого через...
Запоминающее устройство
Номер патента: 1134967
Опубликовано: 15.01.1985
Авторы: Билык, Бурик, Гук, Загородний
МПК: G11C 21/00
Метки: запоминающее
...первым входомпервого сумматора, выход которогоявляется вторьщ выходом устройства,второй вход первого сумматора соединен с выходом ключа, первый вход которого соединен с первым выходомблока управления, второй вход ключаявляется первым входом устройстваи соединен с первьщ входом второгосумматора, выход которого соединен с 50первым входом коммутатора второйи третий входы которого соединеныс вторым и третьим выходами блокауправления, псрный и второй ныходыкоммутатора соединены соответственно с входом блока управления и свходом линии задержки, второй входвторого сумматора является вторым входом устройства, четвертый выход блока управления соединен с вторым входом масштабирующего усилителя.На фиг. 1 изображена функциональная схема...
Устройство для изготовления запоминающей матрицы на ферритовых сердечниках
Номер патента: 1136215
Опубликовано: 23.01.1985
Авторы: Рагульскис, Судинтас, Федаравичюс
МПК: G11C 5/12
Метки: запоминающей, матрицы, сердечниках, ферритовых
...подвих(ной рамы, обращеннойферрктовым сердечникам жестко зякреплерц вкбряторы высокой частоты со штырями, вкбраторы низкой частоты жестко соединены с Ограничителями.На чертеже представлено предлагаемое рс Грокство,Устройство содержит корпус 1, нечодв .1;3 ую Яму 2, контяктнье КО)Одки 3,провод(1 4, фсрЭитовее сердечники 5ект)О.(3 Г 13 иты 6, слси 7 из 5 ИЯ 1 ЯГктОго материала, пазы Б. Бибраторц 9, опоры 10, механизм 11 подъемасускя, подвижную раму 12, в браторц 13 высокой частоты, штыри 14, подвижую платформу 1.5, ограничители 16к вкбраторы 17 низкой частоты.Устройство для кзготовления запоминающей матрицы на феррктовых сердечниках работает следующим образом.1 ровода с нанизанными ферритовымисердечниками 5 укладываот на...
Асинхронный последовательный регистр
Номер патента: 1136216
Опубликовано: 23.01.1985
Авторы: Варшавский, Кишиневский, Мамруков, Мараховский, Розенблюм, Цирлин, Яковлев
МПК: G11C 19/00
Метки: асинхронный, последовательный, регистр
...с входами 22, 23 и 28,29 регистра, а ее выходы 18-21с выходами 24-27 регистра соответственно. Выходы 18-21 ячейки 1, соединены соответственно с входами112-15 ячейки 1. (з.+1), а входы 10, 1.1и 16, 17 ячейки 1.з. - с выходами18, 19 и 20, 21 ячейки 1.(з.+1) соответственно,113621 б 3Ячейка памяти регистра содержитчетыре элемента И-ИЛИ-НЕ 30-33. Элементы 30 и 31 образуют первый триггер, а элементы 32 и 33 - второй.Прямые входы первого триггера (входы элемента 30) соединены с входами11 и 13 ячейки, а инверсные входыэтого триггера (входы элемента 31)с выходом элемента 32 и с входами10 и 12 ячейки. Прямые входы второго триггера (входы элемента 33) соединены с входами 14 и 16 ячейки,а инверсные входы этого триггера(вход элемента 32) - с...
Регистр сдвига
Номер патента: 1136217
Опубликовано: 23.01.1985
Автор: Бычков
МПК: G11C 16/04, G11C 19/28
...между собой, а их базы че - реэ дополнительные инжекторы 7 и 8 соответственно - с шиной 17 питания, причем база установочного и-р-и-транзистора 12 соединена с шиной "Установка в О". Эмиттеры20 р - и-р-транзисторов 9 и 1 О связи подключены к соответствующим базамдвухколлекторных и-р - и - транзисто -ров второго триггера 4 и 3, а коллекторы - к базам соответствующих двухколлекторных и-р в и в транзист первого триггера 1 и 2.Вторые коллекторы двухколлектор -ных и-р - и-транэисторов 3 и 4 второготриггера являются выходами 15 и 16 30регистра сдвига,Регистр сдвига функционируетследующим образом,Шина 17 подключена к положительно -му потенциалу источника питания, ашина 18 в ,к нулевому потенциалу источника питания. Перед началом работы...
Аналоговое запоминающее устройство
Номер патента: 1136218
Опубликовано: 23.01.1985
Авторы: Бедерсон, Горбачев, Калганов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...входном напряжении, а при напряжениях близких к нулк 55 абсолютная и особенно относительная погрешность устройства оказываются весьма значительными. Цель изобретения - повышение точности аналогового запоминающего устройства путем уменьшения относительной погрешности запоминания малых иотрицательных напряжений,Указанная цель достигается тем,что в аналоговое запоминающее устройство, содержащее переключатель,первый вход которого является входомустройства, а выход - соединен с входом интегратора, выход которого является выходом устройства, преобразователь напряжение - частота, выходкоторого соединен с входом блока управления и управляющим входом генератора импульсов, выход которого соединен с входом первого ключа, выход которого...
Матричный накопитель для запоминающего устройства
Номер патента: 959561
Опубликовано: 23.01.1985
Авторы: Авдеев, Демин, Кружанов, Сафронов, Эннс
МПК: G11C 11/40
Метки: запоминающего, матричный, накопитель, устройства
...слое которой расположеныдиффузионные шины, на поверхностиполупроводниковой подложки расположен первый диэлектрический слой с отверстиями, на котором перпендикулярно диффузионным шинам расположены металлические шины, на поверхности металлических шин и первого диэлектрического слоя расположен второй диэлектрический слой с отверстиями, матричный накопитель дополнительно содержит другие металлические шины, расположенные на поверхностях диэлектрических слоев, в одних из отверстий диэлектрических слоев на поверхности диффузионных шин.На фиг.1 изображен интегральный матричный накопитель, вид сверху; на Фиг.2 - сечение интегрального матричного накопителя вдоль диффузионных шин; на фиг.З - сечение интегрального матричного накопителя...
Канал ввода информации для накопителя на цилиндрических магнитных доменах
Номер патента: 1137536
Опубликовано: 30.01.1985
МПК: G11C 11/14
Метки: ввода, доменах, информации, канал, магнитных, накопителя, цилиндрических
...и снижение надежности прк увеличении плотности записи ккформацкигЦель изобретения - расширение об- З 5ласти устойчивой работы канада вводаинформации для накопителя на ЦИД.Поставленная цель достигаетсятем, что в канаде ввода информацииддя накопителя нв Ц 3 Щ, содержащем ф 1магнктоодноосную пленку, на которойрасположены ферромагнитные элементыпереключения и элементы связи в форме асимметричных шевронов, элементыпереключения выполнены С-образной фор 45мы и расположены последовательно, акаждый элемент связи расположен между смежными элементами переключения,причем вершина его магнитосвязака с.одним концом одного элемента переключения, а конец соответствующей.перемьяки элемента связи магнитосвязан с другим концом смежного...
Накопитель для запоминающего устройства
Номер патента: 1137537
Опубликовано: 30.01.1985
Авторы: Балашов, Дятченко, Родионов, Сквира
МПК: G11C 11/40
Метки: запоминающего, накопитель, устройства
...подключен к базе второготранзистора, эмиттер которого и база первого транзистора подключенысоответственно к базе и коллекторутранзистора опорного элемента коммутации тока, второй вывод резистораи коллекторы первого и второготранзисторов подключены к шине положительного напряжения питания, до- .полнительный вход лемента коммутации тока третьей группы подключен кбазе транзистора соответствующеговторого элемента коммутации токавторой группы.Каждый элемент коммутации токатретьей группы состоит из первого ивтороготранзисторов, коллекторыкоторых являются первыми и вторымивыходами элемента коммутации токатретьей группы, эмиттеры - входом,а базы - дополнительным входом.На чертеже представлена электрическая схема накопителя,Ячейки...
Резервированное оперативное запоминающее устройство
Номер патента: 1137538
Опубликовано: 30.01.1985
Автор: Подтуркин
МПК: G11C 29/00
Метки: запоминающее, оперативное, резервированное
...ошибки 31, счетчик 32. регистрг адреса ошибки 33 и четвертый элемент ИЛИ 34. Выходы регистров 31, ЗЗ и счетчика 32 соединены с информационной шиной 11, а их стробирующие входы соединены с выходом четвертого элемента ИЛИ 34, входы которого соеди-" нены с информационньяи входами реги стра кода ошибки 31 и с группой вы- ходов 23 блока контроля 7. Информаци"50 онные входы регистра адреса ошибки 33 соединены с группой адресных входов 12. Устройство работает следующим об" разом.Адреса поступают на входы адреса 2, даниые поступают и вццаются на информационную шину 11. Режимы записи или считывания задаются подачей навход управления записью-считыванием 13 соответственно единичного и нулевогб уровня. Управление режимом резервирования...
Устройство для контроля блока памяти
Номер патента: 1137539
Опубликовано: 30.01.1985
Авторы: Бессмертный, Тураходжаев
МПК: G11C 29/00
...дополнительного элемента Иподключен к первым входам первогораспределителя импульсов и пятогодополнительного элемента И, второйвход которого подключен к выходурегистра адреса, а выход - к первому входу второго распределителя импульсов, выходы распределителей импульсов подключены к другии входамрегистров, а вторые входы - к одномуиз выходов дешифратораадреса,На фиг,1 и 2 представлена структурная схема предлагаемого устройства , для контроля блока памяти.Устройство содержит элементыИ 1-5,с первого по пятый, первый 6 и40второй 7 элементы ИЛИ, первый 8 ивторой 9 триггеры, формирователь 10импульсов, входной регистр 11,регистр 12 адреса, дешифратор 13 адреса, блок 14 сравнения, шины 1545ввода информации. Входы и выходыустройства соединяются с...
Запоминающее устройство с коррекцией однократных ошибок
Номер патента: 1137540
Опубликовано: 30.01.1985
МПК: G11C 29/00
Метки: запоминающее, коррекцией, однократных, ошибок
...работы предлагаемого устройства заложено использование корректирующего кода, допускающего мажоритарное декодирование.Устройство работает следующим образом.Режим записи.В этом режиме на входы устройства поступают импульс обращения признак операции "Запись" потенциал "1" информационное слово и код адреса. Информационное слово подается на входы блоков 1 и 3. В блоке 3 разряды информации подключаются к входам сумматоров по модулю два в соответствии с алгоритмом, представленным в виде Н-матрицы (Фиг,3), например, для корректирующего кода"45, 36". В результате на выходекаждого сумматора образуется суммапо модулю два, являкецаяся одним иэ дополнительных избыточных разрядовКаждый разряд информационного словавходит один раз в две и только в две)...
Запоминающее устройство с обнаружением ошибок
Номер патента: 1137541
Опубликовано: 30.01.1985
Авторы: Бобырь, Вайткус, Рябуха
МПК: G11C 29/00
Метки: запоминающее, обнаружением, ошибок
...сигнал соответствует режиму записи,а единичный - режиму считьвания информации с накопителя .При записикаждого слова в накопитель 1 выполняются проверка работоспособности ячейки накопителя 1и запись в нее информации; формирование результирующего бита четностиадреса и записьваемого слова и запись его в счетчик 32; коррекция конечного адреса записьваемого массива информации; формирование очередного адреса записи и обнуления регистра 4,Так как в режиме записи на входе 42 действует нулевой сигнал, то триггеры 27 и 28 не изменяют своего исходного состояния, В этом случае элемент И 16 и элементы И 26 группы по одному, входу открыты, так как на инверсном выходе триггера 28 - единичный сигнал, При проверке работоспособности ячейки нако-...
Способ преобразования сигнального импульса на эффекте спинового эха (его варианты)
Номер патента: 1138833
Опубликовано: 07.02.1985
МПК: G11C 11/16
Метки: варианты, его, импульса, преобразования, сигнального, спинового, эффекте, эха
...Йляс =О,ООСЭ "эПод воздействием сигнального им пульса, действую 1 цего, например, че - рез третью пару колец Гельмгольца и создающего перпендикулярное Н(х)= 1+0,0005(х-х) переменное (линейно- поляризованное) магнитное поле с частотой Го =350 кГц, намагниченности элементарных объемов парамагнетика поворачиваются вокруг Н(х) на угол ф =уЮ( т - длительность сигнально го импуль са, рав ная 40 мс, 2 Ь=0,04. Э), а затем прецессируют вокруг Н(х), что приводит к постепенному затухании поперечной составляющей суммарной намагниченности парамагнетика за время12- 1,4 мс.уЬН1 Через интервал времени д=10 мс после окончания сигнального импульсапереключают направление тока в катудках, создающих неоднородное магнитное поле, например, с помощью...
Асинхронный регистр сдвига
Номер патента: 1138834
Опубликовано: 07.02.1985
Авторы: Булгаков, Варшавский, Лазуткин, Мараховский, Мещеряков, Розенблюм, Ступак, Тимохин, Яценко
МПК: G11C 19/00
Метки: асинхронный, регистр, сдвига
...выходами соответствующей цепочки 3 предыдущей ячейки 2, Управляющие выходы 9 цепочек 3. первой ячейки 2 являются первым 16 и вторым 17 управляющими выходами регистра 1, а информационные выходы 8 - его третьим 18 и четвертым 19 управляющими выходами. Управляющие входы 10 цепочек 3 последней ячейки 2 являются первым 20 и вторым 21 управляющими входами регистра 1, а управляющие входы 11 - его третьим 22 и четвертым 23 управляющи. ми входами.В состав схемы (фиг, 2) входят регистр 1, источник 24 информации, приемник 25 информации и вспомогательный элемент ИЛИ-НЕ 26. Информа- ционные выходы 27 и 28 источника 24 соединены соответственно с первчм 12 и вторым 13 информационными входами регистра 1. Управляющий вход 29 источника 24 соединен с...
Буферное запоминающее устройство
Номер патента: 1138835
Опубликовано: 07.02.1985
Авторы: Берсон, Гольдреер, Кизуб, Лисицын, Седов
МПК: G11C 19/00
Метки: буферное, запоминающее
...выходом предыдущего информационного регист- . ра, а последнего в цепочке - с управляющим входом 17 продвижения информации. Эти связи служат для распространения сигнала продвижения информации по цепочке информационных регистров 1 (управляющий выход - первый вход синхронизации, Второй вход синхронизации каждого -го информационного регистра 1 (1=1,п, где и - число информационных регистров 1 в цепочке) подсоединен к выходу д-го разряда реверсивного сдвигового регистра 2 управления. С помощью этих связей регистр 2 управления задает на каждом информационном регистре 1 один из двух режимов: пропускания входной информации на выхоД или записи входной информации по отрицательному фронту сигнала на первом входе синхронизации, который усп-го...
Запоминающее устройство с обнаружением и коррекцией ошибок
Номер патента: 1138836
Опубликовано: 07.02.1985
Авторы: Белалов, Дичка, Журавский, Забуранный, Корнейчук, Орлова, Рудаков
МПК: G11C 29/00
Метки: запоминающее, коррекцией, обнаружением, ошибок
...адресячейки накопителя 1, при чтении информации из которой имеет место ошибка, в разряды 31 записывается значение синдрома; определяемое блоком 3,в разряд 32 - признак однократнойошибки, в разряд 33 - признак многократной ошибки.Блок 18 управления (фиг. 2) состоит из двухвходового элемента И 34,двухвходового элемента ИЛИ 35, двух-,трехвходовых элементов ИЛИ 36 и 37и двухвходового элемента ИЛИ 38.Выход 14 блока 12 подключен к первому входу элемента ИЛИ 36, выход 15 - к второму входу элемента ИЛИ 36, первому входу элемента ИЛИ 37 и первому входу элемента ИЛИ 38, выход 16 - к первому входу элемента ИЛИ 35, выход 17 - к первому входу элемента И 34. Выход 19элемента ИЛИ 10 соединен с вторымвходом элемента ИЛИ 35 и вторым инверсным входом...
Ячейка памяти
Номер патента: 1140165
Опубликовано: 15.02.1985
Авторы: Гайворонский, Рогозов, Самойлов, Чернов
МПК: G11C 11/40
...второго и - р - и ключевого транзистора последующего каскада ячейки памяти, база и коллектор блакировочного и - р - и-транэистора подключены к соответствующим обьеди- у йенньи коллекторам первого и второго и - р - й ключевых транзисторов. 4На фиг. 1 приведена электрическая принципиальная схема ячейки памяти для четырехуровневого входного сигнала; на фиг. 2 - функциональная схема устройства, поясняющая принцип ее работьц на фиг, 3 - временная диаграмма работы устройства,Ячейка памяти (фиг. 1) содержит многоколлекторный и - р - и-транзистор 1, связан тактирующий многоколлекторный и - р - и-транзистор 2,и - р - и-транзисторы 3, 4 и 5 связи, первые ключевые многоколлекторные и - р - и-транэисторы 6-9, вторые ключевые и - р -...
Дешифратор для запоминающего устройства
Номер патента: 1140166
Опубликовано: 15.02.1985
Автор: Романов
МПК: G11C 8/10
Метки: дешифратор, запоминающего, устройства
...его сложность, обусловленная наличием источников напряжения и резисторов смещения, а также невозможность использования его в качестве предварительного дешифратора, например, при оконечном диодном дешифраторе.Цель изобретения - упрощение устройства.Поставленная цель достигается тем, что в дешифраторе для запоминающего устро 4 ства, содержащем матрицу ключей, каждый из которых выполнен на транзисторе, первые и вторые ключи и элементы согласования, каждый из 40 которых выполнен на трансформаторе, причем коллекторы транзисторов является выходами дешифратора, эмиттеры транзисторов каждой из строк матрицы соединены с выходом соответст вующего первого ключа, базы транзис" торов каждого из столбцов матрицы соединены с одним концом вторичной...
Запоминающее устройство его варианты
Номер патента: 1140167
Опубликовано: 15.02.1985
Автор: Тур
МПК: G11C 11/00
Метки: варианты, запоминающее
...емкости устройства.Цель достигается тем, что в запо 15минающее устройство, содержащееблок памяти и выходной .регистр, информационные входы которого соединены с соответствующими выходами блокапамяти, выходы выходного регистра20являются информационными выходамиустройства, а управляющий вход выходного регистра является управляющим входом устройства, дополнительно введены генератор кода "1" итриггер, причем выход генераторакода "1" соединен с установочнымвходом триггера, управляющий входкоторого соединен с управляющим входом выходного регистра,Согласно второму варианту в запоминающее устройство, содержащееблок памяти и выходной регистр, информационные входы которого соединены с соответствующими выходами блока памяти, выходы выходного...
Многоустойчивый элемент памяти
Номер патента: 1140168
Опубликовано: 15.02.1985
Автор: Останков
МПК: G11C 11/00
Метки: многоустойчивый, памяти, элемент
...элемента памяти эа счетвыполнения функций преобразования коОдов.Поставленная цель достигаетсятем, что в многоустойчивом элементепамяти, содержащем десять элементовИ-НЕ, причем выход 1-го элемента 45И-НЕ ( 1, 2, , 10) соединенс входами 6+4), (д+5) и (1.+6)-гоэлементов И-НЕ и является соответствующим выходом первой группы выходовмногоустойчивого элемента памяти, 5 Овыход -го элемента И-НЕ является(Зх)-м выходом второй группы выходов многоустойчивого элемента памяти.На чертеже схематически представлен многоустойчивый элемент памяти 55на десять состояний, позволяющий вкаждом состоянии формирователь два.различных кода состояния. 1682Многоустойчнвый элемент памяти содержит элементы ИНЕ 1-10, выходы 11-20 первой группы (коды с шагом Б=1 и...
Устройство для воспроизведения информации
Номер патента: 1140169
Опубликовано: 15.02.1985
МПК: G11C 11/02
Метки: воспроизведения, информации
...показанодин из возможных вариантов выполнения предложенного устройства для воспроизведения информации.Устройство содержит генератор 1,выход которого подключен к обмотке 2,размещенной в магнитных сердечниках 3,при этом генератор 1 выполнен в видеисточника когерентного оптическогоизлучения,а обмотка 2 - в виде световода,1 Устройство содержит также оптически поляризационный фильтр 4, подсоединенный оптическим входом к обмотке 2. Выход оптического поляризационного фильтра 4 соединен с оптическими входами первого и второго оптических затворов 5 и 6, подключенных электрическими входами к выходу формирователя 7 импульсов, выполненного в виде генератора периодической последовательности положительных и отрицательных импульсов. Выходы первого и...
Устройство для осаждения цилиндрических магнитных пленок на подложку
Номер патента: 1140170
Опубликовано: 15.02.1985
Авторы: Гогин, Пилексин, Пыхтина, Станина, Стяжкина, Шадрина
МПК: C25D 17/10, G11C 11/14
Метки: магнитных, осаждения, пленок, подложку, цилиндрических
...прикреплены две анионитовые мембраны 5 в форме прямоугольного параллелепипеда, предназначенные для разделения анодного и катодного пространств, внутри каждой анионитовой мембраны 5 равномерно по ее длине расположены группы платиновых анодов 6, выполненныхв виде штырей или плоской пластины. Концы анодов выведеньна крьпку аиодной коробки и заканчиваются клеммами 7 для подвода электрического тока извне.Устройство работает следующим образом.Перед началом рабдть технологической линии проволочную подложку 4 устанавливают в анодную коробку 1,затем в нее заливают электролит и сверху закрывают крышкой 2 с прикрепленными к ней анионитовыми мембранами,в которых установленыплоские аноды. Через отверстия в крышке электролит заливают также в...
Параллельный оптоэлектронный сдвигающий регистр
Номер патента: 1140171
Опубликовано: 15.02.1985
Автор: Свищ
МПК: G11C 11/42
Метки: оптоэлектронный, параллельный, регистр, сдвигающий
...триггера.На фиг. 1 представлена структурная схема предлагаемого сдвигающего регистра;.на фиг. 2 - структурная схема и конструктивное исполнение оптического триггера.1140зКаждый РазРяд регистра содержитпервый,1 и второй 2 оптические триггеры, расположенные друг над другомсо смещением. Над первыми и вторымитриггерами установлены соответственно первые 3 и вторые 4 светоделителисветовых потоков прямого 5 и обратного 6 сдвига. Над первыми 1 и подвторыми 2 триггерами установленысоответственно первый и второй отра- Ожатели 7 и 8 и третий и четвертыйотражатели 9 и 10, а над триггерами 1установлены светоделители 11 свето вого потока опроса. При этом первые3 и вторые 6 светоделители с отражателями 7 и 10 обеспечивают прямойсдвиг...
Логическое запоминающее устройство
Номер патента: 1140172
Опубликовано: 15.02.1985
Авторы: Волков, Иошин, Степанов, Шмаков
МПК: G11C 15/00
Метки: запоминающее, логическое
...синхроимпульсов. При этом на выходе триггера 53, соединенном с вторым входом элемента И-НЕ 55 и с входом данных триггера 54, в момент 45 прихода первого синхроимпульса в период времени 7 появляется единичный потенциал. На инверсном выходе триггера 54, подключенном к третьему входу элемента И-НЕ 55,появляется 50 нулевой потенциал в момент прихода второго в период времени 7 синхро 1 импульса. Таким образом, на выходе элемента И-НЕ 55, являющемся первым выходом формирователя, формируется 55 нулевой импульс длительностьюсоответствующий по времени первому в период временисинхроимпульсу,На прямом выходе триггера 54, являющемся вторым выходом формирователя,устанавливается единичный потенциалв момент прихода второго в...
Асинхронный регистр сдвига (его варианты)
Номер патента: 1140173
Опубликовано: 15.02.1985
Авторы: Варшавский, Мараховский, Розенблюм, Таубин, Цирлин
МПК: G11C 19/00
Метки: асинхронный, варианты, его, регистр, сдвига
...ячейки памяти. регистра являются его информационными выходами, а их первые управляющие входы объединены с вторьвси управляющими входами симметричньк цепочек последней ячейки памяти регистра и являются его управпяющиьЕ входами, второй вход второго элемента И-НЕ каждой цепоси является ее . первым управляющим входом, а выход - ее управляющим выходом и соединен с вторым входом третьего элемента И-НЕ, третий и четвертый входы которого являются соответственно, вторым и дополнительным управляющими входами цепочки, причем дополнитепьный управляющий вход к.ждой цепочки д-й ячей-., ки памяти соединен с управляющимвыходом соответствующей цепочки( + 2)-й ячейки памяти, при этом управляющие выходы обеих цепочек второй ячейки памяти регистра...
Регистр
Номер патента: 1140174
Опубликовано: 15.02.1985
Авторы: Афанасьев, Исаев, Козюминский, Мищенко
МПК: G11C 19/00
Метки: регистр
...и информационному входу 20. Вторые входыэлементов И 1 и 2 подключены к входу21 разряда, синхровход С КБ-триггера2 аз я а. 13 подключен к входу 9 р р дВходы 14 и 15 д-го разряда регистра служат для приема соответственно прямого х и инверсного х; значений, входного кода д-го разряда, входы 15 и 18 - для подключения в и-разрядном 55 регистре к прямым и инверсным выходам КБ-триггера 13 последующего (х+1) -го разряда, входы 16 и 19 - для подклю 4 4чеция в п-разрядном регистре к прямому и инверсному выходам КБ-триггера 13 предыдущего (1+1)-го разряда.Схема четырехразрядного регистра (фиг. 2) содержит схемы разрядов 34 -34 (34 - младший разряд, 344, - старший). Информационные входы 21, 18 и 15 -го разряда подключены соответственно к выходам...
Оптоэлектронный сдвигающий регистр
Номер патента: 1140175
Опубликовано: 15.02.1985
Авторы: Кожемяко, Красиленко, Лютворт, Маликов
МПК: G11C 19/30
Метки: оптоэлектронный, регистр, сдвигающий
...нулевого потенциала, а анод через резистор 15 соединен с первым последовательным входом 16 регистра, дополнительный задающий светодиод 17, катод которого соединен с шиной нулевого потенциала, а анод через дополнительный резистор 18 - с вторым последовательным входом 19 регистра, причем задающий светодиод 14 оптически связан с первым дополнительным 50 фотодиодом 4 первой разрядной ячейки 1, дополнительный задающий светодиод 17 оптически связан с вторым дополнительным фотодиодом 5 последней разрядной ячейки 1, светодиод 2 каж дой разрядной ячейки 1 оптически связан с первым дополнительным фотодиодом 4 последующей разрядной ячейки 75 41и с вторым дополнительным фото- диодом 5 предыдущей разрядной ячейки 1 за исключением светодиода 21 1...
Реверсивный регистр сдвига
Номер патента: 1140176
Опубликовано: 15.02.1985
МПК: G11C 19/00
Метки: реверсивный, регистр, сдвига
...первого дополнительного элемента И каждого разряда, кроме последнего, соединен с выходом второго дополнительного элемента ИЛИданного разряда, а второй вход второго дополнительного элемента И каждого разряда, кроме первого и последнего, соединен с выходом третьегодополнительного элемента ИЛИ данного разряда, второй вход второго дополнительного элемента И последнего разряда соединен с выходом второго дополнительного элемента ИЛИ данногоразряда, третьи входы первого и второго дополнительнык элементов И всехразрядов соответственно объединены и являются входами управления сдвигом вправо и сдвигом слево, а вторыевходы первого дополнительного элемента И последнего разряда и второго дополнительного элемента.И первого разряда объединены и...