G11C — Запоминающие устройства статического типа
Ассоциативное запоминающее устройство
Номер патента: 883972
Опубликовано: 23.11.1981
Авторы: Бикмухаметов, Кирьяшин, Матвеев, Тахаутдинова, Трусфус
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...входной признак у.второго триггера 25, а первые входы В процессе поискапроцессе поиска по принадлежностретьего 16, четвертого 17 и пятого 5 ти входного признакходного признака к заданным в18 элементов И - с первым выходом 29 устройстве отрезкам инфр кам информация из репервого триггера 24. Второй входпервого элемента И 14 подключенгрупп постук выходу первого элемента НЕ 11 и пает на входы 7-9 блоков анализако вторым входам третьего 16 и пято о групп 4. 1 и 4.2 порапоразрядно, начинаяго 18 элементов И, третий вход - ко со старших разрядо , Врших разрядов, каждом блокевторому входу четвертого 17 и третье- анализа групп 4. 1 т 4.2 при поступму входу пятого 18 элементов И и вхо- лении сигналов из . -ых разр. -ых разрядовду второго...
Регистр сдвига
Номер патента: 883973
Опубликовано: 23.11.1981
Авторы: Бычков, Пономарев, Фомичев
МПК: G11C 19/00
...7, соединенного с базой транзистора 1 черезтранзистор 26, поступает в базы тран-,зисторов 20 и 21. Транзисторы 20 и21 включаются и через собственные открытые коллекторы замыкают на шинунулевого потенциала заряды на узловых базовых емкостях предыдущего ипоследующего триггеров. Теперь при1 подаче импульса по шине 11, перекрывающего по времени с импульсом по шине 10, к транзисторам 3 и 1 поступают базовые токи через коллекторы тран.зистора 8. Однако, второй триггерразряда регистра не включится до техпор, пока присутствует тактовый импульс на шине 10. Отключение импульса от шины 10 приводит к обрыву цепидля стекания токов с баз последующегои предыдущего триггера через коллекторы транзисторов 20 и 21, так какони выклюцаются, что...
Аналоговое запоминающее устройство
Номер патента: 883974
Опубликовано: 23.11.1981
Авторы: Григорьев, Дудник, Сатаров, Сумин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...записи и считывания, которые определяются соответствующими командами по входу 16.По команде "Запись" по шине 16блок 7 через дешифратор 5 закрывает все каналы коммутаторов 8 и 9,переводит блок 6 памяти в режим записи и подключает к нему через коммутатор 10 дешифратор 1, Поступающиепо входу 15 сигналы в двоичном кодезаписываются в блок 6 памяти поадресам, выбираемым ЦВИ с помощьюдешифратора 4,По команде Считывание" по шине 16,подаваемой после каждого цикла записидвоичных сигналов, блок 7 управления переводит блок 6 памяти в режимсчитывания и подключает к нему черезкоммутатор 10 дешифратор 3. На выходедешифратора 3 периодически появляются коды всех адресов блока 6 оперативной памяти, число которых равночислу состояний счетчика 2,...
Запоминающее устройство с самоконтролем
Номер патента: 883975
Опубликовано: 23.11.1981
Авторы: Горбенко, Горшков, Николаев
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...обратного кода содержимого резервной ячейки на регистр 11. Содержимое регистров 10 и 11 подается на блок 14 контроля. В случае, если отказавших разрядов в ячейке нет, то регистр 20 и счетчик 17 разрядов остаются в "0" состоянии. При наличиии отказавших разрядов в соответствующие им разряды регистра 20 записывается "1", в счетчик 17 - количество отказавших разрядов, а в маркерный разряд резервной ячейки накопителя - "1". Далее осуществляется запись массива числа. Число поступает в регистр 9, и содер; жимое регистра 4 адреса через элементы ИЛИ 3 подаегся на вход накопителя 1. Обратный код из регистра 9 через элементы ИЛИ 13 записывается в ячейку накопителя 1, затем содержимое ячейки считывается на регистр 11 и осуществляется...
Запоминающее устройство с самоконтролем
Номер патента: 883976
Опубликовано: 23.11.1981
Автор: Палецкий
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...управления осуществляетуправление работой адресного регистра 1 и дешифратора 3, сигналом с выхода которого осуществляется адресация запрашиваемой ячейки накопителя 5,Содержимое ячейки накопителя посигналу с блока 12 управления черезрегистр 7 слова поступает на блок 8обнаружения и анализа неисправностейнакопителя, Затем с выхода регистраслова через блок 10 кодирования-декодирования, элемент ИЛИ 11 считанноесодержимое ячейки накопителя 5 перезаписывается в ту же ячейку накопителя и вновь считывается через регистр 7 слова на блок 8 обнаруженияи анализа неисправностей накопителя.В блоке 8 определяется в каких разрядах запрашиваемой ячейки накопителяимеет место отказ, определяется видотказа.Полученная информация первдаетсяна вход блока 9...
Устройство для выборки информации из блоков памяти
Номер патента: 886046
Опубликовано: 30.11.1981
Авторы: Золотаревский, Нэллин, Смирнов
МПК: G11C 7/00
Метки: блоков, выборки, информации, памяти
...послеатвательности, считываемой с дорожки магнитного диска, присутствует служеб-. ная информация, представляющая собой характерные кодовые комбинации. Например, в комбинации, называемой адресным маркером, отсутствует подряд синхроимпульсов, а информация на этом учась ке представлена единицами (импульсами данных). Адресный маркер является единственной комбинацией, в которой могут отсутствовать СИ. В комбинации, называемой пробелом, идут подряд п нулей (отсутствие импульсов данных). При этом должно выполняться условие в ) о+1, Указанные комбинации повторяются в каждой из записей, расположенных на дорожке магнитного дискаУстройство использует ,для выборки импульсов данных и СИ указанные кодовые комбинации.Устройство работает следующим...
Устройство для записи информации в оперативную память
Номер патента: 886047
Опубликовано: 30.11.1981
Авторы: Акимова, Гладков, Горощенко, Рябов, Чудинов
МПК: G11C 7/10
Метки: записи, информации, оперативную, память
...трафареты с различными видами координатных сеток, Координатное пож планшета 2 позволяет й формировать любой байт, устанавливать различные режимы работы сопряженнного устройства. Координатные сетки некоторых сменных трафаретов имеют зону типов решаемых задач и зоны ввода кода различных параметров и чисел в регис ры 7. Датчик 3 кодов посждовательно воспринимает сигналь с поверхности планшета 2. Преобразователь 4 кодовпредназначен для преобразования после довательного комбинированного кода, поотупающего от датчика 3 кодов, в паралдельный двоичный код координат Х и У.1 енаратор 5 одиночных импульсов предназначен для формирования в момент нажатия кнопки ввода одиночных сигналов поступивших посждовательно в различные це 1 щ; например,...
Шифратор
Номер патента: 886048
Опубликовано: 30.11.1981
Авторы: Жеребцов, Калнин, Мялик, Рыжов
МПК: G11C 11/06
Метки: шифратор
...ивыходными сигналами открывают элементы7-8 считывания, При подаче сигнала нашину Разрешение считывания 24 онпроходит через эжмент 7 считывания ипоступает на формирователь 10 входныхсигналов. Выходной сигнал с формировай теля 10 подается на дешифратор 13 ина формирователь 14 сигналов сброса.На дешифраторе 13 сигнал превршпаетсяв код адреса ячейки 4 памяти и поступает с выхода дещифратора на выход шифд 5 ратора.Сигнал с выхода формирователя 14сигналов сброса попадает на вход ячейки 4 памяги и устанавливает ее в состояние О.Сигнал считывания с шины "Разрешетние считывания 24 через элементы,8 и 9 считьаания не проходит, так какони закрыты запрещающим сигналом, поступающим на один иэ их входов.35После установки в О" ячейки 4 памяти элемент 8...
Запоминающее устройство
Номер патента: 886049
Опубликовано: 30.11.1981
Авторы: Завадский, Заика, Корнейчук, Меженый, Самофалов, Тарасенко
МПК: G11C 11/22
Метки: запоминающее
...с входной шиной 3. Параллельно электроду 2 возбуждения и на расстояниях 1 Х от него нанесены выхощтые эжктроды 4, связанные с выхошыми шинами 5 (где=1, 2, 3, К), -длина волны механической деформации, распространяющейся в обьеме пластины 1; К- основание системы счисления). На противоположную сторону пластины 1 нанесен общий электрод 6, соединенный с шиной 7 нулевого потенциала. Поляризация сегнетоэлектрического материала между электродом 2 возбуждения. выходными электродами 4 и общим электродом 6 создается приложением эжктрического напряжения к этим электродам и в процессе эксплуатации не изменяется. Коли- чествовыходных шин 5 соответствует разрядности 1 хранимого в запоминающем устройстве числа, а цифра в каждом разряде определяется...
Носитель информации для оптического запоминающего устройства
Номер патента: 886050
Опубликовано: 30.11.1981
МПК: G11C 13/04
Метки: запоминающего, информации, носитель, оптического, устройства
...полиметилакрилат, поливинилаце тат.На чертеже показан носитель информации, разрез,Носитель содержит стеклянные подложки 1, регистрирующие слои 2, кольцевую прокладку 3 и защитный слой 4.При записи информации основнаячасть излучения поглошается в тонкомрегистрирующем слое 2 и происходитего локальное расплавление, частичнорасплавляется также и материал защитного слоя 4, расположенного в промежутке между подложками 1. За счетсил поверхностного натяжения и силвязкого трения происходит частичноевытеснение материала регистрирующегослоя из зоны облучения и заполнения еематериалом защитного слоя, расположенного между подложками, что приводит кизменению коэффициента отражения в 4месте записи, но вместе с тем сохраняетцелостность...
Ассоциативная запоминающая матрица
Номер патента: 886051
Опубликовано: 30.11.1981
МПК: G11C 15/00
Метки: ассоциативная, запоминающая, матрица
...записи по строке и шины 10 результата.Первые входы элементов И-НЕ 3 и 4 и выход элемента И-НЕ 5, принадлежащих одной строке матрицы, подключены к соответствующим шинам 9 и 10.Вторые входы элементов И-НЕ 3 и 4,.принадлежащих одному столбцу матрицы, подключены к соответствующей шине 8, Вход элемента НЕ 6 подключен к третьему входу одноименного элемента И-НЕ 3 и второму входу одноименного элемента И-НЕ 5;а выход - к третьему входу одноименного элемента И-НЕ 4. Входы элемента НЕ 6, принадлежащих одному столбцу матрицы, соединены с соответствующе шиной 7. Шины 7 и 8 соединены с в дным блоком 11, а шины 9 и 10 - с блоком 12 управления.Устройство работает следующим образом.Входной блок 11, в соответствии с микрокомандой, формирует...
Логическое запоминающее устройство
Номер патента: 886052
Опубликовано: 30.11.1981
Авторы: Барашенков, Нестерук, Потапов, Теницкий
МПК: G11C 15/00
Метки: запоминающее, логическое
..."Запрет" 18 и вспомогательных разрядных элементов И 32 подключены к выходам разрядных элементов ИЛИ 33, а выходы 1-х раз86052 4реключателей 51 соединены с шиной 52управления, а второй вход и выходкаждого 1-го (1= Г,п ) переключателяподключены соответственно к выходам1-го разряда регистра 38 регенерациии к запрещающему входу разрядных элементов "Запрет" 18. Первые входыдополнительных двухвходовых переключателей 53 соединены с шиной 54 уп равления, а второй вход и выход каждого 1-го (=1,п) переключателя под ключены соответственно к выходам1-го разряда регистра 38 регенерациии к разрядным входам регистра 31 15 слова. Обозначим значение 1-го разрядадвоичного кода, хранящегося в числовой линейке, Ч, значение сигнала в за 1-й разрядной цепи...
Полупроводниковое постоянное запоминающее устройство
Номер патента: 886053
Опубликовано: 30.11.1981
МПК: G11C 11/40, G11C 16/00
Метки: запоминающее, полупроводниковое, постоянное
...БазыФмногоэмиттерных транзисторов 3 дешифратора 4 соединены с соответствующими базами многоэмиттерных транзисторов 7 накопителя 8 и одним концом соответствующих нагрузочных элементов 9, выполненных на резисторах, другие концы которых подключены к шине нулевого потенциала и к коллекторам многоэмиттерных транзисторов 7 накопителя 8, Одноименные эмиттеры многоэмиттерных транзисторов 7 накопителя 8 объединены с сответствующими концами резисторов третьего блока 10 сопряжения и имеют внешние выводы. Одни концы резисторов блоков 5,6 и 10 сопряжения подключены к вы" ходу источника 11 питания.В предлагаемом устройстве дешифратор 4 построен на многоэмиттерных транзисторах 3, где цепь коллектора разомкнута 1,коллектор многоэмиттерных...
Полупроводниковое постоянное запоминающее устройство
Номер патента: 886054
Опубликовано: 30.11.1981
МПК: G11C 11/40, G11C 16/00
Метки: запоминающее, полупроводниковое, постоянное
...которого подсоединены к выходам адресного формирователя третьей группы, входы которых подключены к выходам второго дешифатора,вход ключа подсоединен к четвертомувыходу рагистра адреса, а выходы ключа подсоединены к соответствующим выходам выходного, блока.На чертеже представлена электрическая схема предлагаемого устройства,Полупроводниковое постоянное запоминающее устройство содержит накопитель , 1, выходы которого соединены со входами выходного блока 2, регистр 3 ад- реса, пер,вые и вторые выходы которогосоединены со входами первого 4 и вто.рого 5 дешираторов, причем выходыпервого дешифратора 4 подключены к соответствующим входам адресных формирователей первой группы 6, выходы которых соединены с первыми входамитретьего дешифратора 7,...
Программируемое постоянное запоминающее устройство
Номер патента: 886055
Опубликовано: 30.11.1981
Авторы: Глушков, Деркач, Медведев, Мержвинский
МПК: G11C 17/00
Метки: запоминающее, постоянное, программируемое
...1 Ф 15 ЗФ 23 7 88 щую шину 14 и, таким образом, допол-нительно снизить мощность, рассеиваемую на каждом блоке 7 зиписи-считьвания, а также обеспечить минимальное шунтирование цепи записи элемента памяти накопителя 1 другими управляющими лелями.Пример конкретной реализации устройства применительно к требованиям биполярной технологии показан на электрической схеме, изображенной на фиг. 3. Устройство содержит накопитель, включающий элемент памяти ЭП, развязьвающий диод Д 1; разрядный диод Д 2; первый управляющий ключ К 2, Т 1; элементы, задающие режим считывания, В 1, ДЗ; элемент разряда шин накопителя - диод Д 5; резистор В 4; входной усилитель; элемент защиты Дб; элемент выходного усилителя, совмещенный с элементом сдвига уровней...
Аналоговое запоминающее устройство
Номер патента: 886056
Опубликовано: 30.11.1981
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...и четвертого ключа выгодно отличает предлагаемое устройство от известного более высоким быстродейст" вием и точностью. При этом напряжения погрешности прохождения импульса уп. равления Ь Ци Ь О в отличие от известного вычитаются и при идентичных ключах 1 и 4 будут в значительной степени компенсированы. Напряжение погрешностей, вызванных напряжениями смещения усилителей 5 и 6, делятся на коэффициент усиления усилителя 6.Поскольку тель 7 постоянно подсоединен к ду устройства, то Аналоговое запоминающее устройство, содержащее первый усилитель, выход которого соединен с основным накопительным элементом, например с одной обкладкой конденсатора, второй усилитель, первый вход которого соединен с другой обкладкой основного конденсатора и...
Частотно-импульсное запоминающее устройство
Номер патента: 886057
Опубликовано: 30.11.1981
Автор: Яцкевич
МПК: G11C 27/00
Метки: запоминающее, частотно-импульсное
...вход блока 5 анализа импульс не поступает, то с выхода блока 5 анализа на вход накопителя 9 выдается импульс,. при этом на выходе накопителя 9 появляется сигнал, который поступает на вход элемента 8 задержки(этот вход является управляющим) и изменяет его время задержки, Если при поступлении следующего импульса на второй вход блока 5 анализа на его первый вход импульс не поступает, то с выхода блока 5 анализа на вход накопителя 9 поступает следующий импульс, который меняет величину сигнала на выходе накопителя 9, а этот сигнал в свою очередь, изменяет время задержки элемента 8 задержки. Это изменение происходит до тех пор, пока не произойдет совпадения во времени передних фронтов импульсов,поступающих на первый и второй входы блока 5...
Устройство для контроля многоканальных блоков памяти
Номер патента: 886058
Опубликовано: 30.11.1981
Авторы: Алешко, Горячев, Цапулин
МПК: G11C 29/00
Метки: блоков, многоканальных, памяти
...Входы генератора 2псевдослучайных сигналов соединены свыходами регистров 3 группы,. входыкоторых соединены с выходами исполни,тельного блока 4. Выходы генератора 2псевдослучайных сигналов подключены кдругим входам схемы 1 сравнения и являются выходами устройства. Генератор 2 псевдослучайных сигналов выполнен на регистрах максимальной последовательности;Устройство работает следующим образом.Перед началом режима записи в гене-ратор 2 псевдослучайных сигналов заносится начальная комбинация информа"ции записи и одновременно она запоминается в регистрах 3 группы. Генератор 2 псевдослучайных сигналов повто- зоряет генерируемую информацию черезчисло циклов, определяемое внутренними обратными связями, а при условииодинаковой начальной комбинации...
Устройство для контроля блоков постоянной памяти
Номер патента: 886059
Опубликовано: 30.11.1981
Авторы: Бабаев, Бакакин, Ермаков, Исаев
МПК: G11C 29/00
Метки: блоков, памяти, постоянной
...сигналов, с ЗОвыходом накопители 4 и седьмым входомблока 3 управления. Выход распределителя 8 сигналов подключен ко второмувхоцу схемы 9 сравнения. Одни из входов генераторов токовых импульсов 3% группы 5 соединены со вторым выходомпервого блока 6 местного управлении,цругие входы - со вторым выхоцом формирователя 2 адресных сигналов, а выхоцыс одними из вхоцов индуктивных цатчиков 40 группы 10, другие входы которой под-ключены к выходу второго блока 11 местного управления, Первый и второй входывторого блока 11 местного управлениисоединены соответственно с третьим вы ходом формирователя 2 адресных сигналов и с восьмым выходом блока 3 управления. Выходы индуктивных датчиковгруппы 10 подключены ко входам формирователя 12...
Устройство для прошивки запоминающих матриц на ферритовых сердечниках
Номер патента: 888200
Опубликовано: 07.12.1981
Авторы: Гецевичюс, Судинтас, Федаравичюс
МПК: G11C 5/12
Метки: запоминающих, матриц, прошивки, сердечниках, ферритовых
...фиг. 1 представлен общий вид предлагаемого устройства; на фиг.2 общий вид конусообразной катушки. 25 30 З 5 40 45 50 55 4УстРойство содержит каретку 1, двигатель 2, редуктор 3, валики конусообразные катушки 5, узел направляющих каналов 6, привод 7 перемещения каретки , направляющие корпуса 8, корпус 9, редуктор 10, неподвижные трубки 11, перегородки 12, направляющие каналы 13, прорези 14, рамки для прижима прошивочного провода 15, прошивочный провод 16, кольца 17 прижима, металлические втулки 18, магнитный механизм 19, пружины 20 возврата, прошиваемая матрица 21, направляющие для прошивочного провода 22.Устройство работает следующим образом.Перед прошивкой катушки 5 с намотанным на них проводом 16 крепятся на валиках 4. При этом провода...
Устройство для записи информации в матричные накопители на ферритовых сердечниках
Номер патента: 888201
Опубликовано: 07.12.1981
МПК: G11C 7/00
Метки: записи, информации, матричные, накопители, сердечниках, ферритовых
...и соединены с выходом разрядного токового ключа 9, Аноды диодов 6 соединены с резисторами 1 О, вторые концы которых соединены с шиной нулевого потенциала. Вход разрядного токового ключа 9 соединен с выходом элемента управления 11. Начала и концы обмоток 4 и 5 соединены с элементами 12и 13 съема сигнала. Концы обмоток 4 и 5 соединены с анодами ограничительных диодов 14, последовательно с которыми включены диоды 15. Катоды диодов 15 соединены с шиной нулевого потенциала. Концы вторичных обмоток трансформаторов 2 объединены и соединены с шиной нулевого потенциала.Устройство работает следующим образом.В режиме записи информации на каждый элемент управления 11 (например, триггер) подается двоичный код "0" или "1", в соответствии с...
Буферное запоминающее устройство
Номер патента: 888202
Опубликовано: 07.12.1981
МПК: G11C 19/00
Метки: буферное, запоминающее
...элемента И второй группы 4. При этом обеспечивается проходжение считанной из накопителя 1 информации в накопители 2. Накопители 2 последовательно опрашиваются сигналами разрешения считывания, поступающими поочередно на шины 13. При наличии в промежуточном накопителе информации производится ее вывод на шину 14. Заполнение промежуточных накопителей контролируется формирователями 8, выходы которых подключены к входам элемента И - НЕ 9. При заполнении накопителей 2 на выходе элемента И-НЕ 9 формируется сигнал, запрещающий поступление сигналов опроса с шины 12 на вход опроса основного накопителя через элемент И 5.При заполнении одного или нескольких дополнительных накопителей 2, но не всех, опрос основного накопителя продолжается, При этом...
Запоминающее устройство с автономным контролем
Номер патента: 888203
Опубликовано: 07.12.1981
Авторы: Бородин, Егорова, Огнев, Столяров
МПК: G11C 11/00
Метки: автономным, запоминающее, контролем
.... В данной подматрице Н может содержаться до двенадцати единиц или нулей. Значит общее количество возможных вариантов построения матриц 2" = 4096. Отбрасывая варианты с полностью единичными строками, полностью нулевыми колонками и строками, получим количество вариантов- -1600, Количество вариантов остается все еще значительным. Необходимо теперь отобрать наиболее рациональные,. Будем исходить из следующих критериев:минимальное количество единиц в матрице Н, что приведет к уменьшению количества входов формирователей 4.1, 4.2 и 4.3, а следовательно, к уменьшению аппаратурных и временных затрат,минимальное количество элементов первой группы И 3, что приведет к уменьшению аппаратурных затрат, Анализ показал, что таких равноценных вариантов...
Запоминающее устройство
Номер патента: 888204
Опубликовано: 07.12.1981
МПК: G11C 11/00
Метки: запоминающее
...входами ЗУ.)На чертеже представлена функциональная схема предложенного ЗУ.На чертеже обозначены основные 1.1 - 1,п ЗУ.ЗУ содержит основные регистры 4. 1 и 4.2, дополнительные регистры 5, группы 6.1, 6.2 и 7 соответственно основных 8. 1 и дополнительных 8.2 элементов И, группы 9 элементов ИЛИНЕ 10.Выходы основных элементов И 8.1 групп 6.1 и,6.2 являются выходами 3 ЗУ, Выходы основных регистров 4. 1 и 42 соединены с первцми входами основных элементов И 8.1 групп 6.1 и 6.2 соответственно. Вторые входы основных элементов И 8.1 одной из групп 6.1 являются соответственно основными входами 1 ЗУ. Выходы доЛолнительйых элементов И 8.2 групп 7 соединены с соответствующими выходами 3 ЗУ, Выходы дополнительных регистров 5 подключены к первым...
Запоминающее устройство с защитой информации при отключении питания
Номер патента: 888205
Опубликовано: 07.12.1981
Авторы: Бурик, Кис, Псарев, Тищенко
МПК: G11C 11/00
Метки: запоминающее, защитой, информации, отключении, питания
...2 не подается, науправляющей шине 8 сигнал отсутствует, элементы И 5 и 6 и элементы ИЛИ 7закрыты, питание на триггеры 4 иблоки памяти 1 не подается. 20 25 Зо З 5 40 45 50 55 4Для работы устройства в режиме приема и выдачи информации с источника питания 2 подается питание, элементы ИЛИ 7 открываются, и питание поступает на блоки памяти 1.охранение информации осуществляется в нескольких режимах.В режиме кратковременного хранения информации перед снятием питания источника, питания 2 в блоки памяти 1 записывается информация, подлежащая хранению, на шину 8 подается сигнал, открывающий элементы И 6.На адресные входы 9 устройства подается такой код, который устанавливает триггеры 4 в единичное состояние,При этом элементы И 5 открываютсяи...
Усилитель считывания для интегрального запоминающего устройства
Номер патента: 888206
Опубликовано: 07.12.1981
МПК: G11C 11/40
Метки: запоминающего, интегрального, считывания, усилитель, устройства
...зарядки сигнальной шины 6, сигнальную шину 7, первый 8 и второй 9усилительные транзисторы, третий 10и четвертый 11 нагрузочные транзисторы, шину 12 питания и транзистор 13смещения, входы 14 и 15 и выход 16усилителя, Транзисторы 8 и 9 имеютобщий исток и соединены по триггерной схеме, а их стоки подключены соответственно к шине 7 и к выходу 16 усилителя. Истоки нагрузочных транзисторов 1 и 2 соединены соответственно с выходом 16 усилителя и шиной 7. Стоки и затвор транзистора 1 подключены к шине 12Затвор транзистора 2 является одним иэ входов усилителя 15. Затвор транзистора 13, стоки транзисторов 1 О, 11 и сток транзисторапредварительной зарядки шины 6 соединены с шиной 12. Затворы транзисторов 1 О и 11 подключены к истоку транзистора 10...
Элемент памяти
Номер патента: 888207
Опубликовано: 07.12.1981
Авторы: Бондарев, Иванов, Петров, Прушинский, Филиппов
МПК: G11C 11/40
...3Анод диода 4 подключен к эмиттерутранзистора записи и к шине 6 записи.Элемент памяти работает в трех режимах: хранения, считывания и записи информации,В режиме хранения между шинами 2и 5 устанавливают напряжение достаточное для поддержания бистабильногосостояния тиристора 1, Величина тока 1 охранения, протекающего через включенный тиристор, выбирается минимальнодопустимой (1-3 мкА), Если тиристорвключен (логический "0"), то по цепи. шина 2 - тиристор 1 - шина 5 протекает ток хранения, а транзистор 3и диод 4 закрыты.В режиме считывания повышается потенциал (относительно режима, хране,ния) одновременно на шинах 2 и 6.Если транзистор находился во включен-.ном состоянии, то повышается потенциал на шине 5. Если в режиме хранения тиристор был...
Аналоговое запоминающее устройство
Номер патента: 888208
Опубликовано: 07.12.1981
Автор: Осипов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...напряжения, дополнительныеключи 13,1-13.п, инвертирующие входы 14.1-14.п и неинвертирующие входы 5.1-15.п усилителя 1. Каждая изячеек 11.1-11.п выполнена на конденсаторах 16.1-16.п и ключах 17.1-17.п.Устройство функционирует следующимобразом.В процессе записи мгновенных значений входного напряжения ключ 3 замкнут, а ключ, 4 разомкнут. При замкнутом ключе 17.1 первой ячейки 1 1.1происходит заряд конденсатора 16.1с выхода усилителя 1, охваченногообратной связью по первому инвертирующему входу 14.1. В момент с напряжение, соответствующее первому от-.счету входного сигнала, фиксируется путем размыкания ключа 17.1 первой ячейки 11,1. Одновременно в момент замыкается ключ 17.2 ячейки 11.2, который далее размыкается в моментфиксируя...
Аналоговое запоминающее устройство
Номер патента: 888209
Опубликовано: 07.12.1981
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...на формирователь 2, где формируется в последовательность импульсов, приведенных к логическим уровням. За калиброванное время счета, на которое блок 3 открывает элемент И 5, импульсы с формирователя 2 заполняют двоичный счетчик 8.бЧ Щ СЧ 1где АСч - число импульсов в счетчике 1Г - частота радиосигнала;ТСЧ - время счета.Число, набранное в счетчике 8 за время счета-мера входной частоты радиосигнала, подается на разрядные входы регистра 10, Огибающая радиосигнала с детектора 1 подается на элемент 4. Бсли уровень радиосигнала достаточен для его дальнейшей об; работки, то на выходе элемента 4- низкий уровень напряжения, если мал, то высокий уровеньПо окончании времени счета сигнал с первого выхода блока 3 через элемент И поступает на...
Аналоговое запоминающее устройство
Номер патента: 888210
Опубликовано: 07.12.1981
Авторы: Бражников, Задорожный, Хомутов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...интегратора, второй и третий входы блока сравнения соедине(ны с шинами опорного напряжения. 0ностных входных токов усилителей 16и 17 интеграторов 1 и 2,Таким образом, в предлагаемомустройстве напряжение утечки От конденсатора 14 по входной цепи усилителя,16 практически сводится к нулю:Ь 1" "9 так как Р="ЬК 1:0,где, 1 - входные токи по перД 1вому и второму входамусилителя 1 б,с . - емкость конденсатора 14,С - время хранения запомненного напряжения.Формула изобретения 40На чертеже представлена функциональная схема предлагаемого устройства.Устройство содержит основной 1 и дополнительный 2 интеграторы, накопительные элементы, например конденсаторы 3 и 4 ; контакты реле 5 и 6, 25 блок 7 сравнения, обмотку реле 8, шину нулевого...