G11C — Запоминающие устройства статического типа
Многоканальное запоминающее устройство
Номер патента: 1228147
Опубликовано: 30.04.1986
Авторы: Беккер, Киселев, Маслов, Соломатин
МПК: G11C 15/00
Метки: запоминающее, многоканальное
...включено или "Декорреляционное преобразование выключено", т.е. в состояния "Включено" или "Выключено". В состояние "Включено" декоррелятор 3, переводится в том случае, когда записываемая информация предназначена для использования только в данном -ом канале (процессы не показаны ) или только 1.-м процессом, В состояние "Выключено" декоррелятор 3, переводится в том случае, когда записывается информация предназначена для обмена между каналами (или между процессорами).Декоррелятор 3; в состоянии "Включено" псевдослучайно преобразовывает набор сигналов, поступающих с выходов декоррелятора 2; в новый набор, так что оба набора являются 5 10 15 20 25 30 35 40 45 некоррелированными. Декорреляторы 31, входящие в состав разных каналов,...
Аналоговое запоминающее устройство
Номер патента: 1228148
Опубликовано: 30.04.1986
Авторы: Александров, Дубасов, Кренделев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...входное напряжение устройства за счет охвата интегратора 3 глубокой отрицательной обратной связью через операционный усилитель 1. При этом в установившемся режиме, когда ЗО напряжение на выходе инвертирующего интегратора 3 близко к напряжению на входе устройства, а напряжение на выходе операционного усилителя 1 близко к нулю, диоды 6 и 7 закрыты, посколь- З 5 ку у соединенных последовательно с этими диодами транзисторов 9 и 8 напряжение между базой и эмиттером близко к нулю, В результате в режиме выборки диоды 6, 7 и транзисторы 40 9, 8 не проводят ток и не влияют на .точность устройства. При переходе устройства в режим хранения ключ 2 размыкается и на интеграторе 3 запоминается входное напряжение устройст ва в момент размыкания ключа 2....
Способ управления продвижением магнитных доменов и устройство для его осуществления
Номер патента: 1229823
Опубликовано: 07.05.1986
Авторы: Ольховский, Паринов, Сондаевский
МПК: G11C 11/14
Метки: доменов, магнитных, продвижением
...вблизи пленки 1,1 Устройство для создания управляющего магнитного поля может содержать (фиг. 2) дополнительные последовательно соединенные генератор 6, щелевую линию 7 передачи и фазовращатель 8 отражательного типа, причем основная и дополнительная щелевые линии передачи развернуты одна относительно другой на 90.Первое устройство (фиг. 1) может быть применено в ЗУ на магнитных носителях информации, например ЦМД, вертикальных блоковских линиях, уп-. равляемых с помощью сканирующего магнитного поля,10. Второе устройство (фиг. 2) можно применять в ЗУ для управления отдельными ЦИД или потоками, в частностипо траекториям, образованным доменопродвигающими структурами (ферромагнитными, ионно-имплантированными и др.) посредством...
Устройство для измерения апертурной неопределенности аналого-цифровых преобразователей
Номер патента: 1229824
Опубликовано: 07.05.1986
Авторы: Белов, Марцинкявичус, Шляхтин, Ямный
МПК: G01R 29/00, G11C 27/00
Метки: аналого-цифровых, апертурной, неопределенности, преобразователей
...значение кода, увеличивая тем самым задержку прихода импульса на стробирующий вход АЦП 1 поотношению к началу линейно нарастающего фронта импульса, подаваемогона информационный вход АЦП 1 с выхода генератора 2 импульсов. Задержкуприхода стробирующего импульса увеличивают на один, квант через фиксированные интервалы времени до тех пор,пока не произойдет хотя бы одногосрабатывания блока 9 сравнения вданном интервале времени, При длительности фиксированного интервала,значительно большей периода следования импульсов на выходе генератора 2,величина напряжения на информационном входе исследуемого АЦП 1 близка,но меньше, чем требуемый уровень .квантования АЦП, при котором необходимо измерить его апертурную неопределенность,...
Аналоговое запоминающее устройство
Номер патента: 1229825
Опубликовано: 07.05.1986
Авторы: Глыбовский, Телегина, Федосеев, Чулков
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...выходнымнапряжением устройства уровня входного напряжения компаратор 7 срабатывает, при этом на его прямом выходеустанавливается логический "О", ана инверсном - логическая "1".По положительному фронту импульсана инверсном выходе компаратора врегистре сдвига 9 происходит сдвигинформацииф в младший разряд. записываемся логический "О", так как егоинформационный вход подключен к уровню логического "О" (нулевому потен циалу), а во втором и третьем разрядах сохраняется логическая "1". Это обуславливает включение двух генераторов 3 тока разряда, соединенных с сохранившими единичное содержание разрядами регистра 9 сдвига. Суммарный ток разряда в К раз меньше суммарного тока заряда на первом этапе. Переключение с режима заряда на режим разряда...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1229826
Опубликовано: 07.05.1986
Автор: Гринштейн
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...синхросигнала генератора 12 (состояние счетчика изменяется по переднему фронту синхроимпульса). В течение первых четырех тактов осуществляется операция "Чтение", в течение вторых - "Запись". Внутрь каждой четырехтактной операции вложен двухтактный сигнал РВ (обеспечивается сум- Гматором 4 по модулю два), который принимает активный уровень при неизменных остальных сигналах, поданных на блок 1 оперативной памяти (тем самым достигается корректная временная диаграмма). Проход адресного пространства осуществляется при неизменных входных данных, после чего они изменяются и начинается новый проход и т,д.Подобная последовательность операций характерна для теста "Марш" при полном переборе входных данных. Поскольку при подаче питания ячейки...
Устройство для исправления ошибок в системах хранения и передачи информации в кодовой комбинации
Номер патента: 1231503
Опубликовано: 15.05.1986
Автор: Поваляев
МПК: G06F 11/08, G11C 29/00
Метки: информации, исправления, кодовой, комбинации, ошибок, передачи, системах, хранения
...два группы 10 откорректированная информация по сигналу с входа 26 выдачи информации устройства записывается на выходной регистр 16, с выходов которого поступает на выходную шину чтения устройства. 15 озют на входы сумматоров по моДулю два группы 29, на выходах которого формируются семиразрядный код синдрома для контрольных разрядов, участвующий в контроле скорректированной информации, и восемь контроль- ных разрядов, не участвующих в контроле откорректированной информации.Семиразрядный код синдрома с выходов соответствующих сумматоров по модулю группы 29 поступает на входы элемента ИЛИ 32, блока 23 анализа ошибок. Ненулевое значение семи- разрядного кода синдрома говорит о неправильной коррекции и в этом случае сигнал ошибки с...
Управляющий регистр для буферного запоминающего устройства
Номер патента: 1231536
Опубликовано: 15.05.1986
Авторы: Вешняков, Гавриленко, Коваль, Сивай
МПК: G11C 19/34
Метки: буферного, запоминающего, регистр, управляющий, устройства
...емкости происходит в течение короткой паузы между импульсами фаэ и затем в течение короткого 40 отрезка времени, пока через транзисторы 9 и 10 не разрядятся узлы затворов 11 и 12,В режиме хранения выходы 16 находятся в высокоимпедансном состоя нии под низким потенциалом, который активно не поддерживается, а обеспечивается токами утечки на подложку.При считывании из буферного ЗУ по управляющему регистру справа начлево продвигается маркерныи О и соответственно по выходам 16 пробегает справа налево импульс, продвигающий слова по ЗУ. При каждом считывании весь массив слов в ЗУ сдви гается на одну позицию к выходу. На временных диаграммах и, к показаны импульсы на выходах 16 и 16, при первый триггер установлен в "О". По Ф 3-го такта на...
Аналоговое запоминающее устройство
Номер патента: 1231537
Опубликовано: 15.05.1986
Автор: Рохтла
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...на вход ключа 4 537 2(ключ 4 замыкается), и к сигналу на конденсаторе 2 добавляется положительный потенциал й 11, (фиг. За). Если напряжение на конденсаторе 2 за временной интервал, пропорциональный запоминаемому сигналу, увеличивается (фиг. Зв), то преобразователь 5 вьдает непосредственно до начала следующего временного интервала нормированный импульс (фиг. Зб), который подается на вход ключа 4 (ключ 4 замыкается), и к сигналу на конденсаторе 2 добавляется отрицательный потенциал 611 (фиг. Зг). Если напряжение на конденсаторе 2 за временной интервал, пропорциональный запоминаемому сигналу, остается неизменным, то к напряжению на конденсаторе 2 потенциал не добавляется.Технико-экономическая эффективность изобретения заключается в...
Устройство для контроля многоканальных магнитных накопителей
Номер патента: 1231538
Опубликовано: 15.05.1986
МПК: G11C 29/00
Метки: магнитных, многоканальных, накопителей
...Таким образом, в режиме воспроизведения начальная комбинация для занесения в генератор 3 выделяется из информации, поступающей из накопите. ля 2В блоке 7 опорный импульс с вы-.хода четвертого элемента И 16 проходит через первый элемент ИЛИ 17 на входы триггера 12. Триггер 12 переключается в единичное состояние, разрешая прохождение серии импульсов синхронизации с входа 21 блока 7 через второй элемент И 14 блока 7 на управляющий вход генератора 3 и через третий элемент И 15 на управляю щий вход блока 4. 20 Формула изобретения 50 1. Устройство для контроля много канальных магнитных накопителей, содержащее генератор псевдослучайных сигналов, регистр начального кода и 55 ,блоксравнения, одни из входов которо го являются информационными...
Устройство для контроля блоков памяти
Номер патента: 1231539
Опубликовано: 15.05.1986
Авторы: Букатин, Фетюкова, Яблонский, Ялин
МПК: G11C 29/00
...входы 7 устройства. На адресные входы о устройства подается адрес, по которому осуществляется запись данных, поступающих на информационные входы 7 устройства. На входы 9 записи устройства подаются импульсы записи в незамаскированные разряды. Таким образом, все замаскированные разряды записанного в блок 1 памяти слова сохраняют свое предыдущее состояние. Для этого в 1 регистре 4 по импульсу на первом управляющем входе 10 устройства запоминается состояние входов 9 записи устройства. По окончании импульсов записи на входах 9 записи устройства блок памяти 1 переходит в режим чтения только что записанной информации и на выходах 11 устройства устанавливается состояние той области памяти, адрес которой подается на адресные входы 8. ности...
Устройство для контроля оперативной памяти
Номер патента: 1231540
Опубликовано: 15.05.1986
МПК: G11C 29/00
Метки: оперативной, памяти
...10, элементов 1 Е 1 т-триггер 23.Генератор 2 (Фиг.5) состоит изрегистра 24 сдвига и сумматора 25по модулю два.Предлагаемое устройства рабгаетследующим образом.При нажатии кнопки 1(5 Пу(к :,а11инверсном выходе триггера 8 а(тамг.руется сигнал начальной устянан,переводящий все элемента( устройс.:вав исходное состояние, Однавремен анизкий потенциал с цругаго В 1 коцо 1триггера запрещает прохождение:и-.пульсов с генераторачерез элементИ 13 на вход счетчика 10, Послеотпускания кнопки 1(5 "Пуск" си;таяначальной установки снимяется и уст"ройстна начинает работу, Счетчик 10и элементы 11 и 11 вырабатьтваоцимпульсы синхронизации. "срзвнет.,и,:(, Эт,т, , г3 1231 Формула из обре тения1. Устройство для контроля оперативной памяти,...
Динамическое оперативное запоминающее устройство
Номер патента: 1233213
Опубликовано: 23.05.1986
Автор: Кудреватых
МПК: G11C 11/00
Метки: динамическое, запоминающее, оперативное
...Средняя точка этойРС-цепи подключена, кроме тога, кколлектору ключевого транзистора 12,эмиттер которого подключен к общемупроводу, а база через ограничительный резистор 13 - к выходу элемента2 ИЛИ-НЕ 4.Б качестве элемента 2 ИПИ-НЕ 4,триггера 6, счетчика 8, генератора5 могут быть использованы логические элементы интегральных микросхем,например, 564 серии. Электронныйключ 3 легко реализуется на ключахтой же серии, например 564 КТЗ, В качестве таймера 7 может использоватьсяинтегральный таймер КР 1006 ВИ 1 илион может быть реализован с использованием дискретных элементов и компаратора напряжения, например, 52 СЛЗ.У"тройство работает следующим образом. При частоте обращения, удовлетворяющей условию регенерации, т,е. пе 25При остановке...
Ячейка памяти
Номер патента: 1233214
Опубликовано: 23.05.1986
Авторы: Жила, Каляев, Макаревич
МПК: G11C 11/00
...1. Каждый следующий сигнал равенства подтверждает прямое состояние триггера 4. Сигнал неравенства, выработанный элементомна любом шаге сравнения, сбрасываеттриггер 4 в инверсное состояние итем самым прекращает дальнейшее сравнение адресных кодов в элементе 1сравнения, После прохождения всехразрядов первого адреса из адреснойинформации с шины 10 снимается сигнал поиска и дальнейшее сравнениеадресов в элементе 1 сравнения прекращается,В результате, если на вход и выход ячейки памяти поступают адинаксвые адресные коды, то триггер 4устанавливается в единичное состояние, если же адресные коды разные,та триггер 4 находится в инверсномсостоянии, Прямое состояние триггера 4 соответствует зафиксированному каналу связи, Триггер 4, находящийся в...
Оптическое запоминающее устройство
Номер патента: 1233215
Опубликовано: 23.05.1986
Автор: Свищ
МПК: G11C 11/42
Метки: запоминающее, оптическое
...входов элементов вывода световодов.Таким образом, осуществляется зайись изображения (картины информа ции) в любую матрицу модуляторов, выбранную дешифратором записи изображений,.При записи информации в столбец матрицы дешифратором 3 записи изоб ражения выбираются модуляторы 9 т.е. подается управляющий сигнал напервые элементы вывода.1-го яруса информационных световодов 14,+14. С блока управления через дешифратор 5 записи столбцов подается управляющий сигнал на элементы управления пропусканием светового потока выбранного столбца информационных световодов 14.Поскольку возбуждены элементы ввода лишь одного столбца информационных световодов 14, то информация черездешифратор 6 считывания столбцов поступает по световодам 14 ц выбранного...
Динамическое запоминающее устройство
Номер патента: 1233216
Опубликовано: 23.05.1986
Авторы: Иванов, Малевич, Пранович, Свинтилов
МПК: G11C 21/00
Метки: динамическое, запоминающее
...3.,1:При этом ца каждом периоде Т, нач:1111151 с песе сзгс, ссу 111 ес гв:Е.те.ге я текумт " : . г т-.:.у"тьсов хранимого 10- тока т.о 1:,1: с тзыхоДа РеЦИРкУЛЯЦцОнцсга сок тУ 1 В хР 1 нец 51 Я 1 тзтсРой выход формирователя 7), Б момент Рая ЕЕЕСЕЗ а ЕСОЧОВ 1 зсвтз С ЕЕ тч 1 И СОЕЗ З И, 2, что свидегельствует о завершении ачередцагс полного цикла рециткуляции всех и 1 пу 31 ьс 013 патсесав с,с 1ч ка лыходс блока 3 срагнеция ксздсв формируется Быхсднсй сиГнал который сбрасывает в исхаднэе нулевое состояние счетчик 2 и адтотзремек -но стацавливает в едипиччсе состая- НПЕ ТР;ЕГГЕР 4, 3 РЕЗУЛЬтатЕ ТРтГ ГЕР тт разретшает селекттию элемента;т И 5 блежайтпеГО п 0 Времеццаму 110 лсжекитп импульса хранимого потока, которым,в данкам случае, всегда...
Матричное индикаторное устройство
Номер патента: 1234874
Опубликовано: 30.05.1986
МПК: G09G 3/36, G11C 11/06
Метки: индикаторное, матричное
...цвета прилегаюгцих к этим элементам участков материала, отражающие свойства которого зависят от его температуры. Это температурное состояние сердечников устойчиво. Их темпе- рута 1 о близка к температуре окружающей среды, а омическое сопротивление велико. При подаче сигнала выборки, например, в виде серии импульсов тока в соответствии с кодом адреса на один из элементов памяти 1 поступают сигналы по всем прошивающим его адресным обмоткам 2 одновременно. При этом совпадении сигналов их суммарная амплитуда близка к току насыщения. За счет гистерезисных потерь материал сердечника нагревается до температуры 1 его омическое сопротивление понижа Формула изобретения 3540 45 5 1 О 15 2 О 25 зо ется и ток между областями 3 и 4 возрастает...
Ассоциативное запоминающее устройство
Номер патента: 1234880
Опубликовано: 30.05.1986
Авторы: Гавад, Гойял, Корнейчук, Марковский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...уровня, а на выходах элементов И 5 единичные сигналы формируются лишь в том случае, если найденная ячейка следует за ячейкой, отмеченной в предыдущем цикле поиска, т. е. если находится слово в накопителе 1, первая и вторая часть ключевого поля которого совпадает с заданным ключом. Если такие слова есть и на выходе хотя бы одного из элементов И 5 формируется сигнал единичного уровня, то вновь снимается сигнал с выхода элемента ИЛИ 11 и устройство работает аналогично, сравнивая третью, четвертую и так далее части ключевого поля. Конец поисковой процедуры определится, когда будет проанализировано все поле ключей и счетчик 14, содержимое которого увеличивается на к всякий раз при сдвиге информации на к разрядов в регистрах 2, 3, 12, 13,...
Реверсивный регистр сдвига
Номер патента: 1234881
Опубликовано: 30.05.1986
Авторы: Брайловский, Ирмес, Лазер
МПК: G11C 19/00
Метки: реверсивный, регистр, сдвига
...18,15, 16, а при отрицательном значении синхросигнала - элементы 8, 23, 22. При записикода О в четный разряд, при положительном значении синхросигнала последовательно срабатывают элементы 21, 16, 15, а приотрицательном значении синхросигналаэлементы 21 и 23, 22. Для сдвига информации влево на управляющие входы 25 и 26 подаются соответственно О и 1. Входные сигналы. подаваемые в этом режиме на входы 30, 31 и 32, аналогичны сигналам, подаваемым на входы 27, 28 и 29 при сдвиге влево. При записи кода 1 в нечетный (четный) разряд при положительном значении синхросигнала последовательно срабатывак)т элементы 7, 4, 5 (8, 15, 16,), а при отрицательном значении 25 ЗО 35 40 45 50 55 синхросигнала - элементы 7, 6, 10 (18, 17, 20). При записи...
Распределитель
Номер патента: 1234882
Опубликовано: 30.05.1986
Автор: Романенко
МПК: G11C 19/00, H03K 27/00
Метки: распределитель
...устанавливаются в "О" (цепи установки в "О" не показаны),Входные импульсы, поступающие на первый вход 6, переводят триггеры 1 нсостояние "1", при этом первый входной импульс устанавливает в состояние "1" триггер первого разряда, второй входной импульс - триггер второго разряда и т.д. Каждый очередной 30входной импульс устанавливает в состояние "1" первый из триггеров, находящихся в состоянии "О".Входные импульсы, поступающие навторой вход 7, переводят триггеры 1в состояние "О", при этом каждыйочередной входной импульс устанавливает в "О" последний из триггеровнаходящихся в состоянии "1".Для обеспечения надежной работы 40распределителя необходимо, чтобы длительность входных импульсов была достаточной для переключения триггеров1 и не...
Ячейка памяти
Номер патента: 1234883
Опубликовано: 30.05.1986
Автор: Пужай
МПК: G11C 19/14
...11 открыт по управляющему входу уровнем логической "1" и через первичную обмотку трансформатора 4 протекает ток логического "О", величина которого определяется номиналом второго резистора 9 и выбирается из условия насыщения сердечника трансформатора 4. Происходит запись логического "0" в ячейку памяти.Запись логической " 1" в ячейкупамяти производится аналогично. Приэтом ключевой элемент 11 закрыт поуправляющему входу уровнем логического "0", а в сердечнике трансформато 5 10 15 20 25 30 35 40 45 50 ра 4 происходит запись и хранениелогической "1".После записи информации в ячейкуэлемент запрета 1 блокируется ло входу 13, переходя в третье состояние,и ячейка автоматически переходит врежим хранения информации, котораяснимается с выходов...
Устройство для контроля блоков памяти
Номер патента: 1234884
Опубликовано: 30.05.1986
МПК: G11C 29/00
...в единичное состояние, разрешая работу устройства, Начинается процесс нахождения границ ОУР. Для выставленного значения питающих напряжений оценивается работоспособность блока 2 памяти с помощью функционального теста "Бегающие 0 и (фиг,4), Блок 3 (фиг. 1) сравнивает информацию, считываемую из блока 2 памяти, с эталонной, поступающей из блока 1 управления. В случае несравнения считанной и записанной информации блок 3 сравнения вырабатывает сигнал "Сбой" поступающий в блок б на вход 32. По этому сигналу триггер 38 устанавливается в единичное состояние, срабатывает формирователь 41 и прекращается проверка блока 2 памяти при данных сочетаниях питающих напряжений. По сигналу, выраба84 з 12348 тываемому на выходе 44 формирователя 4 1, блок...
Многоканальное мажоритарно-резервированное запоминающее устройство
Номер патента: 1234885
Опубликовано: 30.05.1986
Авторы: Дворецкий, Клепиков, Петровский, Шастин
МПК: G11C 29/00
Метки: запоминающее, мажоритарно-резервированное, многоканальное
...модулю два информации основных3 блоков памяти данного и последующего каналов); "а+в"- - в первом канат 1ле; "в+с" - во втором канале; с+ав третьем канале.При обращении к устройству в случае отсутствия неисправности на входы 15мажоритарного элемента 8 первого ка 11 11нала попадает и нф ормация : а - с выхода основного 3 блока памя ти; ( ив )+)О+ в=а - с выхода первого 5 сумматора;(сЩа )Ос = а - с выхода второго сумма- щтора ,Аналогично на входы мажоритарныхэлементов 8 остальных каналов поступает информация " в" и " с " . Одновре -менно на с сот в ет ст вуюшд е входы блоков сравнения 7 поступает одинаковаяинформация с выходов основного блока 3 памяти и первого сумматора 5,На входы дешифрат ор а в э том случаепоступают си гналы сравнения...
Адресное устройство
Номер патента: 1236548
Опубликовано: 07.06.1986
Авторы: Козюминский, Мятликов
МПК: G06F 12/02, G11C 8/00
Метки: адресное
...и код 25 адреса без изменения поступает на входы дешифратора 8, на выходе которого возбуждается адресная шина, определяемая кодом адреса. Режим адресации с маскированием используется при необходимости возбуждения одновременно нескольких выходных шин 9. В этом случае на управляющие входы 3 поступает сигнал И= 1. Тогда блок элементов И 7 открыт и код маски с выхода регистра маски 5 поступает через элементы И 7 на вторые входы элементов ИЛИ 6, где происходит поразрядное логическое сложение кода адреса и кода маски. В результате возможно возбуждение произвольных прямых и инверсных входов преобразователя двоичного кода в унитарный код, что в свою очередь возбуждает несколько его выходных шин.Рассмотрим пример адресации с маскированием....
Усилитель считывания на кмдп=транзисторах
Номер патента: 1236549
Опубликовано: 07.06.1986
Автор: Григорьев
МПК: G11C 7/06
Метки: кмдп=транзисторах, считывания, усилитель
...напряжения 710, равный логической 1. Начинается первый этап - формирование компенсирующей разности выходных напряжений ЛЪ 7 пых.(11) = - Ч 7(11) - Ъ 78(11) с целью компенсации разброса параметров плеч усилителя,В известном устройстве реализация этого этапа без дополнительных элементов и связей невозможна, и чувствительность усилителя равнаЧср.= к Л 11где Л 11 - разность токов плеч известного усилителя, обусловленная разбросом параметров плеч усилителя, при разомкнутой обратной связи, когда затворы транзисторов 1 и 2 соединены со своими сгоками;К 1 - коэффициент, зависящий от параметров транзисторов усилителя.При этом транзисторы 11 - 14 обратной связи закрыты, а транзисторы 3, 4, 15 и 16 оказываются в диодном включении. К моменту...
Оперативное запоминающее устройство
Номер патента: 1236551
Опубликовано: 07.06.1986
Автор: Невский
МПК: G11C 11/00
Метки: запоминающее, оперативное
...второму адресу, поступают на входы формирователя 3 адресных сигналов для возбуждения координатных обмоток накопителя 4. В результате на соответствующих координатных обмотках накопителя 4 выбраны запоминающие элементы, и на входы усилителя 5 считывания поступает второе слово, считанное в соответствии с адресом, пришедшим на вход 4.2. Второе слово с усилителя 5 считывания поступает на первый вход второго коммутатора 6.2, а с его выхода на второй регистр .2 слова, с выхода которого второе слово, считанное из накопителя 4, поступает на второй информационный выход 15,2 устройства.Установка исходного состояния регистров 1.1 и 1.2 осуществляется в начале каждого такта.При совпадении адресов (это соответствует и исходному состоянию,...
Постоянное запоминающее устройство
Номер патента: 1236552
Опубликовано: 07.06.1986
Автор: Клепиков
МПК: G11C 17/00
Метки: запоминающее, постоянное
...адресных шин устройства соединены с и первыми входами блока 1, а и последних адресных шин устройства - с и последними входами блока 1.Если на адресных шинах устройства задан адрес ячейки ПЗУ, соответствующий одному из адресов, приведенных в таблице, то на первой или второй группе входов элементов И в И 4 собираются логические 1, логическая 1 сформируется на выходе элемента И - ИЛИ 4, переключаются первый 2 и второй 3 мультиплексоры и п первых адресных шин устройства соединены с п последними входами блока 1, а п последних адресных шин устройства соединены с и первыми входами накопителя.Таким образом, при прошивке контрольных констант каждой в своей ИМС, произведя суммирование информации какой-либо ИМС, сравнивается полученная сумма...
Постоянное запоминающее устройство
Номер патента: 1236553
Опубликовано: 07.06.1986
Авторы: Изюмов, Косов, Рогинский, Росницкий, Савельев, Тимофеев
МПК: G11C 17/00
Метки: запоминающее, постоянное
...поступают на первые входы усилителей 14 по окончании сигнала с одновибратора 10 с наперед заданной задержкой, определяемой одновибратором 8.Таким образом, регистр 15 устанавливается в состояние, соответствующее считанной информации из накопителя 1, после чего осуществляется перезапись информации в выходной регистр 16 по сигналу, поступающему с входа 6. Кроме того, для уменьшения потребляемой мощности организовано импульсное питание элементов 3 коммутации адреса, Это достигается матричной организацией элементов коммутации, при которой с помощью одновибратора 9, вторым дешифратором 52 включается один из ключей в группе ключей 4, с помощью которого питание подается только на выбранную строку в матрице элементов 3 коммутации адреса. Столбец...
Распределитель уровней
Номер патента: 1236554
Опубликовано: 07.06.1986
МПК: G11C 19/00, H03K 27/00
Метки: распределитель, уровней
...При подаче сигнала низкого уровня на вход 5 на выходе второго элемента И - НЕ 4 первой ячейки памяти устанавливается высокий уровень, который поступает на первый вход первого элемента И - НЕ 3 и, учитывая, что в течение времени 1 - 14 на втором входе первого элемента И - НЕ 3 присутствует высокий уровень, также как и ка третьем его входе. В результате на выходе 6 устанавливается низкий уровень сигнала, который поступает на второй вход второго элемента И - НЕ 4 и в течение вре. мени 12 - 16 удерживается низкий уровень на выходе 6. Этот же низкий уровень сигнала поступает на первый вход второго элемента И - НЕ 4 второй ячейки памяти, в ре зультате на первый вход первого элемента И - НЕ 3 этой ячейки памяти поступает высокий уровень...
Буферное запоминающее устройство
Номер патента: 1236555
Опубликовано: 07.06.1986
Автор: Протасеня
МПК: G11C 19/00
Метки: буферное, запоминающее
...управления распределителя 8 Ностм)Оть псгистр., дднньх с меньпими кода х 1 11.р.101 ,хслов, причем сигналы управления с блока6сравнения, соответствующего предыдущемурегиструданных, поступают на вход управления последующего регистра 1 данных.Таким образом, на регистр 1 данных,который является первым из регистров 1данных, содержащих меньшие регистры кодызаписанных ранее информационных слов, сигнал управления на вход управления не поступает. После этого в распределитель 8через вход записи поступает импульс сигна- Ола записи, который через открытые элементы И 13, соответствующие блокам 16 сравнения, которые выставляют на своих входахуправления уровень логической единицы сигнала управления, и через соответствующиеэтим блокам 6 сравнения...