G11C — Запоминающие устройства статического типа

Страница 255

Буферное запоминающее устройство

Загрузка...

Номер патента: 1807524

Опубликовано: 07.04.1993

Авторы: Куренной, Пахомов

МПК: G11C 19/00

Метки: буферное, запоминающее

...разряды счетчика, обьединенные через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, формируют разрешающий сигнала на запись, а старший разряд запрещает считывание (буфер пуст), При приходе импульса записи счетчик 4 устанавливается в нулевое состояние, при котором разрешается считывание (и запись), если следующим импульсом будет считывание, то после него счетчик 4 установится в состояние, при котором считывание будет запрещено старшим оазрядом, д запись разрешена. Рассмотрим ситуацию, при которой все разряды счетчика 4,кроме старших, установлены в "1". Еслипридет импульс записи, то счетчик 4 перейи+1дет в состояние, когда 2 - разряд установится в "1", и запретит запись(буфер полон),В остальном функционирование аналогичнопрототипу,Таким образом, при сохранении...

Устройство для диагностического контроля оперативной памяти

Загрузка...

Номер патента: 1807525

Опубликовано: 07.04.1993

Авторы: Исаев, Пестряков

МПК: G11C 29/00

Метки: диагностического, оперативной, памяти

...которогопредставляет 1-триггерстроби руемый сигналом 25 от генератора импульсов 4 при наличии признака действительности данных с выхода триггера 29 и признака цикла чтения с выхода 23. Необходимость введения триггера 29 обуславливается тем, что первоначально в накопителе тестируемой ОП присутствует случайная информация ирезультаты чтения на "первом проходе" теста не несут полезной информации, При полном переборе всех адресов ОП на Мвыходе счетчика 2 старших адресов появляется сигнал 24, который устанавливаеттриггер 29 в состояние "Лог, 1", что соответствует появлению признака действительности данных, Этот же сигнал 24 из.меняет логическое состояние на одном из входов элемента ИСКЛ ЮЧАЮЩЕ Е ИЛИНЕ, что приводит к тому, что если...

Устройство декодирования для коррекции одиночных ошибок с одноразрядным выходом

Загрузка...

Номер патента: 1807566

Опубликовано: 07.04.1993

Автор: Конопелько

МПК: G11C 29/00, H03M 13/02

Метки: выходом, декодирования, коррекции, одиночных, одноразрядным, ошибок

...когда на . го мультиплексора соединены с информаци- выходах 14 и 15 присутствуют единичные бнными входами второго мультиплексора и сигналы, фиксируется наличие ошибки в Вторыми входами блока формирования чет- опрашиваемом разряде. В результате едииости, первые входы 13 которогосоединены 15 ничный сигнал с выхода 16 элемента И 5 в с выходами третьего мультиплексора, пер- сумматоре 6 инвертирует на обратный сигвый 14 ивторой 15 выходы блокаформиро- нал опрашиваемого разряда с выхода 17 еания четности соединены соответственно мультиплексора 2; на выход 18 устройства с первым и вторым входами элемента И, поступает исправленный сигнал опрашивавыход 16 которого соединенс первым вхо емого разряда.дом корректирующего сумматора по моду- Таким...

Формирователь тока продвижения для доменной памяти

Загрузка...

Номер патента: 1809465

Опубликовано: 15.04.1993

Авторы: Горохов, Драчук

МПК: G11C 11/14

Метки: доменной, памяти, продвижения, формирователь

...Ссоставляющей полного сопротивления катушки у 1 = щЬ, в результате чего вектор напряжения Ос-о на конденсаторе (вектор 0) и вектор Оь индуктивной составляющей сопротивления катушки (вектор Я) взаимно компенсируются и вектор напряжения Оу-о на выходе усилителя 1 мощности (вектор ОЕ) равен сумме вектора напряжения Овос на резисторе 4 обратной связи и вектора напряжения Овк на активном сопротивлении катушки (вектора ОГ, равного вектору АВ),С увеличением емкости конденсатора 3 до значения Сц 2 р его сопротивление снижа 1ется до величины ф = С +, в РеМСо+2 о зультате чего вектор напряжения Осц 2 о на конденсаторе (вектор ОН) не полностью компенсирует вектор напряжения Ок индуктивной составляющей напряжения на катушке (вектор ОА),.оставляя...

Оперативное запоминающее устройство

Загрузка...

Номер патента: 1809466

Опубликовано: 15.04.1993

Автор: Сергеев

МПК: G11C 11/40

Метки: запоминающее, оперативное

...в расчете на худший случай, уменьшение более, чем в 2 раза разброса тпер эквивалентно увеличению быстродействия ОЗУ.Дополнительное повышение быстродействия ЗУ обусловлено уменьшением перепада напряжения на разрядных шинах - ерш Обычно величина Орш изменяется от напряжения питания Еп до нуля. 45 50 55 1 рш полностью поступает в элемент 1, апосле его переключения, когда величинаОе.4. снизитсЯ До пРиемлемой величины, ток1 рш отводится в транзистор 20. Это позволя 5 ет уменьшить перепад напряжения на разрядной шине 14 и предотвратитьвозможность поступления тока 1 рш, послепереключения элемента 1 в элементы памяти данного разряда невыбранные поад"0 ресным шинам и находящиеся в таком жеисходном состоянии. Величина 021 ориентировочно...

Устройство детектирования цилиндрических магнитных доменов

Загрузка...

Номер патента: 1810906

Опубликовано: 23.04.1993

Авторы: Бородянский, Волков, Тараненко, Чупряков

МПК: G11B 5/31, G11B 5/39, G11C 19/08 ...

Метки: детектирования, доменов, магнитных, цилиндрических

...13 головки, диск-.носитель ЦМД 14.На неподвижном доске-носителе ЦМД 14 нанесены ДПС 9, с одной стороны кото .рой расположен С-образный магнит 1, под,-которым в диске-носителе ЦМД 14 образуется ЦМД 14. С-образный магнит 1 связан с валом 3 кронштейном 2, С другой стороны ДПС 9 расположен компрессор ЦМД 5, содержащий ЦМД 10. Между ДПС 9 и проводником-компрессором ЦМД 5 расположены пермаллоевые элементы 6. На конце компрессора ЦМД установлен триггер ЦМД 7, являющийся магнитным выходом 13 голо1810906 Формула изобретения Составител ехред М,М Б.Сычевентал дакто Корректор С.Лиси Заказ 1447 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС 113035, Москва, Ж. Раушская наб 4/5ий комбинат "Па...

Корректор ошибок

Загрузка...

Номер патента: 1810909

Опубликовано: 23.04.1993

Автор: Звягинцев

МПК: G11C 29/00

Метки: корректор, ошибок

...- "0" и "1". Соответственно коэффициенты а 1 многочлена также могут. принимать только два указанных значения. Например, синдромный регистр для декодирования циклического кода, заданного порождающим многочленом У = х + х1 =5,15 20 а х, ао =- а 1 = аб = 1, а 2= аз = а 4 = О,=О ных информационных сигналов для синдромного регистра 1, используя для этого входные информационные сигналы корректора ошибок, поступающие, на вход 18 от источника сообщений, а также сигналы обсодержит 5 одноразрядных сдвигающих регистров, причем в замкнутом положении находятся только два крайних слева ключа, задающих коэффициенты а и а. Если коэффициенты а постоянны, то ключи 4 могут быть фиксированными запаянными) связями, Выходами синдромного регистра 1 являются...

Анализатор ошибок для устройства контроля резервированной памяти

Загрузка...

Номер патента: 1812551

Опубликовано: 30.04.1993

Автор: Жаровин

МПК: G11C 29/00

Метки: анализатор, ошибок, памяти, резервированной, устройства

...не влияют на способ рел 1 онта,т.е, являются избыточными. Если не принимать в расчет избыточные ошибки, то максимальное количество ошибок, которые могут быть покрыты резервными элементами, равноО (пх + 1) пу+ (пу + 1) пх,а максимальное допустимое количество дефектных адресов равнойх = пх+ пу (пх+ 1) = пх+ пу+ пх пу;йх = пу+ пх (пу+ 1) = йх = й,Таким образом, при любом соотношениичисла резервных элементов 28 и 29 определяющими для ремонта памяти являютсяошибки, которые могут быть зафиксированы в памяти емкостью М элементовАнализатор работает следующим образом. Перед началом контроля резервированной памяти выполняется процедураначальной установки, при этом обнуляется каждая ячейка блока памяти ошибок 1, каждая ячейка регистратора...

Запоминающее устройство

Загрузка...

Номер патента: 1815674

Опубликовано: 15.05.1993

Авторы: Ефашкин, Михно, Поспелов

МПК: G11C 11/40

Метки: запоминающее

...полярности относительно электрода 3. Поляризация сегнетоэлектрика происходит таким образом, что в полупроводниковом слое индуцируется дополнительный положительный заряд или уходит отрицательный - возникает обедненная область, Будем это состояние называть логическим О, Перевод в состояние логического 0 осуществляется либо сразу всего массива, либо блочно (постранично).Слой 2 может полностью покрывать поверхность слоя 1. В таком случае все устройство представляет собой одну страницу, осуществляется стирание всей страницы,.Слой 2 может быть разделен изолирующими промежутками на несколько частей (страниц). Каждая часть слоя имеет свой контакт стирание может реализовываться как по всему устройству, так и его частям (страницам),Контакт к...

Формирователь временных диаграмм

Загрузка...

Номер патента: 1817133

Опубликовано: 23.05.1993

Авторы: Бурьян, Солонин

МПК: G11C 7/00

Метки: временных, диаграмм, формирователь

...ЭВМ. Обращение идет 35к нулевой ячейке памяти, в которой записана лог, 1 для первой шины выходов 2, а дляостальных шин - "лог. 0".При окончании импульса на выходе первого таймера появляется импульс на второй 40шине выхода 2, Паразитный йромежуток используется для разнесения передних фронтов второго и третьего импульсов, то же, какправило, 1 мкс, Обращение идет к третьей .ячейке памяти, так как счетчик 4 один раз 45перебросился (увеличил число на выходе наединицу по фронту перехода из "лог. 0" в"лог, 1" на его счетном входе, подключенном.к выходу элемента И 5), а младшийадресный вход блока 3 памяти, подключенный к 50выходу элемента И 5, находится в состоянии"лог, ", В этой ячейке записаны "лог, 1" дляпервой и второй шин выхода 2, а...

Устройство разрешения конфликтной ситуаций в двухпортовом запоминающем устройстве

Загрузка...

Номер патента: 1817134

Опубликовано: 23.05.1993

Автор: Передерин

МПК: G11C 13/00

Метки: двухпортовом, запоминающем, конфликтной, разрешения, ситуаций, устройстве

...разрешения записи ЧЧ 1 и Я 2 на выходах разрешения.Рассмотрим работу схемы в конфликтной ситуации (фиг. 2,а). В исходной ситуации С 31 и СЯ 2 имеют высокие уровни, Потом приходит отрицательный импульс С 1, При этом триггер на элементах 5 и 6 переходит в состояние, когда на выходе приоритета первого порта Й 1 высокий уровень, т.е. В 1 = 1, а на выходе приоритета второго порта В 2 = О. Элементы 2 и 4 необходимы для того, чтобы состояние блока вычисления приоритета не менялось после прихода СЯ 2. Инверсия признака совпадения адреса появляется на входе элемента 19, на выходе которого устанавливается низкий уровень, после чего разрешение записи сможет получить тот порт, который имеет приоритет. При появлении низкогоуровня на входе...

Реверсивный регистр сдвига

Загрузка...

Номер патента: 1817135

Опубликовано: 23.05.1993

Авторы: Варшавский, Кравченко, Красюк, Мараховский

МПК: G11C 19/00

Метки: реверсивный, регистр, сдвига

...1, так как элементы И - НЕ 5, 6 осуществляют хранение парафазного кода одного двоичного разряда (х,х). На выходах регистрах 17, 72 и 18, 80 сигналы имеют значение логического нуля. На выходах 66,76 блока местного управления 21 выдаются единичные сигналы, Положим, что на входы 62, 63 регистра подается сигнал (к,Р) = (1, 0). Для определенности считаем, что в регистре хранится нулевое информационное слово, т.е. элементы И-НЕ 5, 6 всех ячеек памяти находится в состоянии (х, х) = (1, 0), Сигнал г Ф Г на входах 62, 63 приводит к сбросу в нулевое значение сигналов на выходах 48 и 66 блока местного управления 21, что соответствует сбросу в 0 значений переменных запуска сдвига вправо г = 0 и инверсной части входного парафазного кода Р= О....

Устройство для контроля регистров сдвига

Загрузка...

Номер патента: 1817136

Опубликовано: 23.05.1993

Авторы: Ромбак, Яновский

МПК: G11C 29/00

Метки: регистров, сдвига

...устанавливающий в исходное состояние регистраторы 7 и 8 ошибки и конца контроля,двоичный делитель 2 и К-разрядный счетчик 9. В результате регистраторы 7 и 8 индуцируют отсутствие ошибок в работе проверяемых регистров 18 и 19 и контроль этих регистров, а все триггеры делителя 2 и счетчика 9 устанавливаются в нулевое состоя" ние, В результате этого появление первого же импульса на выходе генератора 1 приво дит к формированию на выходе ЛЭ 10 И сигнала положительной полярности, уста навливающего по входу 16 выбора режим работы устройства проверяемые регистры 18 и 19 в режим записи параллельного кодаПриходящий это же время с выхода генера- производится контроль правильности функтора 1 по тактовому входу 15 устройствэ на ционирования...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1824650

Опубликовано: 30.06.1993

Авторы: Борисов, Огнев

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...которая при нуле на входе 16 элементов памяти подается соответственно на вторые входы третьего 4 и четвертого 5 элементов И-НЕ ячеек памяти выбранного столбца. В случае хранения триггером 1 единицы на выходе 17 соответствующей ячейки памяти сохранится уровень логической единицы, в случае хранения нуля выход 17 обнулится, И по заднему фронту сигнала 64 считываемый столбец зафиксируется в первом 42 регистре фиксации реакций,В режиме столбцового коньюнктивного считывания единицы должны быть записаны в те разряды регистра 44 опроса блока 38, которые соответствуют адресам считываемых столбцов накопителя, Операция столбцового считывания может быть осуществлена по-другому. В регистр 54 блока ЗЭ и в регистр 41 записываются единицы во все...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1824651

Опубликовано: 30.06.1993

Автор: Веселовский

МПК: G11C 19/00

Метки: буферное, запоминающее

...на вход элемента 21 И в качестве сигнала разрешения,При установке триггера 70 блокировки в состояние единицы сигналом по входу 49 на входы элементо= 67, 68 И подается запрещающий сигнал. В результате на выходе 35 элемента 71 ИЛИ формируется сигнал запрещения, который блокирует элемент 21 И. В результате обмен данными с БЗУ по первому каналу блокируется.Работа БЗУ в третьем режиме осуществляется следующим образом.Режим устанавливается установкой триггеров 69 и 14 в состояние единицы сигналами на входах 48, 51 соответственно, предварительно загружаются блоки регистров 3, 4 сигналами на входах 45, 46, а затем в регистр 5 номера устройства заносится номер БЗУ, которое надо заблокировать (выключить иэ работы),Код номера устройства может быть...

Устройство для поиска свободных зон памяти

Загрузка...

Номер патента: 1829046

Опубликовано: 23.07.1993

Авторы: Боженко, Мешков

МПК: G11C 7/00

Метки: зон, памяти, поиска, свободных

...11, К выходу 8 подключается вход 7. По Ах устанавливается в "0" соответствующий выход дешифратора 15 преобразователя 1, При его совпадении с признаком свободы зоны, также уровня "0", соответствующий элемент 16 эквивалентности формирует признак занятости уровня "1", который и записывается по положительному фронту СИ в соответствующий разряд регистра 2, Поскольку прочие выходы дешифратора 15 - в состоянии "1", то при совпадении "1" с признаком свободы зоны "0" на выходе элемента 16 устанавливается в "0", а при совпадении с признаком занятости "1" устанавливается"1" и в прочих разрядах регистра подтверждаются ранее установленные признаки, При установке в "1" всех разрядов регистра 2, которые передаются на вход шифратора 3, на выходе...

Генератор магнитных доменов

Загрузка...

Номер патента: 1829047

Опубликовано: 23.07.1993

Авторы: Гришин, Мартынович, Пермяков

МПК: G11C 11/14

Метки: генератор, доменов, магнитных

...шина разр зания 7 полюсового магнитного домена 9 (фиг.4), Токовая шина переброса 8 размещена между тупиковой частью и самим каналом переброса,Генератор работает следующим образом,При пропускании импульса тока через шину генерации б (фиг.5), магнитное поле которого превышает критическое значение для материала пленки Нс = Фо/2 Г 21 (где Ф - квант магнитного потока, Л- глубина проникновения магнитного поля в сверх- проводник,- длина когерентности) на краю пленки возникает полосовой домен 9 с шириной 2,2 /Ь, где й - толщина пленки (фиг,4 а, домен заштрихован), который прорастает вглубь пленки. Верхушка полосового домена достигает тупиковой части канала переброса 3 и входит в нее (фиг,46). При пропускании импульса тока той же полярности через...

Формирователь тока для доменного запоминающего устройства

Загрузка...

Номер патента: 1829048

Опубликовано: 23.07.1993

Авторы: Аверьянова, Гулько, Кривошеев, Мартыненко, Смишный, Строяновская

МПК: G11C 11/14

Метки: доменного, запоминающего, устройства, формирователь

...и отрицательным полюсами источника питания 19.На фиг.1 приведена функциональная схема формирователя тока треугольной формы для доменного ЗУ; на фиг.2 - временные диаграммы сигналов управления и эпюра тока в катушке,Формирователь Т,Т.Ф. для доменного ЗУ содержит управляющие входы 1, 2, 5, 12, 15, 16, токовые ключи 3, 4, 7, 14, 17, 18, диоды рекуперации энергии 6, 8, 11, 13, источники питания 19, 20, выходы 9, 10 для подключения катушки управления, причем токовые входы ключей 3, 17 соединены с положительным полюсом источника питания 19, токовый выход ключа 3 соединен с токовым входом ключа 4, анодом диода 6, катодом диода 8 и выходом 9 формировате 5 10 15 20 25 30 35 40 45 50 ля, токовый выход ключа 17 соединен с токовым входом...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1829049

Опубликовано: 23.07.1993

Авторы: Игнатьев, Кишенский, Кузьмин, Христенко

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...признака не поступает на ключи, а признак - на секторы 6 и 10, т.е. на селекторы 6 и 10 поступают значения признаков, не равные признаку, выбранному коммутатором 25. Одновременно сигналы с блоков 13 поступают в блоки 33 и на входы блока 22, с выхода которого формируется сигнал, когда число значений признака, равных максимальному значению внутри границы, не более одного, Так осуществляется запрет (при нескольких одинаковых максимальных значениях признака), поскольку в данном случае нарушается условие об отличии одного из признаков от остальных на заданную величину.Селекторы 6 и 10 определяют соответственно максимальное и минимальное значения иэ входных (внутри границы, кроме максимального). Выходные сигналы селекторов 7, 8, 6 и 10...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 1830548

Опубликовано: 30.07.1993

Авторы: Гаврилов, Фомин

МПК: G11C 29/00

Метки: блоков, памяти, постоянной

...ИЛИ 9 - на вход запись - чтение этого блока обеспечивая режим записи,Во время действия импульса "Продолжение проверки" триггер 9 остается в состоянии "0", и на первом управляющем входе коммутатора (младшем разряде) присутствует сигнал логической "1". На адресные входы блока оперативной памяти в это время через вторую группу входов коммутатора 11 подается код адреса ячейки, в которой был обнаружен сбой информации,Таким образом, по этому адресу в блоке оперативной памяти по сигналу "Продолжение проверки" производится запись логической "1".По заднему фронту импульса "Продолжение проверки", поступающему через элемент ИЛИ 10 на синхровход триггера 6, производится установка последнего в состояние "1", и на втором входе элемента И 8...

Устройство для сжатия информации

Загрузка...

Номер патента: 1833909

Опубликовано: 15.08.1993

Автор: Семенов

МПК: G08C 19/28, G11C 27/02

Метки: информации, сжатия

...поступающий навыход 11 устройства,Устройство для сжатия информации50 работает следующим образом.На вход 10 устройства поступает аналоговый сигнал 12 (фиг,2) длительностью тс 1,который затем поступает на вход дискретизатора 1, одновременно на управляющий55 вход которого с выхода генератора 2 поступают сигналы 13 с длительностью импульсати 1 и периодом повторения равным 2 тиь Всоответствии с приходящим сигналом 13 вдискретизаторе 1 происходит дискретизация входного сигнала с длительностью каж1833909 50 дого дискрета равной времени ь 1. С выхода дискретизатора 1 сигнал 14 поступает одновременно; на входы элементов 3.1, 3.2, 3,3 задержки, на второй вход первого 4.1 элемента И, на первый вход третьего 4.3 элемента И и на сигнальный вход...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1833917

Опубликовано: 15.08.1993

Автор: Борисов

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...65 10 15 .20 25 30 40 45 50 55 Сначала по сигналу 34 установки в начальное состояние устройства регистр сдвига 17 и все регистры 18 реконфигурации сбрасываются в "0".Затем в регистр сдвига 17 со входов 20 данных устройства по заднему фронту тактового сигнала 36(при единичном значении сигнала 35) записывается унитарный код с единицей в крайнем левом разряде.Одновременно с этим на входы данных регистров 18 реконфигурации с адресных входов 20 устройства подается М-разрядный двоичный код смещения где М=1 оц 2 И), определяющий подключение элементов памяти для каждого столбца ассоциативного накопителя к соответствующим информационным входам регистра 14 фиксации реакций при последующем ассоциативном поиске,Затем сигнал 35 устанавливается в "0"...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1833918

Опубликовано: 15.08.1993

Авторы: Горбель, Остроумов, Сидоренко, Тарасенко

МПК: G11C 19/00

Метки: буферное, запоминающее

...и синхронизации регистров блока 5 синхро 25 30 35 40 45 50 55 низации синхроимпульсов, поступающих на блоки 1,2,3 памяти и обеспечивающих их синхронизацию, Блок 8 определения координат светового пятна ПЗС-матрицы отключен нулевым сигналом на входе задания режима и в приеме информации о засветке не участвует. После завершения записи результата обработки первого информационного слова в блоки 1,2,3 памяти на выходе синхронизации адреса блока 5 синхронизации формируется импульс, поступающий на вход синхронизации адреса блока 4, по которому на первом, втором и третьем выходах адреса устанавливается очередное значение адресов для соответствующих блоков памяти, Далее по каждому очередному импульсу на входе 22 тактовых импульсов устройства...

Устройство для контроля оперативной памяти

Загрузка...

Номер патента: 1833919

Опубликовано: 15.08.1993

Авторы: Либерг, Фролова

МПК: G11C 29/00

Метки: оперативной, памяти

...Далее происходит считывание информации по всем адресам, в момент окончания которого в результате обратного опрокидывания триггера записи-чтения 2 сигнал с его инверсного выхода, пройдя через второй элемент ИЛИ 14 и второй демультиплексор 12, поступит на вход прямого счета и запишет единицу в счетчик кадров 4, В очередном кадре записи единица будет записана по первому адресу, так как блок сравнения 5 сработает в момент совпадения состояний счетчиков 1 и 4. По всем остальным ячейкам памяти будет записана нулевая информация,Такая последовательность работы будет соблюдаться до момента окончания первого цикла, то есть когда импульс с выхода прямого переноса счетчика кадров 4, пройдя через второй мультиплексор 16, не установит первый...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1833920

Опубликовано: 15.08.1993

Автор: Панов

МПК: G11C 29/00

Метки: блоков, памяти

...46, шинные формирователи 47 и 48 блока 1. Младшие разряды адреса (АО-А 7) поступают в шины 32, 19 и подаются на соответствующие адресные входы блока 18 и блока 3. Старшие разряды адреса (А 8-А 15) поступают в шину 20 и записываются в регистр 95 сигналом АОЯТВ. Выходы регистра 35 подключаются на соответствующие адресные входы блока18.Так как нулевой канал контроллера 33запрограммирован на режим записи, тестовая последовательносгь считывается из блока 3 (сигналом 26 "чтение", который подается нэ 1-ый вход "чтение" блока) через10 20 блок сравнения 8 30 35 40 50 55 коммутатор 4 поступает в проверяемый блок 18 и записывается по сигналу 28 "запись в память". После окончания обслужйвания нулевого канала контроллер 33 выставляет сигнал ЕОР...

Устройство декодирования для коррекции двойных ошибок

Загрузка...

Номер патента: 1833968

Опубликовано: 15.08.1993

Автор: Конопелько

МПК: G11C 29/00, H03M 13/02

Метки: двойных, декодирования, коррекции, ошибок

...и нижние значения столбцов матрицы Н, Причем сумма значени". степеней +) = Л 0 =2.20 Все Сп = С 7 = 21 дноиных ошибок на2длине кода можно разбить на три класса;2=5 Лз =-. 1 нал, указывающии на соответству Ощуо сте пень элемента а. Например, если на входыдешифратора поступает сигнал о элементе аг, то на втором выходе дешифратора появляется единичный сигнал.Единичные сигналы на одних из Выходов 8 и 1 посгупаот на входы селектора 9; в результате на одном из (+ 1) Выходов 12 появится сигнал, указывающий на соответствующее Л, Например, при Ошибках во втором и четвергом разрядах синдром равен 5 =(а /а); тогда на первом выходе дешифратора 6 и четвертом выходе дешифратора 7 появятся единичные сигналы, которые откроют соответствующий элемент...

Оптическая информационно-поисковая система

Загрузка...

Номер патента: 1836698

Опубликовано: 23.08.1993

Авторы: Позднеев, Райков

МПК: G06K 9/76, G11C 11/42

Метки: информационно-поисковая, оптическая

...очередные страницы, На третьем шаге осуществляется переключение второго поляризатора 7 с целью разблокировки поедметного луча, На этом шаге предметный и обьектнь 1 й лучи используются в том же назначении, что и в вьше рассмотренном режиме.,Запись голограмм страниц осуществляется в следующей последовательности (см. фиг,3). По сигналу из блока синхронизации 16 из первого блока постоянной памяти 29 считывается в первый блок оперативной памяти 34 полный список адресов описаний тематических полей ГТН 10, По каждому из серии сигналов, поступающих иэ блока синхронизации 16 во второй блок оперативной памяти 35, на его выходе инициируется очередной адрес сканирования ГТН 10, в результате чего в первом регистре 39 20голограммы по этому адресу...

Устройство сопряжения для контроля блоков памяти

Загрузка...

Номер патента: 1836723

Опубликовано: 23.08.1993

Авторы: Белалов, Рудаков

МПК: G11C 29/00

Метки: блоков, памяти, сопряжения

...срабатывают триггер 41, элемент 42, выход 2,1 блока 2.Если устройство не занято выполнением обращения к памяти, блок выбора режима 3 устанавливается в состоянии регенерации и выдает сигнал 3.1, что приводит к запуску сдвигателя 43, с выхода которого вырабатываются управляющие сигналы на выходах 2,2 - 2.5 в блок выбора режима 3, блок 5, мультиплексор адреса 6, счетчик 7,Блок 5 дешифратора выдает сигналы ВАЗ 5.6-5,9 на выходы 30. Мультиплексор 6 адреса передает адрес регенерации со счетчика 7 на выходы 29,В конце цикла регенерации счетчик 7 переключается по сигналу 2,5 и подготавливает следующий адрес регенерации. В режиме отмены регенерации со входа 22 наблок 1 генераторов поступает .низкий уро-.вень, который блокирует работу...

Блок считывания информации для запоминающего устройства на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1837360

Опубликовано: 30.08.1993

Автор: Соколов

МПК: G11C 7/00

Метки: блок, доменах, запоминающего, информации, магнитных, считывания, устройства, цилиндрических

...напряжения, , первые входы которых являются входом 3 блока, а вторые входы соединены, соответ; ственно, с первой 4 и второй 5 шинами пи тания, выход второго делителя соединен с , первым входом компаратора 6, выход кото рого является выходом блока, а второй входсоединен с выходом детектора 7 нижнего уровня, первый вход которого соединен совторой шиной питания 5, второй вход - свыходом первого делителя 1, формирова,тель импульсов 8 и ключ 9, выход которого ; соединен с управляющим входом детекторанижнего уровня 7, вход - с первой шиной ; питания 4, а управляющий вход - с выходом УДАРСТВЕННОЕ ПАТЕНТНО ДОМСТВО СССРСПАТЕНТ СССР) 21) 4650152/2422) 13.02.8946) 30.08.93. Бюл.М.(56) Авторское свидетМ 1091224, кл. 6 11Авторское свидеМ 1015403,...

Устройство для измерения подвижности доменных границ феррит гранатовых пленок

Загрузка...

Номер патента: 1837361

Опубликовано: 30.08.1993

Авторы: Грязев, Нестеренко, Талуц

МПК: G11C 11/14

Метки: гранатовых, границ, доменных, пленок, подвижности, феррит

...селектора 12 формируются строчныесинхроимпульсы (фиг,2 в) с периодом повторения 64 мкс, а на втором выходе - кадровые синхроимпульсы (фиг,2 б) с периодом 20 мс."5 Кадровый синхроимпульс устанавливает триггер 16 в единичное состояние(фиг.2 д) и одновременно перепадом Гзапускает одновибратор 23, на выходе которого формируется импульс низкого логического уровня 20 (фиг.2 г), длительность которого регулируется в пределах 0-20 мс. После окончания этого импульса на выходе одновибратора 23 появляется высокий уровень, разрешающий прохождение строчных синхроимпульсов 25 через элемент И 19. При этом первым жеимпульсом с выхода элемента.И 19 триггер 16 перебрасывается в нулевое состояние, в результате чего на выходе элемента И 19 формируется...