G11C — Запоминающие устройства статического типа

Страница 222

Способ прошивки двухслойной запоминающей матрицы на биаксах

Загрузка...

Номер патента: 1443028

Опубликовано: 07.12.1988

Авторы: Сверлов, Яблонский

МПК: G11C 5/12

Метки: биаксах, двухслойной, запоминающей, матрицы, прошивки

...4 досоосного расположения отверстий 5биаксов нижних слоев б нечетныхстолбцов и верхних слоев 7 четныхстолбцов. Прошивают соосно расположенные отверстия 5 проводом 8 считывания в прямом направлении, обеспечивая запас провода 9 для прошивкибиаксов в обратном направлении, Далее с одного конца ряда провод фиксируют на валике 10 в месте выхода его из отверстия биакса, а с другого конца провода обеспечивают натяжение в осевом направлении, например, с помощью противовеса 11, перекинутого через блок 12 (фиг.1). Затем производят поочередное смещение четных столбцов 3 со стороны зафиксированного конца провода до соосного.расположения оставшихся не прошитыми отверстий биаксов (фиг,2 и 3). После этого провод огибают вокруг валика 10 и прошивают...

Запоминающее устройство

Загрузка...

Номер патента: 1443029

Опубликовано: 07.12.1988

Авторы: Авдюхин, Авдюхина, Гаранин, Колосов

МПК: G11C 11/00

Метки: запоминающее

...элементов шифратора выполнены согласно указанной таблице.Для формирования разрешающегосигнала на входах выборки регистров17 для записи в них границ сегментовячеек одинакового Формата в структурную схему устройства (фиг.1) введенселектор 26, который может быть реализован, например, как показано нафиг.5. Задачей селектора 26 являетсяФормирование логической единицы наодном из своих выходов при совпадениикода, поступающего с выходов старшихразрядов регистра 7, с соответствующими разрядами постоянного кода,поступающего по входам 27 устройства.Селектор (фиг.5)содержит схему43 сравнения и дешифратор 44,В качЕстве схемы 43 может быть использована схема сравнения К 555 СП 1,имеющая две группы информационныхвходов для сравниваемых кодов, атакже 3...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 1443030

Опубликовано: 07.12.1988

Авторы: Комарова, Федоров

МПК: G11C 17/00

Метки: запоминающее, постоянное

...следующим образом. 40Разряды кода с адресных входов 9 и 10 поступают соответственно на входы дешифраторов строк 3 и столбцов 6, два разряда кода с адресного входа 11 поступают на входы блока 8 форми рования логических функций. При этом происходит выборка запоминающего элемента 2, находящегося на пересечении строки и столбца матрицы 1, соответствующих поданному на входы 9 и 10 коду адреса.У выбранного запоминающего элемента 2 первый вход подключен к одному из выходов 4 дешифратора 3 строк, имеющему при данном коде адреса состояние логической "1", либо второй вход подключен к одному из выходов 5 дешифратора 3 строк, имеющему при данном коде адреса состояние логического "0", При этом на выходе запоминающего элемента 2 формируется...

Программируемое постоянное запоминающее устройство с контролем

Загрузка...

Номер патента: 1443031

Опубликовано: 07.12.1988

Авторы: Крамфус, Маслова, Степанов, Ульянова

МПК: G11C 17/00, G11C 29/00

Метки: запоминающее, контролем, постоянное, программируемое

...одновременное обращение к обоим блокам1 и 2 памяти,При чтении (на входе 16 записисчитывания устройства устанавливается уровень логического нуля) на инФормационные входы-выходы 12 устройства передается информация, считываемая с блока 1, а инФормация, считываемая с блока 2 (контрольные разряды), передается на коммутатор 4 контрольных разрядов и далее на блок 3контроля для проверки четности считы.ваемой информации.Перед программированием должнобыть сформировано контрольное словои установлено в регистр 7 контрольных разрядов. Последнее осуществляется при помощи адресуемой операциивывода, активизирующей третий элемент И 10 (вход вриема данных регистра 7), под воздействием которогоконтрольное слово, передаваемое с информационных...

Устройство для записи информации в полупроводниковые блоки постоянной памяти

Загрузка...

Номер патента: 1444882

Опубликовано: 15.12.1988

Авторы: Изюмов, Лямина, Николаев, Росницкий, Чабров

МПК: G11C 29/00, G11C 7/00

Метки: блоки, записи, информации, памяти, полупроводниковые, постоянной

...питания, т.е, в девяти режимах динамического контроля;Код счетчика Режим контроля Контроль при минималь" ном значении питающего напряжения и минимальном времени выборки ин Формации Контроль при минимальном значении питающего,напряжения и номинальном времени выборки информации Контроль при минимальном значении питающего напряжения и максималь ном времени выборки ин" Формации Контроль при номиналь" ном значении питающего напряжения и минимальном времени выбрки ин- Формацииз ,144 Контроль при номинальном значении питающего напряжения и номинальном времени выборки ин- формации О 00 О 01 0110 0111 1000 Устройство для записи информации 40 в полупроводниковые блоки постояннойпамяти по авт.св. 9 826416, о т л и"ч а ю щ е е с я тем, что, с...

Устройство для управления динамической памятью

Загрузка...

Номер патента: 1444883

Опубликовано: 15.12.1988

Автор: Скубко

МПК: G11C 11/406, G11C 7/00

Метки: динамической, памятью

...вход " Сброс " триггера 1 4 .На выходе элемента ИЛИ-НЕ 1 6 вовремя прохождения полуцикла формируется уровень " 0" , который через элемент НЕ 1 7 поступает на один из входов элемента И-НЕ 1 8 , н а второй входкотор ого в режиме. "Регенерация " тожепоступает уровень " 1 " , В результате блок 2 запроса регенерации меняет свое состояние на противоположное. При наличии одного иэ управляющих сигналов ЧПЗУ или ЧТЗУ арбитр 6 устанавливается в положение "0"-"1", что соответствует режимам "Запись" или "Чтение".Таким образом, при каждом цикле синхронизации в,режиме "Регенерация" выигрыш во времени составит половину цикла синхронизации.Формула изобретенияУстройство для управления динамической памятью, содержащее генератор регенерации, генератор...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1444884

Опубликовано: 15.12.1988

Авторы: Кужольная, Солдатенко, Чернобылов

МПК: G06F 12/00, G11C 7/10

Метки: буферное, запоминающее

...состоитиэ и+1 тактов. Каждый такт состоитиз двух полутактов,В первом полутакте первого тактацикла по положительному Фронту управляющего импульса 3-Сдв (с четвертогвыхода блока 15 управления) лроисходит сдвиг информации во входном регистре 2 с выдачей на его последова"тельной выход первого разряда словаа;, по единичному уровню импульса ВР(с второго выхода блока 15 управления) и импульсу ВК (с первого выходаблока 15 управления), считывание идалее запись первых разрядов слова а; , , а;+,по отрицатель-.ному перепаду импульса 3-Сдв соответстненно н первый 4, второй б и третий 8 выходные Э-триггеры и выдачаих с выходов П-триггеров на выходы9, 1 О и 11 устройства.Во втором полутакте первого тактацикла по нулевому уровню импульса ВРи импульсу...

Накопитель информации на плоских магнитных доменах

Загрузка...

Номер патента: 1444885

Опубликовано: 15.12.1988

Авторы: Добрынин, Езупов, Кравец

МПК: G11C 11/14

Метки: доменах, информации, магнитных, накопитель, плоских

...1 в и Ет отрицательной полярности, В результате воздействия поля тока 1 домен стирается везде, кроме участка под нижней шиной 7, где поле тока 16 компенсируется полем тока Ет (Фиг,4 г). В момент С подаются токи 1 и 1, положительной полярности аналогично моменту времени С, В результате происходит зарождение следующего разряда, а предыдущий записанный домен 10 продвигается в следующий разряд регистра 2 (фиг.4 д) и т,д. до заполнения всего регистра 2.При записи последнего разряда в. момент времени Сн одновременно с токами 16 и 1, подаются токи 18 и 1. В результате все эапи;. нные доменыраспространяются по элементам 12 связи и заполняют каналы 11 дополнительного регистра 5 (фиг.4 е). В моментполярность токов 1 ь ч 1 изменяется на...

Устройство для считывания цилиндрических магнитных доменов

Загрузка...

Номер патента: 1444886

Опубликовано: 15.12.1988

Авторы: Кузнецов, Ланко, Матвеев, Уланова

МПК: G11C 11/14

Метки: доменов, магнитных, считывания, цилиндрических

...предварительного каскада, и улучшающие отношения сигнал/помеха на входе компаратора,Устройство работает следующим об Оразом.При считывании информации из ЦМДнакопителя сигнал, снимаемый с диагонали мостов через конденсаторы 15 и16, усиливается и имеет вид, представленный на фиг.2 а,б. Сигналы отрицательной полярности не пропускаютсядиодами 12 и 13, а сигналы положительной полярности логически суммиру-ются, За счет нелинейности вольтамперной характеристики диодов сигналБ, на втором входе 17 компаратора11 приобретает форму, изображеннуюна фиг,2 в. При превышении величиныпорогового значения Б, на первом входе 18 компаратора 11 на выходе 19 компаратора 11 вырабатываетсяинформационный сигнал ТТЛ-уровня.Вместо одиночных диодов 12 и...

Способ определения коэрцитивной силы монокристаллических пленок феррит-гранатов

Загрузка...

Номер патента: 1444887

Опубликовано: 15.12.1988

Авторы: Барьяхтар, Кузин, Редченко

МПК: G11C 11/14

Метки: коэрцитивной, монокристаллических, пленок, силы, феррит-гранатов

...сигнал пропорционален смещению доменных границ происходящего под воздействием импульсов магнитно- ЗО го поля, т.е. амплитуда импульсов сигнала на выходе фотоэлектронного умножителя пропорциональна величине смещения доменных границ. Зависимость относительного смещения доменных гра- З 5 ниц Х от величины амплитуды поля Н имеет два участка с существенно различным наклоном, При этом точка излома на графике зависимости Х=2 (Н) оказывается однозначно связана с коэрци тивной силой Нс пленки. Как слева, так и справа от точки излома амплитуда фотоотклика при линейном увеличении амплитуды импульсов магнитного поля изменяется также линейно. Одна ко в момент, когда амплитуда импуль" сов переменного магнитного поля достигает значения коэрцитивной...

Ячейка памяти

Загрузка...

Номер патента: 1444888

Опубликовано: 15.12.1988

Авторы: Белоусов, Герасимов, Григорьев, Кармазинский

МПК: G11C 11/40

Метки: памяти, ячейка

...упрощение и уменьшение потребляемой мощности ячейки памяти.На чертеже представлена ячейка па. - 10 мяти.Ячейка памяти содержит первый и второй нагрузочные элементы 1 и 2 на КМДП в транзистор р-типа, первый и второй переключающие элементы 3 и 4 15 на КМДП-транзисторах п-типа, управляющий элемент 5 на КМДП-транзисторе и- типа, первую и вторую разрядные шины 6 и 7, адресную шину 8, шину 9 питания ячейки памяти. 20Принцип действия ячейки заключается в следующем.В режиме хранения элемент 5 закрыт и на шинах 6 и 7 принудительно устанавливают нулевое напряжение.АВ режиме чтения элемент 5 открывается путем подачи напряжения на шину 8, благодаря чему обеспечивается протекание сквозного тока через элементы 4,5, (3,5,2) в емкость первой 30...

Бистабильное устройство для хранения и обработки изображений

Загрузка...

Номер патента: 1444889

Опубликовано: 15.12.1988

Авторы: Дубчак, Красиленко, Яцковская

МПК: G11C 11/42

Метки: бистабильное, изображений, хранения

...в устойчивомсостоянии даже в случае прекращенияподачи импульса на Б-вход 12. Длительность оптического сигнала, подаваемого на Б-вход (и на К-вход), зависит от быстродействия применяемыхоптически управляемых транспарантови может с учетом некоторой задержкисигналов в чисто оптическом трактевсего в несколько раз превышать вре"мя включения и выключения транспарантов (примерно 30 мкс)При подаче оптического.импульсного сигнала на Квход 5 в устройстве происходит сбросинформации, обнуление, так как приналичии сигнала на управляющем входе инвертирующего транспаранта 4 световой поток на сигнальном выходе последнего отсутствует, что приводит кисчезновению светового потока на выходе 8 и разрыву положительной обратной связи. Длительности...

Матричный накопитель для постоянного запоминающего устройства

Загрузка...

Номер патента: 1444890

Опубликовано: 15.12.1988

Авторы: Куварзин, Лихацкий, Яковлев

МПК: G11C 11/34, G11C 17/00

Метки: запоминающего, матричный, накопитель, постоянного, устройства

...требуется создание межсоединеннй между стоковьми, истокосвыми и затьорными областями площадьячейки данного матричного накопителязначительно велика,Целью изобретения является повышение степени интеграции матричногонакопителя ПЗУ.Поставленная цель достигается тем,что в матррг 1 ный накопитель для ПЗУ,который содержит полупроводниковуюподложку, на поверхности которой расположен диэлектрический слой на поверхности которого расположены изолированные друг от друга числовыеи разрядные шины, выполненные изпроводящего слоя, введены областинизколегированного полупроводника иобласти диэлектрика, последовательнорасположенные на поверхности полупроводниковой подложки в диэлектрическом слое под соответствующими пеника 3...

Матричный накопитель для постоянного запоминающего устройства

Загрузка...

Номер патента: 1444891

Опубликовано: 15.12.1988

Авторы: Куварзин, Лихацкий, Яковлев

МПК: G11C 11/34, G11C 17/00

Метки: запоминающего, матричный, накопитель, постоянного, устройства

...и расположенные на поверхности полупровоцниковой подложки в диэлектрическом слое под соответствующими пересечениями чнс.нов.:, н разрядных шин области понун р;и. впик, на соответствующих участках поверхности которых размещены с зазором области диэлектрика, на поверхности которыхрасположены соответствующие числовыешины, а на поверхности областей полупроводника в зазоре расположены соответствующие разрядные шины.Кроме того, для обеспечения мно-.гократной записи информации, область диэлектрика выполнена двухслойной, например, из двуокиси кремния толщиной 1,5-2,5 нм и нитридакремния толщиной 50-100 нм.На фиг. 1 показана конструкцияматричного накопителя; на фиг. 2 -разрез А-А на фиг, 1; на фиг. 3конструкция перепрограммируемойячейки...

Программируемое логическое устройство

Загрузка...

Номер патента: 1444892

Опубликовано: 15.12.1988

Авторы: Жихарев, Тимонькин, Ткаченко, Тюрин, Улитенко, Харченко

МПК: G06F 7/00, G11C 17/00

Метки: логическое, программируемое

...Фронту сигнала на втором выходедешиФратора 10. Лалее процесс прог"раммирования продолжается аналогично.По (ц+1)-му импульсу на тактовомвходе 19 первый триггер 1 устанавливается в состояние "1" по входуустановки, на который подается сигнал "1" с (Р+1)-го выхода дешиФратора 10. На выходе 20 устройства устанавливается сигнал "1", что свидетельствует об окончании программирования элементов ИЛИ,По (гд+1)-му импульсу на входе19 второй триггер 12 устанавливается в состояние по входу установки, на который подается сигнал "1"с выхода переполнения счетчика 9.Поэтому на выходе 21 устройстваустанавливается сигнал "1", что свидетельствует об окончании программирования элементов И и выходных сигналов. Сигнал "1" с выхода триггера 12 по...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1444893

Опубликовано: 15.12.1988

Авторы: Алексеев, Зинин, Маслеников, Юдин

МПК: G11C 19/00

Метки: буферное, запоминающее

...на первом выходеделителя 28 частота равна Р/2, навтором выходе - Р/4, Через открытыйэлемент И 31 и элемент ИЛИ 33 навход узла проходит частота Р/4, т,е,при заполнении накопителя БЗУ менеечем на 1/2 считывание производитсяс минимальной скоростью. При заполнении накопителя БЗУ наполовину сигнал высокого уровня БФ:1/2, постудит со средней скоростью. Дальнейшее уменьшение степени заполнениянакопителя приводит к появлению сиг"кала БЖ.-1/2. Этот сигнал выдаетсяблоком анализа состояний буфернойзоны йри заполнении накопителя БЗУровно наполовину, Сигнал БФ=1/2 высокого уровня, поступая на первыевходы элементов И 22,33, открываетих. Сигнал чтения, проходя черезоткрытый элемент И 23, воздействуетна вход сброса триггера 26, сбрасывая его в "0"....

Регистр сдвига

Загрузка...

Номер патента: 1444894

Опубликовано: 15.12.1988

Авторы: Голубцов, Захаров, Пархоменко, Харламов

МПК: G11C 19/00

Метки: регистр, сдвига

...с вхо О да 9 второго разряда - в триггер 13 первого разряда, с входа 9 третьего разряда - в триггер 13 третьего разряда и т.д. На выход 12 первого разряда поступает информация с выхода триггера 20 резервного разряда, а на выход 12 второго разряда - с выхода триггера 13 первого разряда. Следовательно, триггер второго разряда при его неисправности замещен триггером первого разряда, а триггер первого разряда - триггером резервного разряда. При этом обеспечивается работоспособное состояние регистра сдвига в целом. 55Для записи информации, представленной последовательным кодом, на входах О (Ч ) и 9 (В - 0 ) регистра сдвига устанавливают сигналы низ 8944кого логического уровня, на вход 8(7,) подают информацию в последовательном коде, а на...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 1444895

Опубликовано: 15.12.1988

Авторы: Денисенко, Кравцов, Кузнецов, Уточкин

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...источников 11 и 12 опорного напряжения. При этом мостовойключ 1 закрыт, напряжение, запомненное на конденсаторе 2 в предыдущем 30такте выборки, поступает на выходустройства через повторитель 3 напряжения. Генераторы 8 и 9 тока в режиме хранения включены, и их выходныетоки уменьшают значения выходных токов генераторов 6 и 7 тока соответственно по отношению к режиму выборки.При поступлении импульса "Выборка"на стробирующий вход устройства одновибратор 13 в блоке 10 управленияформирует импульс управления, по которому генераторы 8 и 9 тока выключаются, и выходной ток генераторов 6и 7 тока достигает максимального значения. Затем импульс Выборка, задержаний в элементе 14 задержки,размыкает ключи 4 и 5, что вызываетоткрывание диодного мостового...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1444896

Опубликовано: 15.12.1988

Авторы: Багян, Биккулов, Великовский, Смирнов, Чистяков, Шульга

МПК: G11C 29/00

Метки: блоков, памяти

...с выхода элемента И 119 проходит через второй выход блока 8, четвертый вход блока 4 (фнг.б) и блокирует элементы И 4850 148-8, т,е. сигналы записи, Счетчик 127 начинает отсчитывать время паузы, начиная с записанного в негокода константы 001111000110 =1586,., Во время паузы на выходе формирователя 173 блока 15 формируется сигнал, который пос туп ает в источник 1 7 для управления напряжением питания. По окончании паузы на выходе переноса счетчика 127 появляется единичный уровень, по которому триггеры 136 и 135 возвращаются в исходное состояние, При этом счетчики 70-72 разблокируются, а также снимается блокировка с элементов И 48-1 48-8 блока 4, Аналогично записи нулей производится запись единиц по всем адресам контролируемой памяти. По...

Запоминающее устройство с сохранением информации при аварийном отключении питания

Загрузка...

Номер патента: 1444897

Опубликовано: 15.12.1988

Автор: Овчинников

МПК: G11C 29/00

Метки: аварийном, запоминающее, информации, отключении, питания, сохранением

...равныйлогической единице, при напряженияхисточников 1 и 2 питания, удовлетворящих неравенствам:ип 1 ппПп и - " и и-. " пс х ф (1) 40ип 1 пп 211 ии - " ип 1- пос П сГде ип ип 1 ип ип 2ПИ э ЦпИ11 П 0МИНИ При отключении источников 1 и 2 питания (в момент времени ,) на выходе 18 блока 4 контроля формируется "О". Ключевые элементы 5, б и 7 отключают питание от схем управления блоков 10 памяти и логических элементов схемы, при этом питание матрицы запоминаюшИх элементов осуществляется от резервного источника 3 питания. Сигнал "0" на выходе элемента И 9 запрещает обращение с входов 12 к блокам 10 памяти. Таким образом, обращение к блокам 10 памяти надежно заблокировано как по сигналу "Обращение", так и по питанию схемы управления, что...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1444898

Опубликовано: 15.12.1988

Авторы: Королев, Николаев

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...и триггер 17 не переключается.При несовпадении записанной и считанной информации триггер 17 переключается в 40 единичное состояние, что свидетельствует о наличии дефекта в данной ячейке накопителя. Этот дефект можно обойти путем записи в данную ячейку обратного кода слова. 45 В четвертом такте по переднему фронту сигнала А 4 производится запись в регистркода ошибки, обнаруженного при поразрядном сравнении слова, записанного в накопитель 1 и считанного из него, в сопровождении адреса записи, который записывается в регистр 8. Зались производится в первую ступень буферных регистров 7 и8 при этом информация во второй ступени не изменяется. При К. = 1 одновременно с сигналом А блока 6 управ 4ления вырабатывается сигнал А, по которому...

Устройство выборки-хранения

Загрузка...

Номер патента: 1446655

Опубликовано: 23.12.1988

Авторы: Клевцов, Фирстов

МПК: G11C 27/00, G11C 27/02

Метки: выборки-хранения

...- следствие боль - шой постоянной времени элемента 6 через элемент 3. "Нормальное" значе - ние погрешности отслеживания должно быть учтено при определении заданной суммарной погрешности, т.е. размеров окна компаратора 8. Частое появление нуля на выходе 10 свидетельствует о том, что спектр сигнала слишком широк для заданной погрешности.В предложенном устройстве разделены функции развязки входного сигнала (усилитель 2) и сравнения входного и выходного сигналов (компаратор 8), которые в известных замкнутых устройствах выборки-хранения выполняет один усилитель (входной), В предложенном устройстве эти операции выполняются параллельно, при этом сохраняется быстродействие известного устройства, а точность увеличивается. Повьппается...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1446656

Опубликовано: 23.12.1988

Авторы: Березенко, Сушко, Фастов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...блок 4 управления. Помимоформирования сигналов разрешения 40записии считывания этот блок обес -печивает также необходимую задержкусигнала записи, учитывающую задержкусрабатывания блока 3 кодирования,В режимах считывания блок 5 декодирования обеспечивает расчетпо уравнениям кодирующей,матрицыдвух независимых значений каждогоинформационного бита данных, а каждый мажоритарный элемент 6 по этим.двум значениям и значению бита, полученному при непосредственном считывании из блока 1 памяти, пропускаетна выход 8 сигнал, соответствующийистинному значению бита данных,55Для .сохранения высокой надежностиработы запоминающих устройств совстроенной коррекцией ошибок необходимо как на этапе их изготовления,так и при последующей...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1448362

Опубликовано: 30.12.1988

Автор: Яковлев

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...определенного уровня, откро 30 35 40 45 50 55 ется первый транзистор 8 и перейдетв режим насыщения, Падение напряжения на транзисторе при этом незначительное (до 100 мВ). Номиналы первого10 и второго 11 резисторов подбираюттаким образом, чтобы при открываниипервого 8 транзистора второй 9 транзистор закрывался смещением с делителя (резисторы 10 и 11). Питание пе-.реключателя 2, триггера 3 и накопителя 1 осуществляется от основного источника напряжения с выхода 7. Когдавеличина напряжения основного источника достигнет требуемого уровня,сработает компаратор 4 и сигналом с первого выхода установит триггер 3 в состояние "1", который включит переключатель 2. Последний разрешит прохождение сигнала "Выбор микросхемы"от процессора на четвертый...

Матричный накопитель

Загрузка...

Номер патента: 1449996

Опубликовано: 07.01.1989

Автор: Игнатьев

МПК: G11C 11/40

Метки: матричный, накопитель

...группе, коллекторытранзисторов элементов выборки объединены и подключены соответственно 55 к вторым выводам резисторов элементов смещения.тираж 590 Подписное Произв.-пслигр. пр-тие, г. Ужгород, у . рл. П оектная, 4 Изобретение относится к полупроводниковым запоминающим устройствамна биполярных транзисторах,Цель изобретения - упрощение матричного накопителя.На чертеже изображена принципиальная электрическая схема матричногонакопителя.Матричный накопитель содержит1 Оячейки 1 памяти, включающие ключевыеэлементы 2 и 3 на транзисторах, элементы 4 и 5 выборки на транзисторах,нагрузочные элементы 6 и 7 на резисторах, элемент 8 стабилизации на резисторе, адресные шины 9 и 10, раз-,рядные шины 11 и 12, элементы 13и 14 смещения, шину 15 нулевого...

Устройство для контроля регистров сдвига

Загрузка...

Номер патента: 1449997

Опубликовано: 07.01.1989

Авторы: Городкова, Простаков, Раисов, Спасский

МПК: G11C 29/00

Метки: регистров, сдвига

...образом, навходах сумматора 1 присутствуют противоположныекоды одного и того же 25числа, которые, складываясь, образуют на выходе код 1111, а на выходе переноса старшего разряда - уровень сигнала, соответствующий уровнюлогического нуля. Тактовый импульс, 30записавший параллельные коды.в регистры 17 и 18 червз элемент 8 задержкипроизводит добавление единицы к со"держимому сумматора 1 по входу переноса младшего разряда. Код содержимо-. Зго сумматора 1 становится равным0000, а на выходе его образуетсяположительный перепад напряжения,который по первому входу воздействует на регистратор б ошибки. Только 40при правильной работе проверяемыхрегистров 17 и 18 сдвига может появиться положительный перепад напряжения, воздействующий на...

Дешифратор с суммированием напряжений и токов

Загрузка...

Номер патента: 1451765

Опубликовано: 15.01.1989

Автор: Ермолин

МПК: G11C 8/10

Метки: дешифратор, напряжений, суммированием, токов

...повышение надежности дешифратора за счет снижения токон в выходных обмотках невыбранных трансформаторов.На чертеже изображена схема дешифратора.Дешифратор состоит из и трансформаторон 1, каждый из которых содержит обмотки 2 и входную обмотку 3. Все трансформаторы 1 объединены общей шунтирующей обмоткой 4, в которую включен шунтирующий резистор 5. Одни выводы выходных обмоток 3 подключены к одной шине 6, другие - к одним выводам нагрузочных резисторов 7, другие выводы которых подключены к другой шине 8.Сердечники трансформаторов 1 выполнены из материала с непрямоугольной петлей гистерезиса.Дешифратор работает следующим образом.Входные сигналы в виде импульсов напряжений прикладываются к обмоткам 2 всех трансформаторов 1, кроме одного,...

Способ записи информации в магнитооптический транспарант

Загрузка...

Номер патента: 1451766

Опубликовано: 15.01.1989

Авторы: Звездин, Зюбин, Курбатова, Филатов, Четкин

МПК: G11C 11/14

Метки: записи, информации, магнитооптический, транспарант

...1 позициями обозначены доменосодержащий магниточувствительный слой 1, например пластина ортоферрита иттрия, постоянные магниты 2 и 3, катушка 4 индуктивности, токовые петли 5 и 6, единственная доменная стенка 7.В исходном состоянии в отсутствии токов в катушке 4 и в токовых петлях 5 и 6 постоянные магниты 2 и 3, создающие градиентное магнитное поле, формируют единственную доменную стенку 7 в пластине ортоферрита, которая разделяет две области с противоположными направлениями векторов намагниченности. Положение доменной стенки строго определено в том месте, где магнитное поле равно нулю.Если в катушку 4 подать ток, то созданное им внешнее магнитное поле будет увеличивать область с направлением вектора намагниченности вдоль поля и...

Накопитель информации

Загрузка...

Номер патента: 1451767

Опубликовано: 15.01.1989

Автор: Смирнов

МПК: G11C 11/14

Метки: информации, накопитель

...генератора 40 в регистр 39 поступает контрольная информационная последовательность ЦЩ для записи в регистры 4,После записи информации с помощью элементов 5 и 6 ЦМД прогоняют в регистрах 4 несколько50 циклов, а затем копируют элементами 7 в часть 10 канала 9. Продвигаясь по части 10 через элементы 20, ЦМД попадают в участок канала со сдвоенными переключателями 26 и 27 на их входы 28, переключаются переключа 55 телями на их выходы 29 попадают в канал 13, расширитель 14 и датчики 15 и 16 считывания ЦМД. С выходов 674датчиков 14 и 15 информация о дефектных регистрах поступает в устройствоуправления (не показано). Устройство управления выдает последовательность импульсов для записи ЦМД в генератор 11, обеспечивает запись ЦЩв регистры...

Запоминающее устройство на цилиндрических магнитных доменах

Загрузка...

Номер патента: 1451768

Опубликовано: 15.01.1989

Авторы: Блюменау, Иванов-Лошканов, Тащиян

МПК: G11C 11/14

Метки: доменах, запоминающее, магнитных, цилиндрических

...магистрали 14, регистр 8 управления сброшен, что соответствует отсутствию обращения к доменной памяти. Сигналы управления модулями 9 доменной памяти на локальной шине 13 соответствуют пассивному состоянию (отсутствию вращающего поля), а микропроцессорный блок 1 периодически опрашиваетПри выполнении операции чтения секторов устройство работает следующим образом, Прежде всего микропроцессорный блок 1 программно вычисляет адреса модулей 9 доменной памяти и доменных интегральных микросборок (ДИМ) на них, которые записывает в регистр 8 управления наряду с кодом режима, соответствующим чтению информации из ДИМ, а также вычисляется номер и количество страниц ДМ, соответствующих заданным дорожке и сектору диска, котоыре заносятся в блок 7...