G11C — Запоминающие устройства статического типа

Страница 196

Элемент памяти

Загрузка...

Номер патента: 570282

Опубликовано: 30.08.1986

Авторы: Мишин, Черепов

МПК: G11C 11/40

Метки: памяти, элемент

...большое число управ ляющих выводов, что существенно усложняет конструкцию отсчетного устройства. Целью изобретения является расширение функциональных возможностей элемента памяти.Достигается это тем, что элемент памяти содержит области полупроводника р-типа, размещенные под слоем диэлектрика в полупроводниковой подложке и"типа, и металлические электроды, расположенные на слое диэлектрика, а нижний конец подвижной проводящей пластины соединен с полупроводниковой подложкой и-типа. Такое выполнение увеличивает функциональные возможности элемента и расширяет область его применения, так как предлагаемый элемент представляет собой по существу разряд регистра сдвига с индикацией.На чертеже представлена конструкция устройства.Элемент содержит...

Устройство для изготовления адресных жгутов постоянных накопителей

Загрузка...

Номер патента: 1256094

Опубликовано: 07.09.1986

Авторы: Багинский, Петров

МПК: G11C 5/12

Метки: адресных, жгутов, накопителей, постоянных

...58, кулачок 59 которого рычагами 60 поднимает толкатели 56 с набранными по программе проводами 7. При дальнейшем вращении распределительного вала 58 кулачок 9 с помощью рычагов 8 перемещают траверсу 5 с линейками 3 и 4 по направляю-" юшим 2. Линейка 3 захватывает верхние провода 7 вправый ствол 42, а линейка 4 - нижние провода 7 в левый ствол 41 адресного жгута 40.Все шаблоны 25 магазина 10 предварительно утоплены вниз таким образом, что провода 7 проходят над утопленными шаблонами 25, которые зафиксируются канавками 31 и 33 пружинами 26 и 27.Концы проводов 7, т.е. начало адресного жгута зажаты в приспособлении 65, а сами провода по программе отобраны в левый 41 и в правый 42 стволы. При срабатывании электромагнитов 55 толкатель 62...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1256095

Опубликовано: 07.09.1986

Авторы: Бойко, Панасенко

МПК: G11C 19/00, H03M 9/00

Метки: буферное, запоминающее

...на вход блока 2 и на один из входов элемента И 17, на на второй вход которого поступает сигнал с выхода блока 18, при этом на выходах 32 и 33 присутствуют сигналы, запрещающие соответственно дальнейшую запись (считывание) в (из) накопитель 1 информации как последующих разрядов информационного кода, так и информационных кодов вообще. Сигнал на выходе 33 сигнализирует о том, что число информационных кодов, заданное входной шиной 26, записаноГсчитано) в (из) накопитель 1, По1256095 1 О 15 20 25 30 35 40 45 50 55 следующее считывание (запись) из (в) накопителя 1 возможно только после подачи сигнала обращения на вход 26,Последовательность ввода и вывода информации в (из) накопитель 1 определяется управляющими сигналами на входах 22; 30, 23 и...

Запоминающее устройство

Загрузка...

Номер патента: 1256096

Опубликовано: 07.09.1986

Авторы: Белалов, Бочков, Рудаков, Саламатов

МПК: G11C 11/00

Метки: запоминающее

...1 О, регистр 11,а также признак занятости, которыйпоступает в блок 1,Мультиплексор 9 принимает адресобращения с входа 14 и формирует двепосылки, сначала старшие разряды адреса (адрес строки), затем младшие разряды адреса, которые поступают в блок10, который принимает с входа 16 сигнал Запись", Последний задает однуиз двух операций: запись (ниэкий уровень)и чтение (высокий уровень). При операции "Запись" блок 10 принимает данные с входа 13, две посылки адресас мультиплексора 9, стробы приема адреса строки и адреса столбца с блока 3.При операции "Чтение" блок памятипринимает те же сигналы с блоков 9и 3 и вьщает считанные данные в регистр 11, с выхода которого данные поступают на выход 17 устройства.В конце операции блок 3 снимаетпризнак...

Запоминающее устройство

Загрузка...

Номер патента: 1256097

Опубликовано: 07.09.1986

Авторы: Барчуков, Лавриков, Неклюдов, Сергеев

МПК: G11C 11/40

Метки: запоминающее

...шин55 3 и 4 токами этих шин 1 , а потенциалы на этих шинах понйжаются. Привыборке включается транзистор 31 и1его коллекторный ток (приблизительрв в котором аО - логический перершпад напряжения на разрядной шине, а ток 1 складывается из тока 1, и тока через соответствущий диод 25 или 26,. В ЗУ большой информационной емкости (более четырех К бит) С образуется емкостями ш элементов памяти и величинапо отнорш,шению к полной задержке считываниясоставляет 15 20 м (О 5 О 7) и задержки сигналов в транзисторах 5 15 и 27, пренебрежимо малы в1сравнении с Т , что повышает быстродействие ЗУ.Рассмотрим считывание логической в и1 из элемента 1 . При этом тран 11зистор 35 включен, а транзистор 34 выключен. Величина Е выбираетсяоптиз соотношения 35Е - Ц...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 1256098

Опубликовано: 07.09.1986

Авторы: Алексеенко, Вариченко, Корнейчук, Марковский, Раков, Томин, Усиков

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...фиксируется в регистре 3,Если числа, точно совпадающие с заданным в накопителе 1 нет, то формируется сигнал нулевого уровня с выхода элемента ИЛИ 4. Среди группы элементов И 6 открыт только элемент И, соответствующий младшему разряду так что на блок 31 сравнения подается сигнал, соответствующий значению младшего разряда заданного числа.Соответственно, на прямом выходе блока 31 формируется сигнал, соответствующий значению младшего разряда заданного числа (при поиске ближайшего меньшего) и сигнал, инверсный значению младшего разряда (при поиске ближайшего большего). Рассмотрим случай поиска ближайшего большего.1Если младший разряд заданного числа равен нулю, то на прямом выходе блока 31 формируется сигнал единичного уровня, который...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 1256099

Опубликовано: 07.09.1986

Авторы: Август, Зыков, Иванюк

МПК: G11C 29/00

Метки: блоков, памяти

...памяти микрокоманд.В соответствии с временной диаграммой в первом такте по синхроимпульсу Т микрокоманда с блока 1 памяти микрокоманд заносится в регистр 20 3 микрокоманд, посинхроимпульсу Т из.меняется содержимое регистра 2. Вовтором такте по синхроимпульсу содержимое полей данных, адреса и режимаконтролируемого блока памяти заносит ся в регистры 8, 10 и 6 и через блоки 12 и 15 поступает на контролируемый блок памяти, по синхроимпульсуТ в регистр 2 заносится вторая мигкрокоманда, содержимое регистров 8 и 30 10 заносится в регистры 11 и 8, посинхросигналу Т 4 происходит подготовка адреса третьей микрокоманды. Втретьем и последующих тактах работаблоков аналогична.35 Если в текущей микрокоманде заданы в поле управления коды операций,то...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1256100

Опубликовано: 07.09.1986

Авторы: Антонюженко, Величко, Дичка, Корнейчук

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...вЬ цразрядное (К = - -) и-ичное (Ч=2 ),слово, Размерность проверочной матрицы Н кода определяется следующим об"разом. Количество строк матрицы находят из неравенства1 256100 зК 1=Ц 4+П 5+06+И 7+и 8 К 2 =и 1+П 2+ и 3+Н 7+П 8 20 КЗ=П 1+2 02+3 03+04+205+3 06+08 =М 1+П 4+П 8)+2 (02+05) +3 АЗ+06) . Значение К 1 формируется на сумматорах 19 (младший разряд) и 20 (старший разряд), значение К 2 - на сумматорах 21 и 22 соответственно, КЗ на сумматорах 31 и 32. При записи информации значение входа 57 равно нулю, а значение входа 58 равно едини-., це. На вход блока 1 поступают информационные разряды слова с выходов 15 4.1.1-4.8.2 блока 2, а также контрольные разряды (выходы элементов П 46, 48; 50, 52; 54, 56). При чтении (К+ш) -разрядное...

Устройство для контроля цифровых блоков памяти

Загрузка...

Номер патента: 1256101

Опубликовано: 07.09.1986

Авторы: Анурьев, Дебальчук, Дмитриев, Косарев

МПК: G11C 29/00

Метки: блоков, памяти, цифровых

...и затем напервый вход блока 5, на второй входкоторого поступает эталонный кодс выхода формирователя 4. Полученные импульсы ошибок поступают наключ 10, где стробируются узкимиимпульсами, вырабатываемыми блоком1, что позволяет избежать случайныхошибок, вызываемых переходными процессами и задержками одного эталонного кода относительно другого. Простробированные импульсы ошибок поступают на вход счетчика 14. По окончании цикла записи блок 1 выдает команду "Воспроизведение" (например,переход иэ состояния логического Ов состояние логической 1 старшегоразряда счетчика), по которой формирователь 11, на вход которого онапоступает, вырабатывает узкий импульс,поступающий на управляющий вход регистра 16, по которому информацияс выхода счетчика 14...

Блок памяти

Загрузка...

Номер патента: 1257701

Опубликовано: 15.09.1986

Авторы: Денбновецкий, Кузьмин, Лещишин, Мельничук, Михайлов, Терлецкий, Цыганок

МПК: G11C 11/42

Метки: блок, памяти

...т,е, переходу к соседним статическим характеристикам,При подаче сигнала с выхода усилителя 8 напряжения на подложку мишенизапоминающей ЭЛТ 1 за счет укаэаннойсвязи между подложкой мишени и поверхностью диэлектрика реализуетсяописанным способом переход от однойстатической характеристики к другой,т.е. фактически происходит уменьшение крутизны управляющей выходнойхарактеристики запоминающей 3 ЗЛТ 1 ипреобразование семейства статическиххарактеристик (фиг. 2, линия РЕ) вдинамическую управляющую характеристику (фиг. 2, линия АВС).В режиме считывания постоянно отпертый электронный луч заломинйющейЭЛТ 1 сканирует поверхность мишени и образует выходной сигнал считывания (1 рц ). величина которого зависит от потенциала диэлектрика мишени (так...

Программируемое логическое устройство

Загрузка...

Номер патента: 1257702

Опубликовано: 15.09.1986

Авторы: Брезгунов, Долгов, Плахтеев, Приходько

МПК: G06F 7/00, G11C 15/04

Метки: логическое, программируемое

...происходит перезапись в регистр 5 входной информации и устанавливаются в ноль регистры 28,28 блока 15,На конкретном примере рассмотримфункционирование устройства с х, =3,1" =3,=4 и порогом декодированияМ=2. +1, (где 1. = 1) при воэникнове) 1 О нии отказов.Пусть реализуются следующие функ ции 0001 1110 0011 1100 0111 1000 0111 1011 1100 0011 11010110 1001 1110 1001 1110 0111 1001 01001011 1100 0011 1201 1010 1101 1110 0011 1000 0111 1001 0110 101 1100 1011 1101 0110 В режиме настройки на вход 3 поступает единичный сигнал. При этом в(2 х + Р ) разрядный регистр 10 вводится настроечная информация с входа 2 под воздейсгвием сигналов син -хронизации на входе 4. Коммутаторы7 - ,7 д,одключают (в режименастройки) выходы регистра 5 к вхо 3дам...

Кольцевой оптоэлектронный регистр сдвига

Загрузка...

Номер патента: 1257703

Опубликовано: 15.09.1986

Авторы: Бинецкая, Кожемяко, Красиленко, Рассохин

МПК: G11C 19/30

Метки: кольцевой, оптоэлектронный, регистр, сдвига

...кратковременнонулевого уровня напряжения (в остальное время на вход 14 напряжение неподается). После включения фототирис"тора 7 первой разрядной ячейки на егоаноде устанавливается низкое напряжение, близкое к О, При этом затворы4 и 6 первой ячейки будут пропускатьизлучение от светоизлучателя 1. Фототиристор 7 второй ячейки будет освещен и подготовлен к включению, .Включение этого фототиристора произойдетпосле подачи на тактовую шину 10 по 25 30 35 40 45 50 55 ложительного напряжения, а на такто. -вую шину 9 - нулевого, При этом первая разрядная ячейка будет выключенаи будет подготовлена к включению третья разрядная ячейка. Третья разрядная ячейка будет включена при следующем изменении напряжения на тактовыхшинах, затем будет включена...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1257704

Опубликовано: 15.09.1986

Авторы: Гриц, Зинин, Лупиков, Чибисов

МПК: G11C 19/00

Метки: буферное, запоминающее

...его в состояние (нет сбоясинхронизации).В режиме чтения на входе 19 устройства сигнал "Сх.зап," имеет низкий уровень, Низкий уровень этого сигнала, воздействуя на управляющие входы коммутатора 2 и блока памяти 1, подключит к адресным входам накопителя выходы счетчика 4 и переведет накопитель в режим чтения, Одновременно низкий уровень этого сигнала через 3 1257704зации), Сигналы на входах 19 и 20разнесены во времени.1Врежиме записи на информационный вход блока 1 памяти накопителяпоступает телеметрическое слово ввиде параметра и идентификатора (номера канала), Одновременно на вход19 устройства поступает сигнал синхронизации записи "Сх, зан," высокого0уровня. Высокий уровень на входе 19,действуя на управляющие входы коммутатора 2 и блока...

Регистр сдвига

Загрузка...

Номер патента: 1257705

Опубликовано: 15.09.1986

Автор: Бухман

МПК: G11C 19/02

Метки: регистр, сдвига

...ячейку из второй ячейки, т.е. включение реле 12 или 13 в зависимости от того, был ли замкнут контакт 8.2 или 9,2, При этом замкнется один из контактов 12,1 или 13.1, включающий реле 14, и напряжение с шины 16 будет подано через контакты 11,2, 14.1 и 15.1 на отключающие обмотки реле 8 и 9.После этого аналогично происходит сброс информации, записанной во второй ячейке, контролируемой включением реле 11,.затем запись информации иэ первой ячейки во вторую, контролируемой включением реле 10. Далее происходит сброс информации, записанной в первой ячейке, контролируемой включением реле 7.Если сдвиг информации произошел без сбоев, то реле 7, 11 и 15 замкнут свои контакты 7.4, 115 и 15.5, формируя команду на шине 22, которая несет информацию о...

Регистр сдвига

Загрузка...

Номер патента: 1257706

Опубликовано: 15.09.1986

Автор: Киляков

МПК: G11C 19/14

Метки: регистр, сдвига

...стирания кода и размыкания контактов23 и 24 реле 6 второй ячейки обесточивается, замыкается его контакт25 в последней ячейке, срабатывает реле 6, которое записывают кодна реле 4 и 5 и гасит его в предыдущей ячейке. В результате первыйкод попадает в последнюю ячейку 3.Второй код аналогично записывается во вторую ячейку 2, причем наложиться на первый он не может, поскольку срабатывание третьего релеб последней ячейки в данном случаеисключено размыкающими контактами20 и 21. Третий код записываетсяв первую ячейку - регистр заполняется кодами.При изъятии из регистра первогокода блоком управления, выводом 8размыкаются его контакты 18 и 19, врезультате чего первый код гасится,затем размыкается контакт 27 и исключается преждевременное...

Многоканальное запоминающее устройство

Загрузка...

Номер патента: 1257707

Опубликовано: 15.09.1986

Авторы: Гудым, Майструк, Онащенко, Фуников

МПК: G11C 21/00

Метки: запоминающее, многоканальное

...сигнала во всех каналах считывания сигнала.Устройство работает следующим образом.гПоследовательность с выхода генератора 6 импульсов поступает на вход счетчика 7; имеющего коэффициент пересчета М, При установке на его выходе нулевого кода, на первом выходе дешифратора 10 появится импульс, который поступает на рециркулятор 1 для записи выборки входного сигнала, на регистр 5 первого канала считывания для записи кода задержки и на вход обнуления накапливающего сумматора 12, а импульсы с остальных выходов поступают только на вход регистра 5 соответствующего канала считывания, причем импульсы на соседних выходах сдвинуты между собой на время Т, соответствующее поступлению синхроимпульсов на вход счетчика 7, Накапливающий сумматор 12,...

Устройство для коррекции ошибок в блоках памяти

Загрузка...

Номер патента: 1257708

Опубликовано: 15.09.1986

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: блоках, коррекции, ошибок, памяти

...-1) Р, (х), где Р,(х) - не- приводимый многочлен степени Ь и порядка е, причем С не делится на е, максимальное значение которого е 2 -1. Длина и кода - наименьшее общее кратное е и С. Количество контрольных разрядов равно (С+Ь).Рассмотрим, например, работу уст" ройства для кода Файра, заданного по рождающим полином (Р(х) (хф+1) (х +х +1) и имеющего максимальную длину и 9 (2 -1)=279. Этот код исправит произвольный пакет ошибок длиной пять бит или меньше.Пусть исходный информационный многочлен, разрядностью 256 бит, состоит из одних нулей. Избыточные ра ряды Формируются путем деления инфо мационного многочлена на порождающий полином. В рассматриваемом случае весь кодовый многочлен будет представлять собой последовательность их 2 О...

Запоминающее устройство с обнаружением и коррекцией ошибок

Загрузка...

Номер патента: 1257709

Опубликовано: 15.09.1986

Авторы: Качалов, Ромадин, Шишкин, Юдин

МПК: G11C 29/00

Метки: запоминающее, коррекцией, обнаружением, ошибок

...ошибок, так как большее число ошибок является маловероятным.Счетчик 66 блока 5 выдает серии. импульсов на выход 48, которые уп равляют работой мультиплексора 19, Задачу распознавания вида ошибки по признакам выполняет дешифратор 17. Если ошибка корректируется, то из дешифратора 17 по выходу 49 выдает ся сигнал, который разрешает работу мультиплексора 19 для коррекции ошиб. ки. Если же Ошибка есть, но не корректируется, то выдается соответствующий сигнал по выходу 48, а по вы ходу 49 - сигнал запрета работы мультиплексора 19, исключающий случай ложной коррекции. Дешифратор 18 Огтределяет разряды накопителя 10, вкоторых произошли сбои.Коррекция иокаженной информациипроисходит следующим образом, Исходное состояние - на выходе регистров...

Многопороговый логический элемент

Загрузка...

Номер патента: 1257834

Опубликовано: 15.09.1986

Авторы: Габышева, Гиль, Нестерук

МПК: G11C 11/14, H03K 19/168

Метки: логический, многопороговый, элемент

...динамической ловушкой ЦМД, превысило один из порогов срабатывания многопорогового логического элемента, на котором реализуемая много- пороговая функция равна нулю. Если домен поступает в основной выходной канал, то это означает, что значение линейной суммы входных логических переменных, определяемое состоянием основной динамической ловушки ЦМД, взаимосвязанной с основным выходным каналом продвижения ЦМД через выходной канал продвижения ЦМД первой группы, по которому поступил домен, превысило один из порогов многопорогового логического элемента, на котором реализуемая многопороговая функция равна единице. Таким образом, если максимальное значение сформированной в основных динамических ловушках линейной суммы входных логических...

Суммирующе-запоминающее устройство

Загрузка...

Номер патента: 1259293

Опубликовано: 23.09.1986

Авторы: Молодцов, Самарец, Сергеев, Фоничкин

МПК: G06G 7/14, G11C 27/02

Метки: суммирующе-запоминающее

...равным нулю, и размыкается переключатель 3. Процесс интегрирования заканчивается. Интегратор 1 переходит в режим памяти.При снятии входного импульса входное напряжение устройства становится равным нулю и на вход сумматора 4 поступает только отрицательное напряжение с выхода интегратора На выходе сумматора 4 будет теперь положительное напряжение, а на выходе инвертора 5 - отрицательное напряжение, которое поступает на управляющий и информационный входы переключателя 3.Переключатель 3 соединяет, выход ннвертора 5 с входом интегратора 6. Последний интегрирует до момента равенства по абсолютной величине еговыходного напряжения выходному напряжению интегратора 1. На выходеинтегратора 6 появляется положительное напряжение, равное но...

Запоминающее устройство с защитой информации от разрушения

Загрузка...

Номер патента: 1259335

Опубликовано: 23.09.1986

Автор: Ситников

МПК: G11C 11/00

Метки: запоминающее, защитой, информации, разрушения

...максимального допустимого уровня логического нуля, т.е. он срабатывает всегда, когда считыва" ется логическая единица, Компаратор 39 не срабатывает при считывании ло-фгической единицы в том случае, если ее уровень ниже допустимого. В этом случае на выкоде элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 40 появляется логическая единица, которая дает разрешение на работу триггеру 34 (Фиг. 2) через элемент ИЛИ 37 (Фиг. 3). Триггер 34 срабатывает при наличии разрешения по окончании цикла чтения и своим инверсным выкодом дает сигнал блоку б управления о необходимости Регенерации считанной информации по данному адресу. По этому сигналу блок управления выставляет снова тот же адрес, что и в предыдущем цикле, Формирует сигналы ИСАр ЗПР и записир по которым по...

Запоминающее устройство

Загрузка...

Номер патента: 1259336

Опубликовано: 23.09.1986

Авторы: Бурнин, Буч

МПК: G11C 11/00

Метки: запоминающее

...сигналов,.Фтребуемых для применяемых в конкретном ЗУ накопителей и регистров,Сами формирователи 27 и 28 выполняются на логических элементах и в дан ном примере реализуют логические операцииГ =Г Г Г, й =йРежим поэлементной записи. В каждом случае после окончания выводаинформации из регистра (8 или 9) на 45всех его выходах устанавливается потенциал, соответствующий значениюкода на входной информационной шине11 соединенной с информационнымивходами регистров Это Обстоятельство используется в режиме поэлементной записи информации от медленносканирующих датчиков, По сигналу Гпоступающему по входу 16 на блок 2и счетный вход счетчика 4, в последнем устанавливается очередной адрес.Во время очередного цикла считывания(первого после сигнала...

Асинхронный регистр сдвига

Загрузка...

Номер патента: 1259337

Опубликовано: 23.09.1986

Автор: Цирлин

МПК: G11C 19/00

Метки: асинхронный, регистр, сдвига

...значение "О", Все эти процессы, так же, как и в случае четных ячеек 2, имеют длительность 2Далее снова параллельно переключаются все четные ячейки 2 регистра, при этом в четвертой и восьмой ячейках 2 информация стирается, во вторую ячейку 2 записывается информация, установленная на информационных входах 6 и 7 регистра в ответ на значение " 1" на его управляющем выходе 11, а в шестую ячейку 2 переписывается информация иэ пятой ячейки 1. Эти процессы также имеют длительность 27Затем снова происходит параллельное переключение всех нечетных ячеек 1 регистра, при этом в первой и пятой ячейках 1 информация стирается, а в третью и седьмую ячейки 1 переписывается информация из второй и шестой ячеек 2 соответственно. Таким образом, регистр...

Многоканальное запоминающее устройство

Загрузка...

Номер патента: 1259338

Опубликовано: 23.09.1986

Авторы: Гудым, Майструк, Онащенко, Фуников

МПК: G11C 21/00

Метки: запоминающее, многоканальное

...образом,Сначала определяется требуемаязона записи, а затем выбирается временной интервал, соответствующий расположению выборки внутри эоны записив соответствии с номером канала, Выбор эоны записи для каждого изканалов осуществляется кодом, поступающнм на один иэ управлякщих вхоцов1717 соответствующего канала,а выбор временного интервала внутриэоны записи - третьим счетчиком 5 и дешифратором 7.,Первая зона записи начинается сразу после окончания ИПЦ. Последовательность импульсов с выхода генератора 2 импульсов по ступает на счетный вход счетчика 5, имеющего коэффициент пересчета, Ввиду того, что выходы счетчика 5 подключены поразрядно к входам коммутатора 10 и дешифратора 7, то обес-о печивается синхронное переключение временных...

Запоминающее устройство с коррекцией информации

Загрузка...

Номер патента: 1259339

Опубликовано: 23.09.1986

Авторы: Ваврук, Захарко, Мельник, Цмоць

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией

...9 сравнение,в котором происходит сравнениетекущего адреса с адресом, установленным на регистре 8.Сигнал сравненияустанавливает н единичное состояниетриггер 15, который разрешает работу коммутатора 5.На шифраторе 13 происходит преобразование адреса начала программы вадрес блока 14, Сигнал сравнения свыхода блока 9 сравнения разрешаетвыборку конечного адреса программы,записанного в блоке 14, и записьего в регистр 11 (по сигналу сравнения из блока 9 сравнения, задержанному на элементе 10 задержки),При последовательной обработкепрограммы, записанной в блоке 4 повходу 17 поступает сигнал +1 нарегистр 3.При ветвлении этой программыпризнаки ветвления (например, признаки переполнения, переноса, перехода по знаку) поступают по входу 16на одни...

Устройство для контроля полупроводниковой памяти

Загрузка...

Номер патента: 1259340

Опубликовано: 23.09.1986

Автор: Иванов

МПК: G11C 29/00

Метки: памяти, полупроводниковой

...два, дополнительно выходы (ИК+1)-х разрядов регистра соединены с вторыми входа- ЗО ми -х сумматоров по модулю два, где1, К, У - разряды регистра, соответствующйе ненулевым коэффициентам образующего многочлена, (И - и + )-е входы -й группы инфФормационных входов устройства, гдеУ, К, 32,п, соединены с соответствующими группами входов (З)-х сумматоров по модулю два, выходы ш-х разрядов регистра, где ш = 1, (М-К), 4 О соединены с соответствующими входами (ш+К)-х сумматоров по модулю два, г-е входы и -й группы информационных входов устройства, где г = 1, (М-и+1), соединены с соответствующими входами (г+и)-х сумматоров по модулю два. Перед началом работы сдвиговый регистр 4 устанавливается в состояние 000, Цепи установки не показаны,...

Устройство для записи тестовых сигналов в блоки магнитной памяти

Загрузка...

Номер патента: 1259341

Опубликовано: 23.09.1986

Авторы: Виленчик, Вичес, Мучиев

МПК: G11C 29/00

Метки: блоки, записи, магнитной, памяти, сигналов, тестовых

...второй - формирование контрольных сигналов,Управление этапами работы осуществляется Формирователями 12 и 13 и триггером 3. В момент окончания Формирования синхросигналов или по достижении максимального значения счетчиком 5 Формирователь 13 вырабатывает управляющий импульс конец первого этапа цикла) который постуг.яет на вход счетчика 5 приводя его ь начальное состояние (на выходах Образуется двоичная комбинация, равпяя разности между максимальным значением счета счетчика 5 и длитель ностью синхросигнала), а также - на вход сброса триггера 3, изменяя его состояние. Нри этом на инверсном выходе триггера 3 образуется высокий потенциал поступающий на вход счет"1 икязяпрещяя егО работу(0 3. 45 50 5 со 15 2 11 25 На прямом выходе...

Запоминающее устройство с сохранением информации при отключении питания

Загрузка...

Номер патента: 1259342

Опубликовано: 23.09.1986

Авторы: Гороховик, Сырель

МПК: G11C 29/00

Метки: запоминающее, информации, отключении, питания, сохранением

...сигнал блокировки с ныхода триггера, поступая на переключатель с за 40 держкой, равной циклу обращения,коммутирует его таким образом, чтона вход выборки кристалла накопителя поступает сигнал высокого уровняс выхода резервного источника пита"45 ния и запрещает обращение к накопителю до тех пор, пока триггер не будет заблокирован внешним сигналом,удаеся повысить надежность устройства и снизить аппаратные затраты.о Блок 5 управления Формирует управляющие сигналы в циклах записии чтения следующим образом,Цикл записи информации в накопитель 1 фиг,1)у Временная диаграмма цикла записиприведена на Фиг, 3, Первоначальнопо команде "Выдача адреса" (ВА) процессором 13 Формируется сигнал ВА,12593 1 О сопровождаемый сигналом сопровождение...

Пороговый элемент

Загрузка...

Номер патента: 1259480

Опубликовано: 23.09.1986

Авторы: Габышева, Гиль, Нестерук

МПК: G11C 11/14, H03K 19/168

Метки: пороговый, элемент

...30 по входным каналам 5 продвиженияЦИД второй группы. Домены в информационном канале 3 продвижения ЦМД продвигаются в направлении основного аннигилятора 4 ЦИЦ, заполняя динамические ловушки ЦМД основных групп в со"ответствии со следующим правилом: если динамическая ловушка ЦИД свободнаот домена, то ЦМД из информационногоканала 3 продвижения ЦМД по каналу 6 40 предпочтительного продвижения ЦМДпоступает н данную динамическую ловушку, в противном случае домен непокидает информационный канал 3 про- .движения ЦМД за счет наличия сил маг 45 нитостатического взаимодействия между ним и доменом, находящимся в данной динамической ловушке 9 Щ, и, продвигаясь по информационному каналу3 продвижения ЦМД, поступает к сле- .50 дующей по...

Пороговый элемент

Загрузка...

Номер патента: 1259481

Опубликовано: 23.09.1986

Авторы: Габышева, Гиль, Нестерук, Фомин

МПК: G11C 11/14, H03K 19/168

Метки: пороговый, элемент

...й доменом, находящимся в основной динамической ловушке 7 Ц 1 Щ, и, продвигаясь по информационному каналу продвижения ЦМД, поступает к следующей по порядку основной динами ческой ловушке ЦМД. Если число входных ЦМД, поступивших в информационный канал продвижения ЦМД, превышает значение порога срабатывания порогового элемента, то все оставшиеся после заполнения поступают через позицию 1 информационного канала продвижения ЦМД в канал 5 аннигиляции ЦМД, и уничтожаются аннигилятором 15 ЦМД. При поступлении первого домена из оставшихся в информационном канале продвижения ЦМД в позицию 1 ЦМД, находяпнейся во второй дополнительной динамической ловушке 10 ЦМД, иэ позиции 11 поступает н позицию 111 отводного канала 11 и далее в первую дополни"...