G11C — Запоминающие устройства статического типа
Переключатель цилиндрических магнитных доменов
Номер патента: 1015438
Опубликовано: 30.04.1983
МПК: G11C 11/14
Метки: доменов, магнитных, переключатель, цилиндрических
...цель достигаетсятем, что переключатель ЦМД дополнительно содержит расположенные намагнитоодноосной пленке канал записи и канал стирания управляющего домена иэ пермаллоевых аппликаций,причем последняя пермаллоевая аппликация канала записи управляющего домена магнитосвязана с пермаллоевымдиском, а первая пермаллоевая аппликация канала стирания управляющегодомена гальванически связана с пер 25 маллоевым диском и токопроводящей шиной стирания информации. Токопроводящая шина стирания информации может быть выполнена в одном слое с пермаллоевыми аппликациями.На фиг. 1 изображена принципиальная схема переключателя ЦМД; нафиг 2 - этапы перехода ЦМД припереключении из основного н до олнительный канал продвижения ЦМД;на фиг, 3 - этапы стирания...
Формирователь адресного сигнала для оперативного запоминающего устройства
Номер патента: 1015439
Опубликовано: 30.04.1983
МПК: G11C 11/40
Метки: адресного, запоминающего, оперативного, сигнала, устройства, формирователь
...авторые выводы резисторов и источника тока подключены к обцей шине,содержит дополнительный источниктока, первый вывод которого соедичен с шиной управления, а второйвывод подключен к общей шине, эмиттер второго адресного транзисторасоединен со второй адресной шиной.Эмиттер транзистора связи подключен к шине источника питания, аколлектор " к базе первого адресного транзистора.Коллектор транзистора связи подключен ко второй адресной шине.Коллектор транзистора связи соединен с шиной управления,формирователь содержит дополнительный источник питания в виде резистора, первый вывод которого соединен с шиной управления, а второйвывоц - с общей шиной.На фиг. 1 изображена электрическая схема устройства; на фиг. 2и 3 - формирователи сигнала...
Матричный накопитель
Номер патента: 1015440
Опубликовано: 30.04.1983
Авторы: Гусева, Исаева, Невядомский, Чекалкин
МПК: G11C 17/00
Метки: матричный, накопитель
...запоминающихтранзисторов, истоки запоминающихтранзисторов в каждой строке матрицы попарно объединены и соединеныс соответствуюцей коммутирующейшиной, затворы запоминаюцих транзисторов Каждого столбца Матрицысоединены с.соответствующей управляющей шиной, стоки адресных транзисторов смежных столбцов матрицыобъединены и соединены с соответствующей реэрядной шиной.На чертеже представлен матричный накопитель.Матричный накопнтель содержитМатрицу элементов памяти, каждыйиз Которых содержит адресный 1и запоминающий 2 МНОП-транзисторы,причем затворы адресных транзисторов соединены с соответствующими фадресными шинами 3, истоки соединены со стоками запоминающих транзисторов 2,.истоки запоминающих транзисторов 2 в каждой строке матрицыпопарно...
Асинхронный регистр сдвига
Номер патента: 1015441
Опубликовано: 30.04.1983
Авторы: Варшавский, Кишиневский, Мараховский, Песчанский, Розенблюм, Таубин, Цирлин
МПК: G11C 19/34
Метки: асинхронный, регистр, сдвига
...нечетная ячейка имеет входы 3-8 и выходы 9 и 10, каждая четная ячейка в .входы 11-16 и выходы 17-19. Входы 14-16 первой четной ячейки являются первым 20 вторым 21 н третьим 22 входами регистра, вход 11 последней четной ячейки - четвертью входом 23, а30 вход 8 последней нечетной ячейки - пятьы входом 24 регистра. Выходы 17-19 последней четной ячейки являются первым 25, вторым 26 и третьим 27 выходами регистра, а выходы 9 и 35 10 первой нечетнойфячейки регистраего четвертым 28 и пятыи 29 выходами, Входы 3-5 ячейки 1=1 соединены с выходами 17-19 ячейки 2 = 1, входы 6 и 7 - с входами 15 и 16 ячейки 40 2 = 3.; а вход 8 - с выходом 10 ячейки 1 = (1 + 1), входы 14-16 ячейки 2 = 1 соединены с выходами 17-19 ячейки 2 = (1- 1), входы 12 и...
Регистр сдвига
Номер патента: 1015442
Опубликовано: 30.04.1983
Авторы: Кожемяко, Красиленко, Тимченко
МПК: G11C 19/30
...сдвига устанавливается в исходное состояние, т.е, все электронно-оптические .лементы 4 памяти первой группы устанавливаются в нулевое состояние, а все элементы 5 памяти второй группы устайоявляется положительное напряжение. Пусть в исходный момент на входе ,регистра присутствует сигнал логической единицы. Другими словами информация .на входе, меняется во времени по тактам следующим образом 1 1 1 1В этом случае регистр сдвига будет, работать в режиме сдвига вправо входной информации, При появлении первой логической единицы на входе регистра начинает излучать светодиод 13 и гаснет светодиод 14, Благодаря этому впервый такт сдвига первый элемент 4 памяти первой группы переходит в единичное состояние, первый элемент 5 памяти второй...
Буферное запоминающее устройство
Номер патента: 1015443
Опубликовано: 30.04.1983
Авторы: Белоусов, Дронов, Титарев
МПК: G11C 19/00
Метки: буферное, запоминающее
...16-18, триггеры 19 и 20, элемент21 задержки, информационные входы22, .первый и второй синхроиизирующие входы 23 и 24, информационные 35выходы 25, выход 26 "Запрет передачи" устройства, выход 27 "Запретфустройства, а также управляющийвход 28,Устройство работает следующим об Оразом.Перед началом работы устройствоприводится в исходное состояние врезультате чего .все триггеры 2 " - 2ив каждом регистре 1 - 1 , счетчик 81 Пи триггеры 19 и 20 находятся в исход-.ном, нулевом состоянии, в первыйразряд. регистра 7 записана ф 1". После этого устройство готово к работе.Затем на информационные входы 22устройства поступает первое информационное слово, сопровождаемоесинхроимпульсом СИ 1, поступающНм повторому синхронизирующему входу 24,Это...
Аналоговое запоминающее устройство
Номер патента: 1015444
Опубликовано: 30.04.1983
Авторы: Анисимов, Давыдов, Лосев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...клю" чах и шинах положительной и отрицательной полярностей напряжения управления, а также преобразователя напряжения в периодическую знакопере менную функцию.Цель изобретения - упрощение устройства за счет сокращения .Узлов элементов, формирующих эоны захвата и преобразователя. 35Поставленная цель достигается тем, что аналоговое запоминающее устройство, содержащее интегратор, выход. которого соединен с первым входомпреобразователя напряжение - напряжение, вход интегратора соединен с выходом коммутатора, первый вход которого является входом устройства, второй вход коммутатора соединен с шиной управления, второй и третий входы преобразователя напряжение - 45 . напряжение соединены соответственно с шинами питания, выход Интегратора...
Аналоговое запоминающее устройство
Номер патента: 1015445
Опубликовано: 30.04.1983
Автор: Янгиров
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...элемент, один из выводов которого соединен с первым выходом основного блока памяти н с первым входом компаратора, второй итретий входы которого соединены свыходами второго переключателя тока,первый и второй выходы компаратора,соединены с входами усилителя, выхоДкоторого соединен с первым входомтриггера, второй. вход триггера соединен с пятым выходом блока управления, выходы триггера соединены свходаье первого преобразователя напряжение - напряжение, первый входвторого переключателя тока соедннецс выходом генератора задающего токавторой и третий входы второго переключателя тока соединены соответственно с выходами триггера, третИйвыход компаратора соединен с второйшиной напряжения смещения, другойвывод пассивного элемента соединенс...
Аналоговое запоминающее устройство
Номер патента: 1015446
Опубликовано: 30.04.1983
Автор: Хмелевский
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...Формирователя управляющих 35 импульсов, вход распределителяимпульсов соединен с первым входомделителя,частоты " с первым входомФормирователя стробирующих импульсов, с первым входом формирователя р аналогового сигнала й с входомвторого генератора опорного напряжения, информационные входы первого коммутатора соединены с выходами блока считывания, управляющийвход пеРвого коммутаТора соединенс выходом второго компаратора и с.вторым входом формирователя стробирующих импульсов, второй вход второго компаратора является входомустройства, выход Формирователяаналогового сигнала является выходом устройства, второй входФормирователя аналогового сигналасоединен с первым выходом первого,ключа, второй выход.)кжорого сое динен свторым входом...
Способ изготовления запоминающих матриц на цилиндрических магнитных пленках
Номер патента: 1016831
Опубликовано: 07.05.1983
Авторы: Баяндуров, Виксман, Довбий, Лысый
МПК: G11C 5/02
Метки: запоминающих, магнитных, матриц, пленках, цилиндрических
...имипроводником. Это вызывает необходимость увеличения угла прокладыванияпровода и его длины в зеве и приводит к деформациям сформованных полувитков адресных обмоток при перемещении их по струнам в закрытомзеве, изменению их формы и размеров,отклонению магнитных и электричес- "ких параметров амплитуды магнитногополя, величины выходного сигнала,помех и др,1,Таким образом, этот способ необеспечивает достаточной точностиразмеров и качества плетения адресных обмоток матриц различных типоразмеров при их изготовлении.Наиболее близким к предлагаемомуявляется способ изготовления запоминающих матриц на ЦМП, который основан на натяжении технологическихструн, образовании между Струнамизева, укладывании в зев провода числовой обмотки под...
Запоминающее устройство
Номер патента: 1016832
Опубликовано: 07.05.1983
Автор: Романков
МПК: G11C 11/00
Метки: запоминающее
...команда "Считать",а на вход 4 - код первого адреса.По переднему фронту первого сигналаобращения выполняются следующиедействия.В блоке 3 на основании полученнойкоманды "Считать" дешифратор 59фиг. 5 ) Формирует единичный уровеньна выходе 71 и нулевой уровень навыходе 72,На основании этОго элемента И 60формирует сигнал, который через элемент ИЛИ 66 поступает на выход 68,а через элемент ИЛИ 65 - на выход 4069. По сигналу с выхода 68 устанавливается в нулевое состояние регистр2 (фиг. 1). По сигналу с выхода 69заносится первый адрес в регистр 1.После этого подключается к работе 45дешифратор 7.По заднему фронту первого сигнала обращения, поступающегО по цепи(фиг. 3 ) через элемент. НЕ ЗЗ, в регистрах 23 на основании единичногоуровня на входе...
Способ получения цилиндрических магнитных пленок
Номер патента: 1016833
Опубликовано: 07.05.1983
Авторы: Гогин, Пыхтина, Станина, Шадрина
МПК: G11C 11/14
Метки: магнитных, пленок, цилиндрических
...выходного сигнала ЦМП Ов, 45Выхот толщины Ферромагнитного слоя; йафиг, 2 - зависимость величины коэрцитивной силы Нс от амплитуты переменНОГО тока меднения 3 перем,В соответствии,с предлагаемым 50способом получения ЦМП для увеличения выходного сигнала с Г."1 П 0неэыхобходимо увеличение толщины Ферромагнитного слоя (Фиг; 1). Однакопри этом величина коэрцитивной силыЦМП НО уменьшается. Поэтому, чтобыпри увеличении толщины Ферромагнитного слоя не уменьшалась величинакоэрцитивной силы магнитного сплаваЙ,. следовательно, область устойчиВой работы ЦМП, необходимо увеличить 60шероховатость медного подслоя. Для.увеличения шероховатости медного подслоя осаждение последнего прово-дят. на постоянном токе с наложениемпеременного тока...
Запоминающее устройство
Номер патента: 1016834
Опубликовано: 07.05.1983
Авторы: Великовский, Топчан
МПК: G11C 11/40
Метки: запоминающее
...ИЛИ первой и.второй групп соответственно, одноименные выходы дешифраторов тактовых сигналов и дешифраторов сигналов записи-считывания соединены с входами Соответствующих элементов ИЛИ первой и второй групп соответственно, стробирующие входы дешифраторов тактовых сигналов и дешифраторов сигналов.записи-считывания подключены соответственно к вторым и третьим выходам соответствующих генераторов управляющих импульсов, входы дешифраторов тактовых сигналов, дешифраторов сигналов записи-считывания и входы первой группы входов схем сравнения подключены к выходам соответствующих регистров номера строки, входы регистров номера строки и входы второй группы входов схем сравнения подключены к соответствующим выходам регистра адреса,...
Запоминающее устройство
Номер патента: 1018150
Опубликовано: 15.05.1983
Авторы: Васильев, Мокрушина, Петров, Сумский, Суслов
МПК: G11C 19/00
Метки: запоминающее
...7, блок 1 О8 сравнения, формирователь 9 импульсов, блок 3 задания эталонного кодасостоит из регистра 10 и формирователя 11, регистр 2 сдвига выполненна раздельных. регистрах 12 и 13 15сдвига. Кроме того, устройство содержит шину 14 управления.В предложенном устройстве блок8 сравнения пр дназначен для сравнения по абсолютной величине двухкодовыхслов, одно из которых поступает с формирователя 9, а второе.с регистра 10.Блок 8 сравнения срабатывает приусловии равенства или превышениямодуля Функции по абсолютной величи-,не соответствукщего слова, хранящегося в регистре 10.Формирователь 9 представляет собой логический элемент определения,знакового разряда каждого слова, ЗОФормируемого аналого-цифровым пре-.образователем 1, и выделения...
Устройство для обнаружения и исправления ошибок в блоках памяти
Номер патента: 1018151
Опубликовано: 15.05.1983
МПК: G11C 29/00
Метки: блоках, исправления, обнаружения, ошибок, памяти
...с входом блока управления и у является выходом устройства, выходыпервого и второго дешифраторовподключены соответственно к однимнз входов элементов ИЛИ, введенытретий и четвертый преобразователикодов, третий дешифратор и сумматоры,причем входы третьего преобразователя кодов соединены с другими выходамиформирователя контрольных сигналов,один из выходов которого являетсяуправляющим, выходы третьего преобразователя кодов подключены к одним извходов первого сумматора, другие вхо-ды которого соединены с выходами первого преобразователя кодов и однимииэ входов второго сумматора, другиевходы которого подключены к выходамвторого преобразователя кодов, а выходы - к одним из входов первогодешифратора и третьего сумматора,выходы которого...
Резервированное запоминающее устройство
Номер патента: 1018152
Опубликовано: 15.05.1983
МПК: G11C 29/00
Метки: запоминающее, резервированное
...подключены к первым входам элементов И первой группы и к одним входам элемента И, одни выходы адресного регистра подключены к одним входам сумматора и к вторым входам элементов И первой группы, выходы которых подключены к первым входам элементов ИЛИ, другие выходы первого регистра подключены к первым входам элементов И второй группы, вторые входы которых подключены к другим выходам адресного регистра, выходы элементов И второй группы подключены к вторым входам элементов ИЛИ, выходы которых подключены к входам дешифратора, выход блока контроля подключен к другому входу элемента И, другие входы сумматора подключены к выходам второго регист 1 эа, входы которого являются управлякщими входами устройства.На чертеже изображена функциональ....
Устройство для выбора информации из блоков памяти
Номер патента: 1019491
Опубликовано: 23.05.1983
Авторы: Байков, Крупский, Поздняков
МПК: G11C 8/02
Метки: блоков, выбора, информации, памяти
...адресным входом устройства, другие выводы первичных обмоток одноименных трансформаторов групп через соответствующие токозадающие элементы подключены к основной шине питания, введены управляющий ключ, элементысвязи и группы нелинейных элементов,причем одни из выводов нелинейных элементов каждой группы соединены с выводами первичных обмоток трансформаторов той же группы, а другие выводы - с шиной нулевого потенциала, выход управляющего ключасоединен с дополнительной шиной питания, одиниз входов является управляющим, а другой вход соединенс одними иэ выводов элементов связи, другие выводы которых подключены к другим выводам первичных обмоток одноименных трансформаторовсоответствующих групп.На чертеже изображена структурная схема...
Буферное запоминающее устройство с самоконтролем
Номер патента: 1019492
Опубликовано: 23.05.1983
Авторы: Комаров, Морозов, Трофимов, Филимонков
МПК: G11C 11/00
Метки: буферное, запоминающее, самоконтролем
...ошибки, выход которого соединен с первыми входами формирователей управляющих сигналов, управляющим входом формирователя сигналов считывания и вторым входом элемента ИЛИ, выход которого подключенк входу счетчика, а третий вход элемента ИЛИ - к тактовому выходуформирователя сигналов считывания,информационный выход которого соединен с управляющим входом выходного регистра и вторыми входами формирователей управляющих сигналов,третий вход и другие выходы которыхявляются соответственно управляющими входом и,выходом разрешения записи устройства, информационными входом и выходом разрешения считывания которого являются соответственно четвертый вход переключателя иуправляющий выход формирователясигналов считывания. На фиг. 1 приведена...
Динамическое оперативное запоминающее устройство
Номер патента: 1019493
Опубликовано: 23.05.1983
Автор: Кудреватых
МПК: G11C 11/00
Метки: динамическое, запоминающее, оперативное
...И первой группы соединены соответственно с входами основного и дополнительного счетчиков, выходы элементов И второй группы подключены соответственно к входам записи основного и дополнительного накопителей, выходы каждого из дополнительных счетчиков соединены с одними из входов соответствующего дополнительного мультиплексора, выходы которогоподключены к адресным входам соответствующего дополнительного накопителя, другие входы дополнительных мультиплексоров и совместно с входами дешифратора соединены с другими входами основного мультиплексора являются адресными входами устройства, входы регенерации дополнительных накопителей и вторые входы элементов И первой группы подключены соответственно к выходу и к входу формирователя сигналов...
Запоминающее устройство с защитой памяти
Номер патента: 1019494
Опубликовано: 23.05.1983
Авторы: Борисов, Двоеглазов, Корбашов, Работин, Рыжков, Рязанский
МПК: G11C 11/00
Метки: запоминающее, защитой, памяти
...устройства, выходами которого являются выход элемента НЕ и выходы накопителя, введены группа эле ментов И и элемент И, один из входов которого является управляющим входом устройства, а другой вход подключен к выходам элементов И группы, входы которых соединены с другими выходами регистра адреса, выход элемента И подключен к управляющему входу регистра числа, входы которого .соединены с выходами накопителя.На фиг,1 изображена функциональная схема предложенного устройства, на фиг.2 - то же, наиболее предпочтительного варианта выполнения блока управления.Устройство содержит ( фиг. 1) регистр 1 адреса, имеющий Р разрядов где Р - число разрядов кода адреса, группу элементов И 2 с и входами (где иР - целое число), дешифратор 3 адреса с К...
Буферное запоминающее устройство
Номер патента: 1019495
Опубликовано: 23.05.1983
Авторы: Довгаль, Колесников, Мельниченко
МПК: G11C 19/00
Метки: буферное, запоминающее
...быраспределение информации между модулями БЗУ по мере их заполнения.Целью изобретения является расширение области применения буферногозапоминающего устройства за счет егоотключения от канала обмена даннымипосле заполнения информацией.Поставленная цель достигаетсятем, что в буферное запоминающееустройство, содержащее накопитель,адресные входы которого подключенык выходам первого и второго блоковэлементов И, первый адресный счетчиквыход которого подключен к однимвходам первого блока элементов И иблока сравнения, второй адресныйсчетчик, выходы которого подключены к одним входам второго блока элементов И и к другим входам блока сравнения, выход блока сравнения подключен к одному из входов первого элемента И, другой вход которого...
Аналоговое запоминающее устройство
Номер патента: 1019496
Опубликовано: 23.05.1983
Авторы: Андреев, Бохонко, Давимука, Калынюк
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...что в режиме хранения входнойусилитель устройства имеет перегрузку по входу и при переходе устройства в режим выборки требуется время 15для восстановления входного усилителя от перегрузки и входа в нормальный рабочий режим.Наиболее близким к предлагаемомупо технической сущности является запоминающее устройство, содержащеерезистивный делитель напряжения,первый усилитель, инвертирующий входкоторого является входом устройства,а выход через ключ соединен с входом 25второго усилителя в цепь обратнойсвязи которого включен накопительный. элемент, выход второго усилителя соединен с неинвертирующим входом первого усилителя 2.Недостатком известного устройства З 0является его низкое быстродействие.В режиме хранения первый усилительне оХвачен...
Устройство для изготовления запоминающих матриц на ферритовых сердечниках
Номер патента: 1020860
Опубликовано: 30.05.1983
Авторы: Авсеев, Бобров, Милославов
МПК: G11C 11/06
Метки: запоминающих, матриц, сердечниках, ферритовых
...2 с крючками, пластину 3 с продольными пазами, крючки 4, панель 5 с направляющими б и 7, ползунок 8, крючки 9, подшипники 10 и 11, полуоси 12 и 13, стойки 14 и 15, а также скобу 16. Стойки 14 и 15 жестко закреплены на основании 1, а в них соответствен" но закреплены подшипники 10 и 11, в которых соосно установлены полуоси 12 и 13, На полуоси 12 закреплен первый неподвижный узел крепления, выполненный в виде планки 2 с крючками крепления, а на полуоси 13 закреплена панель. 5, на краях которой параллельно установлены направляющие б и 7 подвижного узла крепления. В направляющих б и 7 со скользящей посадкой установлен ползунок 8 с крючками 9 крепления, которые пропущены через продольные пазы пластины 3 второго неподвижного узла...
Устройство для формирования маскирующих сигналов для доменного запоминающего устройства
Номер патента: 1020861
Опубликовано: 30.05.1983
МПК: G11C 11/14
Метки: доменного, запоминающего, маскирующих, сигналов, устройства, формирования
...изображена блок-схема предлагаемого устройства для Формирования маскирующих сигналов.Устройство для Формирования маскирующих сигналов для доменного ЗУ содержит блок 1 промежуточного хранения служебной информации, четырехканальный сумматор 2 по щод 2, элемент И 3, блок 4 хранения кода маски и коммутатор 5. Один из входов коммутатора 5 и вход блока 1 промежуточного хранения служебной информации соединены с выходомдоменного накопителя б.На чертеже и в тексте приняты следующие обозначения: а а - соответствующие выходы блока 1 промежуточного хранения служебной информации; Ь,Ь 4, с, с 4 - первые и вторые входы четырехканального сумматора 2 по щой 2 соответственно; щ щгп номера регистров хранения; щ- деФектный регистр хранения, имеющий отказ...
Устройство для контроля блоков доменной памяти
Номер патента: 1020862
Опубликовано: 30.05.1983
Авторы: Иванов, Косов, Милованов, Мхатришвили, Савельев, Фокин
МПК: G11C 11/14
Метки: блоков, доменной, памяти
...к кодовой шине "Установка "0",вторые входы - к седьмому, восьмому,девятому и десятому выходам счетчикатактов, а выходы - к третьим входамтриггеров генерации, ввода, вывода,аннигиляции-репликации, первый входпервого элемента И соединен с входомгенератора одиночного такта и вторымвыходом делителя частоты, второйвход - с первым выходом генератораодиночного такта, а выход - с первымвходом первого элемента ИЛИ, второйвход которого связан с вторым выходомгенератора одиночного такта, а выход - с входом счетчика тактов и вторым входом блока сравнения страниц, первый вход второго элемента И подключен к первому выходу генератора одиночной страницы, второй вход - к входу генератора одиночной страницы и шестому выходу счетчика тактав, а выход - к...
Устройство управления для доменной памяти
Номер патента: 1020863
Опубликовано: 30.05.1983
Авторы: Иванов, Косов, Милованов, Мхатришвили, Савельев, Фокин
МПК: G11C 11/14
...числа, подключенный к кодовым шинам числа и "Установка "0", первый, второй и третий триггеры 6-8, счетчик 9 адреса, блок сравнения 10, первый 11, второй 12, третий 13, четвертый 14 и пятый 15 элементы И, а также первый 16 и второй 17 элементы ИЛИ,Устройство управления для доменной памяти работает в двух режимах: запи-. си и считывания информации, причем считывание может быть без разрушения хранимой информации - считывание срепликацией, и считывание с раэрушением информации - считывание с аннигиляцией. При записи информации в накопитель 3 на ЦМД генератор 1 тактовых импульсов выдает сигналы,. запускающие вращающееся магнитное поле в накопителе 3 и опрашивающие. блок 2полупостоянной памяти. Перед началомработы первый, второй и третий...
Способ записи и контроля цифровой информации на магнитном носителе
Номер патента: 1020864
Опубликовано: 30.05.1983
Авторы: Аржеухов, Ермаков, Сафонова, Севастьянова
МПК: G11C 29/00
Метки: записи, информации, магнитном, носителе, цифровой
...устройства,В устройстве один вход блока 3 преобразования исходной информационной последовательности соединен с входом 1 устройства, другой вход - сблоком 5 управления, а выход - с входом блока б записи, другой вход которого соединен с блоком 5 управления. Один вход блока 4 воспроизведения соединен с входом 2 устройства, второй вход - с блоком 5 управления, а выход - с блоком 7 дешифрации, контроля и исправления ошибок, второйвход которого также подключен к блоку 5 управления, а выход соединен с вы ходом 9 устрбйства.,10208 б 4 3На Фиг,2 показаны следующие временные диаграммы: а - исходнаяинФормационная последовательность, подлежащая записи и контролю; б - та же, последовательность после задержки на 3 периода, разбивки на трехразрядные 5...
Устройство для контроля памяти
Номер патента: 1020865
Опубликовано: 30.05.1983
МПК: G11C 29/00
Метки: памяти
...управления,а выходы - к одним из входов третьего регистра и второй схемы сравнения,выходы которой соединены с входамичетвертого регистра, входы второго,третьего и четвертого элементов ИЛЙподключены соответственно к выходамтретьего регистра, к выходам четвертого регистра и к выходам второгодешифратора, а выходы - к входампятого элемента ИЛИ, выход которогосоединен с входом блока управления,шестой и седьмой выходы которогоподключены соответственно к управляющим входам третьего и четвертогорегистров, другой вхОд второй схемысравнения соединен с третьим выходо:формирователя контрольных сигналов,выходы формирователя сигналов четкоти, первого элемента ИЛИ, нулевойвыход пятого дешифратора, выходытретьего и четвертого регистров являются...
Многоканальный коммутатор для запоминающего устройства
Номер патента: 1022215
Опубликовано: 07.06.1983
Автор: Романов
МПК: G11C 7/02
Метки: запоминающего, коммутатор, многоканальный, устройства
...выводы каналов объединены и являются выводом многоканального коммутатора, в каждом иэ каналов коллектор 55 к база второго транзистора подключены соответственно к коллектору и базе первого транзистора, а эмиттер второго транзистора является другим выводомканала,На фиг. 1 изображена структурнаясхема предлагаемого коммутатора и принципиальная схема одного из каналов коммутатора; на фиг. 2 - оцин иэ вариантоворганизации разрядной линии запоминающего устройства, в котором используетсяпредлагаемый коммутатор,Многоканальный коммутатор (фиг. 1)содержит каналы 1, кажцый из которыхсюцержит первый 2 и второй 3 транзисторьер"И- типа проводимости и трансформатор 4, два вывода одной из обмоток которого включены межцу базойи коллектором первого...
Устройство для контроля доменной памяти
Номер патента: 1022216
Опубликовано: 07.06.1983
Авторы: Иванов, Косарихин, Косов, Монахов, Савельев
МПК: G11C 11/14
...выходпервого элемента И - к входу первого счетчика, первый выход которогосвязан с вторым входом второго элемента И, выход которого подключен квходу второго счетчика, первый выход которого соединен с первым входом,третьего элемента И, второй выходс первым входом четвертого элементаИ, третий выход - с вторым входомтретьего элемента И и первым входом пятого элемента И, четвертый выход - с вторым входом четвертогоэлемента И и первым входом шестогоэлемента И, второй выход первогосчетчика подключен к третьему входукоммутатора, второму входу шестогоэлемента И, выход которого соединенс первым входом первого элементаИЛИ, и к первому входу седьмого элемента И, выход которого соединен стретьими входами третьего и четвертого элементов И, третий...