G11C — Запоминающие устройства статического типа
Устройство для защиты информации в блоках памяти при отключении питания
Номер патента: 1374285
Опубликовано: 15.02.1988
Авторы: Понкрашек, Попов, Солодкин
МПК: G11C 29/00
Метки: блоках, защиты, информации, отключении, памяти, питания
...входа 12 через элемент И 11 навход разрешения обращения блока 14памяти (фиг.2 д)Питание блока 14памяти производится через переключатель 9 источников питания от основного источника питания.При отключении основного источника питания уровень Бсигнала навходе 13 подключения основного источника питания начинает убывать (фиг. 2 а). В момент 1, когда величина9сигнала на выходе делителя 2 напряжения 3 становится, равной величине сигнала на выходе источника 3 опорного напряжения Бо, на выходе ком. паратора 4 формируется сигнал высокого логического уровня, который поступает на сбросовый вход триггера 10 и на базу транзистора 7 (фиг.26).При этом транзистор 7 открывается, конденсатор 8 разряжается, и на устано вочном входе триггера 1 О устанавлива....
Запоминающее устройство с коррекцией ошибок
Номер патента: 1374286
Опубликовано: 15.02.1988
Авторы: Дичка, Колесник, Коляда, Корнейчук
МПК: G11C 29/00
Метки: запоминающее, коррекцией, ошибок
...ячейки блока 1 памяти.Если и в первом и во втором циклах чтения слово содержит ошибку кратности три и бопее (1 = 1), то блок 27 выдает на выход 44 сигнал "Ошибка". Кроме того, если в процессе декодирования информации на входы 30-33 блока 27 поступает код Х Х,Х,Хотсутствующий в табл. 1 (при этом выполняется логическое условие У = 1), то независимо от цикла чтения инфор мации (первой или второй) на выход 45блока 27 выдается сигнал "Неисправность декодера". 50 5 3 кристалла") и Х (38) = 9 (" Запись" ) слово записывается в блок 1 памяти.Поступление на вход 29 блока 27 сигнала "Чтение" (Х, 1) определяет режим чтения. Блок 27 выдает с выходов 37 и 38 сигналы Х - 1 и Х - 1, которые поступают на управляющие входы блока 1. При этом на...
Усилитель считывания на кмдп транзисторах
Номер патента: 1376117
Опубликовано: 23.02.1988
Авторы: Баранов, Герасимов, Григорьев, Кармазинский, Поплевин, Савостьянов
МПК: G11C 7/06
Метки: кмдп, считывания, транзисторах, усилитель
...второго типа проводимости, что при ч/ Ь н = 0,5-1,0 и 1 р =0,1 составляет К = 1,4-1,6. Формула и з о б р е т е н и яУсилитель считывания на КИДП-транэксторахрсодержащий первый и второй дифференциальные каскады усиления, ключевой транзистор, причем каждый дифференциальный каскад усиления содержит первый и второй переключающие транзисторы первого типа проводимости, установочный, первый и второй нагрузочные транзисторы второго типа проводимости, причем истоки унравляющих транзисторов обоих дифференциальных каскадов усиления под-. ключены к шине нулевого потенциала усилителя, стоки управляющих транзис" торов соединены с истоками первого к второго переключающих транзисторов первого и второго дифференциальных каскадов усиления...
Накопитель для оперативного запоминающего устройства
Номер патента: 1376118
Опубликовано: 23.02.1988
Авторы: Баранов, Герасимов, Григорьев, Кармазинский, Поплевин, Савостьянов
МПК: G11C 11/40
Метки: запоминающего, накопитель, оперативного, устройства
...записываемой информации. Затем на соответствующие входы, например, 15, и 14, подается напряжение "Лог,1" 30 При этом выбирается соответствующая ячейка, например, 1, и открываются транзисторы 12, и 12 выбранного столбца матрицы, через которые напряжение с входов 13 и 13 передается 35 на шины 11, и 11 выбранного столбца, что приводит благодаря открытым транзисторам 7-10,выбранной ячейки к записи информации в эту ячейку.Особенностью режима записи, например, в ячейку 1, противоположной информации (фиг. 2), например для случая записи "0", когда на прямые входы 13, и шину 11, подаются нули, является то что уровень напряжения 45о13 на нине 11 должен быть достаточнано низким (не более порогового напряжения транзисторов), а второе...
Аналоговое запоминающее устройство
Номер патента: 1376119
Опубликовано: 23.02.1988
Авторы: Бондаренко, Зуев, Криночкин, Мануилов, Соболев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...1 информации, преобразователь 2 акустических волн, обмотку 3 записи-считывания, стирающийэлемент 4, пьезокерамическую пластину 5, электроды 6,Устройство работает следующим образом.Информационный радиосигнал поступает на преобразователь 2 акустических волн, который возбуждает в магнитострикцйонном носителе 1 информации акустическую волну, Одновременнорадиоимпульс той же частоты подаетсяна обмотку 3 записи-считывания, с 25помощью которой в магнитострикционном носителе 1 информации возбуждается магнитное поле. При взаимодейст-,вии магнитного поля, созданного радиоимпульсом, с акустической волной 30в магнитострикционном носителе информации образуется регулярная структура магнитных неоднородностей, сост"ветствующая информационному...
Аналоговое запоминающее устройство
Номер патента: 1376120
Опубликовано: 23.02.1988
Авторы: Бондаренко, Криночкин, Мануилов, Соболев
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...импульсом 1" на элемент 4поступает с генератора 6, запускаемого блоком 8, импульс 3 спадающейамплитуды с низкочастотным заполнением (частота Г, длительность ).Во время действия импульса спадающейамплитуды с низкочастотным заполнением в устройстве производится многократная (10-20 раз) запись информационного сигнала. Для этого через временной интервал з(задается блоком 8) после окончания первого импульса записи подается последовательность информационных сигналов и импульсов записи с генераторов 5 и 6, запускаемых блоком 8, соответственно 10-20 раз. Фазы всех информационных и записываюцих импульсов синхронизированы блоком 8.В момент времени Т, когда необходимо начать процесс считывания с ге( нератора 5, подается импульс 4 записи (частота Г,...
Устройство для записи и контроля программируемой постоянной памяти
Номер патента: 1376121
Опубликовано: 23.02.1988
МПК: G11C 29/00
Метки: записи, памяти, постоянной, программируемой
...(например, на основеБИС К 573 РФ 2). Занесение адреса врегистр 7 происходит одновременно сфиксацией полного адреса в программируемом блоке постоянной памяти припоявлении нуля на втором выходе регистра 2 команд, Дешифратор 8 преобразует двоичный код регистра 7 в позиционный, осуществляя таким образомвыборку БИС постоянной памяти в ре 5жиме записи. Работа дешифратора 8разрешается нулем на четвертом выходе регистра 2 команд.Блок 15 формирования сигналов записи служит для формирования сигналов разрешения записи в матрицу 20блоков постоянной памяти программируемого блока ППЗУ, например, на ос.нове БИС К 573 РФ 4 (фиг,2),Программируемый блок постояннойпамяти (фиг.2) имеет интерфейс общейшины ЭВМ и в эксплуатации использует"ся в качестве...
Устройство для управления регенерацией информации в динамической памяти
Номер патента: 1377909
Опубликовано: 28.02.1988
МПК: G11C 11/401, G11C 7/00, G11C 8/00 ...
Метки: динамической, информации, памяти, регенерацией
...регенерации" (Т р - допустимое время хранения информации в динамической памяти, и - количество строк блока динамической памяти).С приходом очередного сигнала "Запрос регенерации" добавляется "1" к счетчику 3 адресов регенерации, из одноразрядного блока 10 памяти читается содержимое ячейки с адресом, соответствующим счетчику 3 (адресу регенерации очередной строки), и затем в эту ячейку записывается "1", При этом, если из одноразрядного блока 10 памяти читается "0", то значит, что за период Тр к строке с таким адресом было обращение и регенерации этой строки не требуется, если читается "1", то требуется регенерация строкиРабота производится следующим образом (фиг. 1 и 2).Сигнал "Запрос регенерации" с первого выхода блока 1...
Усилитель считывания на кмдп-транзисторах
Номер патента: 1377910
Опубликовано: 28.02.1988
Авторы: Баранов, Белоусов, Герасимов, Григорьев, Кармазинский, Поплевин, Трошин
МПК: G11C 7/06
Метки: кмдп-транзисторах, считывания, усилитель
...высоким коэффициентом транзисторы 16, 18 после переключения усилителя оказываются закрытыми, т.е. исключается протекание тока через каскад 1. Поскольку транзисторы 3 - 5 каскада 1 открыты по затвору, то напряжение на выходе 12 оказывается равным напряжению шины 9, т,еБ =О. В прототипе ток после перекпючения усилителя протекает через оба каскада, т.е. через усилитель протекает вдвое больший ток, а уровень "0" при малом входном. сигнале 01ЕХ 1сс Б ) определяется формулой вх ипо Пей Опор пипгде Б - пороговое напряжениеПОРПтранзисторов первого типа проводимости;- коэффициент влияния подложки этих транзисторов, что при Б =4-5 В и П =1 В и Р 1Вх 1 ПОРП и =1 0 составляет значительную величиону, равную О =1,5-2,0 В.Транзисторы 16 - 19 включены...
Запоминающее устройство для телеграфного аппарата
Номер патента: 1377911
Опубликовано: 28.02.1988
Авторы: Седова, Твердов, Юхневич
МПК: G11C 11/00
Метки: аппарата, запоминающее, телеграфного
...блокирующие сигналы, запрещающие запись информа ции в блок 2 и вывод информации из устройства. Сигналом с четвертого выхода блок 16 устанавливает счетчики 6 и 12 в нулевое состояние. Одновременно с этим сигнал с первого выхода 30 блока 16 устанавливает триггер 35 в состояние, при котором сигнал с его инверсного выхода блокирует прохождение через элемент И 10 импульсов с входа 8 на вход счетчика 12. Последний остается в нулевом состоянии до снятия блокировки с элемента И 10. Нри этом сигнал с прямого выхода триггера 35 разрешает прохождение импульсов с входа 8 через элемент 40 И 29. В результате с каждым тактом сигналов на входе 8 синхронно с пере.ключением счетчика 6 информация из блока 2 считывается в регистр 3, начиная с первого...
Магнитострикционный избирательный накопитель периодических сигналов
Номер патента: 1377912
Опубликовано: 28.02.1988
Автор: Шикалов
МПК: G11C 11/04
Метки: избирательный, магнитострикционный, накопитель, периодических, сигналов
...преобразователя 2 и 3, Следовательно, два импульса механического напряжения будут распространяться по звукопроводу 1 навстречу друг другу по направлению к выходному преобразователю 4, адва других импульса механическогонапряжения - по звукопроводу 1 навстречу друг к другу по направлениюк выходному преобразователю 5 Гнаправления движения этих ультразвуковых импульсов показаны на чертежестрелками).Так как катушки 12 и 13 находятся посредине звукопроводов, расположенных между катушками 8 и 9, тоэти импульсы механического напряжения встречаются попарно под катушками 12.и 13, в результате чего ихамплитуды складываются, Под воздейст-,вием этих суммарных импульсов.механического напряжения вследствие обратного эффекта магнитострикции на...
Запоминающее устройство
Номер патента: 1377913
Опубликовано: 28.02.1988
Авторы: Брагин, Лашевский, Сегаль
МПК: G11C 11/40
Метки: запоминающее
...отпирая адресные транзисторы в соответствующих элементах 1 памяти информационных разрядов и элементе 2 памяти контрольного разряда, Считываемая нз элементов 1 памяти информация через соответствующие усилители 13 считы- . вания поступает на входы элементов 8, на другие входы которых с элемента 2 памяти контрольного разряда через усилитель 14 считывания контрольного разряда поступает сигнал, который при наличии в слове дефектного элемента памяти инвертирует считываемую информацию (на элементе 8),и, таким образом, исправляет сигнал; считанный из дефектного элемента памяти, поскольку он не инвертируется при повторной записи из-за неисправности элемента памяти (информация в де- фектном элементе памяти не изменена), Информация с исправных...
Постоянное запоминающее устройство
Номер патента: 1377914
Опубликовано: 28.02.1988
Авторы: Боборыкин, Деркач, Золотопуп, Мержвинский
МПК: G11C 17/00
Метки: запоминающее, постоянное
...срабатывания,Полученный на выбранном выходе дешифратора 2 сигнал высокого уровня поступает на формирователь 5 сигнала выбора разрядной шины, который ограничивает его по амплитуде, С выхода формирователя 5 сигнал поступает на ограничители 13 разрядного тока (резисторы), число которых равно числу разрядов накопителя 10. В случае разрыва в цепи элемента памяти разрядная шина накопителя заряжа" ется до уровня,. лежащего выше пора" га срабатывания порогового элемента ИЛИ блока 11, и на информационном выходе 12 формируется выходной сигнал. Невыбранные разрядные шины, а также шины, в которых цепь элемента памяти замкнута, разряжаются до уровня, лежащего ниже уровня срабатывания пороговых элементов ИЛИ блока 11. Разряд происходит по...
Устройство для стирания информации
Номер патента: 1377915
Опубликовано: 28.02.1988
Автор: Лукошко
МПК: G11C 17/00, G11C 7/12
Метки: информации, стирания
...так, чтобы время между двумя Формируемыми им поло 1377915жительными синхроимпульсами не было бы меньше времени выборки информации из блока 4 во избежание сбоев в работе схемы контроля элемента И 6. Весь массив информации для повышения надежности контроля четырех- кратно проверяется на наличие по каждому адресу информации, отличной от исходной. При обнаружении такой информации на выходе элемента И 6 по положительному синхроимпульсу, (ш+1) поступающему на его вход, формируется отрицательный импульс (фиг. 2 в), устанавливающий второй 15 0-триггер 8 в единичное состояние, при котором на прямом выходе этого триггера появляется уровень "1" (фиг. 2 г), поступающий на второй(информационный) вход первого 0- 20 триггера 5, После появления на...
Устройство аналоговой памяти
Номер патента: 1377916
Опубликовано: 28.02.1988
МПК: G11C 27/02
Метки: аналоговой, памяти
...на входеусилителя 2, входе 15 и выходе 17.Транзисторы 5, 6, усилитель 2 образуют усилительный блок с повторителями тока на входе и с емкостью коррекции на накопительном элементе 1,При появлении на входе 16 сигналанизкого уровня устройство переходит в режим хранения, генераторы 13, 14тока выключаются,.диоды 9-2, закрываются, потенциал базы транзистора3 становится меньше потенциала егоэмиттера, и транзистор 3 закрывается. Аналогично потенциал базы транзистора 4 становится больше потенциала его эмиттера, и он закрывается.При изменении напряжения на входе 15 в режиме хранения входнойсигнал устройства поступает в базовые цепи транзисторов 3, 4 черезприоткрывающиеся диоды 9, 1 или 10,12 в зависимости от полярности иличерез их барьерные...
Оперативное запоминающее устройство с коррекцией ошибок
Номер патента: 1377917
Опубликовано: 28.02.1988
Авторы: Березин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк
МПК: G11C 29/00
Метки: запоминающее, коррекцией, оперативное, ошибок
...иходнофазный выход, т.е, в мажоритарномЭСЛ-элементе, принимающем сигналыс выходов двух элементов ИСКЛЮЧАЮЩЕЕИЛИ, необходимым является использо-вание переключателя тока, преобразующего однофазные сигналы в парафазные,что снижает быстродействие мажоритарно.ного элемента и блока коррекции в целом. Поэтому для исключения подобнойзадержки блоки 8, и 88 мажоритарного декодирования строятся на элементах нечеткости 9, четности 10,реализованных на переключателях тока,а вместо мажоритарного элемента используется трехвходовый лоГическийэлемент 22, условно названный элементом коррекции ошибки.Когда логические уровни сигналовна выходах элементов 9 и 10 одногоиз блоков 8 мажоритарного декодирования равны, т.е. при восстановленииинформационного...
Устройство для обнаружения и коррекции ошибок памяти
Номер патента: 1377918
Опубликовано: 28.02.1988
Авторы: Абрамов, Воловник, Савинова
МПК: G11C 29/00
Метки: коррекции, обнаружения, ошибок, памяти
...Н-матрица которого предс-,тавлена на фиг,З).Для реализации данного конкретного 21,15 треугольного кода устройство для коррекции.и обнаружения ошибок (фиг.4) содержит блок 1 формирования контрольных сигналов треугольного 40 21,15 кода, состоящий соответственно из шести (ш=б) шестивходовых сумматоров 2- 2 по модулю два и шести элементов НЕ .11 шестивходовый формирователь 3 Одиноч ых и двойн х оши бох, а также пятнадцать (К=15) коммутаторов-корректоров 4,-4, одиночных ошибок, число адресных входов каждо" го из которых равно трем. Количество коммутаторов 4 и количество суммаг торов 2 связаны соотношением К = С,. Схема подключения входов 5 и б устройства к входам сумматоров 2-2. а также схема подключения информационных входов 5 устройства...
Накопитель запоминающего устройства системы зд
Номер патента: 1381590
Опубликовано: 15.03.1988
Автор: Алексеев
МПК: G11C 5/08
Метки: запоминающего, накопитель, системы, устройства
...и разрядньн Приво,)3 нг )Ок)3 дны.1 дко)и )е,ьмкостьк) Х )1-разрядных с, (5 сГОи 1 лвчх 11)ь, )1:)( 1 ч)3)Р)3) 1 д череже )нказан О ин из Варианто рс);(,10 ж)3 чиц.1 )1 ) я 1 1гс ) )1( ; ) 3 .1 1)с )и с1ты) 3 1)5)ро)1) и 3 н ) и( ( .1") ни к) и к 3 кдо)( л И) риис ( 1 ссни р 0), ла )1 шивдк)т в кдж .0)3;),р)ц( (с) ц)нки, р;)(чОложенныг : С РОК,)Ч и С) ОЛ 6 Ц)Л) С;И.ИЕНЫ ЛЕКЛЛ ч;):инл)чи ) н), ) О н и, ицдх )ервой р.ы ; ),р Нвдюг (с 1,(;ники сол,)с и, ; н( ) й ) р у и н ы Г)СЧНО ЛРЛлл )11 к; ):(: )(. , раба дст г.)с.)униил )б)д.) ,. ,Л ;3)3:)1 И Х ( С1(1(,( . )11), ), 1( И ) У ( Ь )ТО к (и) 1 л ( )(.(): ) ),))1р 0 Г ) 1 Г) ) ,ложное. 1 ри направлениях нолутоков, обес)ечивакщих неремагничивание Г) сердечников первой группы матриц, ноля,...
Устройство для обвязки электрических жгутов
Номер патента: 1381591
Опубликовано: 15.03.1988
МПК: G11C 5/12
Метки: жгутов, обвязки, электрических
...передачу 4, установленный на подшипниках горизонтальный вал 5, один конец которого соединен посредством конической передачи 6 с вертикальным валом 7, который соединен посредством конической передачи 8 с другим горизонтальным валом 9 с установленном на нем челноком 10. На другом конце горизонтального вала 5 установлен кривошипно-шатунный механизм 11, сообщающий возвратно-поступательное перемещение игловодителю 12 с закрепленной в нем рабочей иглой 13. На валу 4, соединенном с валом 5 посредством цилиндрической передачи 15, установлен профилированный кулачок 16, взаимодействунущий с упором 17, жестко закрепленным на столе 1. Корпус закреплен на подвижной каретке 18, установленной с помощьк подшипников качения 19 в направляющих 20...
Устройство для программирования микросхем памяти
Номер патента: 1381592
Опубликовано: 15.03.1988
Авторы: Блейер, Звиргздиньш, Зиединь, Лацис, Потапов, Шлихте
МПК: G11C 16/10
Метки: микросхем, памяти, программирования
...свободные конъюнкторы, эти же данные размещают в другом конъюнкторе. Для этого в пятом блоке 23 сравнения сравнивают код количества программируемых конъюнкторов с выхода четвертого счетчика 15 с кодом общего количества конъюнкторов в микросхеме с выхода третьего регистра 6. При наличии свободных конъюнкторов сигнал с выхода пятого блока 23 сравнения по второму контрольному выходу поступает в ЦВМ. Из ЦВМ по установочному входу содержимое пятого счетчика 16 наращивают на единицу. По адресу из пятого счетчика6 первый блок ключей 9 выбирает очередной конъюнктор и данные о состоянии перемычек из первого блока памяти 17 по прежнему адресу, заданному из первого счетчика 12, заносят в программируемую микросхему. Результат программирования...
Устройство для записи информации в программируемое постоянное запоминающее устройство
Номер патента: 1381593
Опубликовано: 15.03.1988
Авторы: Гольденштейн, Коган
МПК: G11C 16/10
Метки: записи, запоминающее, информации, постоянное, программируемое
...6 на первом и втором входах элемента И 16 присутствуют уровни "0", разрешающие прохождение импульсов с первого выхода генератора 11 через элемент И 16 на третьи входы групп элементов И 12, 13. По положительному импульсу с первого выхода генератора 11 информация с мультиплексора 3 и блока 9 оперативной памяти через группы элементов И 12, 13 поступает на блок 1 сравнения. При неравенстве информации на его выходе появляется уровень 1, при равенстве сохраняется уровень "0". Если информация ППЗУ и хранящаяся в блоке 9 оперативной памяти неравны, то через элемент И 20 (на его втором входе уровень "1") уровень "1" поступает на генератор 6 и запускает его. На первом выходе генератора 6 появляется пачка импульсов. На время .действия пачки...
Формирователь импульсов записи
Номер патента: 1381594
Опубликовано: 15.03.1988
Авторы: Груданов, Сидоренко, Хоружий
МПК: G11C 16/06
Метки: записи, импульсов, формирователь
...6 нулевого потенциала через последовательно включенные транзисторы 8 и 9. При этом перный ключевой транзистор 5 закрыт и на за 5 1 О 15 20 25 30 35 40 45 творе транзисторов 1 и 11 через транзистор 4 тока смещения передается напряжение записи с шины 2. Транзистор 11 открывается, и на стоковую область запоминающего транзистора 12 передается напряжение,примерно равное разности напряжения записи на шине 2 и порогового напряжения транзистора 11. В случае, когда данное напряжение превышает величину напряжения лавинного пробоя стокового перехода, происходит лавинный пробой и возникает снижение носителей в подложку, которая приводит к положительному смещению области подложки вблизи запоминающего транзистора 12, а следовательно и базы биполярного...
Устройство для контроля магнитных интегральных схем памяти
Номер патента: 1381595
Опубликовано: 15.03.1988
Авторы: Карпенко, Пескова, Смирнов
МПК: G11C 11/14
Метки: интегральных, магнитных, памяти, схем
...порядка прохождения битов через отлельный накопительный регистр, то номер бита, вышедшего с некоторого на. коиительного регистра соответствует номеру считанного блока данных, поэтому для подрежима определения наработки на сбой накопительных регистров в счетчике битов фиксируется текущее число сигналов Новая страница. Если считанный бит не совпадает с эталоном, о чем свидетельствует наличие сигнала Ошибка, содержимое счетчика 4 заносится в блок 2.Первый сигнал Данные готовы сбрасывает Ю-триггер 10, устанавливая тем самым режим записи блока 2. Последовательность операций ио каждому сигналу Данные готовы следующая: в подрежиме определения наработки на сбой накопительных регистров содержимое счетчика 3 нара 1 цивается на 1, в то время...
Энергонезависимое запоминающее устройство с резервным источником питания
Номер патента: 1381596
Опубликовано: 15.03.1988
Автор: Ашман
МПК: G11C 11/34, G11C 14/00
Метки: запоминающее, источником, питания, резервным, энергонезависимое
...6 до напряжения, близкого к Чг При использовании, например, в качестве микросхем 1 памяти КМОП ОЗУ напряжения источника 2 питания должно быть равным Ч= +5 В+ 1 Оо; минимальное значение этого напряжения равно Ччнн= = 4,5 В. Источник 6 питания должен иметь напряжение Чг, существенно превышающее Ч, в бортовых устройствах в качестве источника 6 может быть использована борт- сеть с напряжением Чг= +27 В.При включенном источнике 2 литания на. пряжение на истоке транзистора 8 устанавливается равным Ч) Ч.р., а на затвореК=Ч + - , Ч. Ъ) Чр чинТак как напряжение между затвором иистоком(3) то транзистор 8 оказывается закрытым, В -этом случае питание микросхем 1 памяти осуществляется от источника 2 питания, а источник 6 служит только для...
Постоянное запоминающее устройство
Номер патента: 1381597
Опубликовано: 15.03.1988
Авторы: Дичка, Корнейчук, Самофалов, Сидоренко, Чернов
МПК: G11C 11/40
Метки: запоминающее, постоянное
...разрядов обеспечивало маскирование как можно большегоколичества отказов. Если при записи словав накопитель в некотором разряде ячейки имеется отказ, то группа разрядов исходного слова, включающая разряд, подлежащий записи в отказавший запоминающий элемент ячейки, при условии несовпадения записываемой цифры и типа отказа (О или 1), инвертируют, а в соответствующий дополнительный разряд записывают 1, Затем преобразованное таким образом слово вместе с дополнительными разрядами кодируется кодом Хемминга и результат заносят в память: в накопителе 1 хранится преобразованное слово и контрольные разряды кода Хемминга, а в накопителе 2 - разряды инвертирования. Перечисленные операции выполняются при изготовлении ПЗУ.40 Чтение информации...
Буферное запоминающее устройство
Номер патента: 1381598
Опубликовано: 15.03.1988
Авторы: Гусева, Дрозд, Котлинский, Кравцов, Полин, Соколов
МПК: G11C 19/00, G11C 29/00
Метки: буферное, запоминающее
...номерами.Форму.га азсгретсгггг ч 50 55 3Если сигнал Упр.иых. в одном тактс равен 1, а в трех последующих 0, то в блок 6 в первом такте (Упр.иых.=1) с частотойзаписываются одновременно четыре тестовых набора. Передача данных на информационный выход устройства осуществляется с частотой 4 по п,г 4 каналам с номерами, кратными 4.Если сигнал Упр.вых. в одном такте равен 1, а в семи последующих О, то в блок 6 в первом такте (Упр.вых.=1) с частотой ) записываются одновременно восемь тестовых наборов. Передача лзнных на информационный выход устройства осуществляетсяя с частотой 8) по гг/8 каналам с номерами кратными 8.В режиме регистрация ответные реакции объекта испытаний прихолят на периый информационный вход блока 1, полключецный к...
Устройство для сдвига импульсов
Номер патента: 1381599
Опубликовано: 15.03.1988
Автор: Галкин
МПК: G11C 19/00, H03K 5/06
...с приходом которого навход мажоритарного элемента 5 (навтором входе которого уже присутствует единичный потенциал с информационного входа 3 устройства), с выхода мажоритарного элемента 5 наинформационный выход 6 устройствапоступает единичный потенциал, Попереднему фронту следующего тактового импульса триггер 1 установится в50единичное состояние,поступающие с входа 3 устройстца ис выхода триггера 1,По состоянию двух входов с выходамажоритарного элемента 5 на вход 6устройства подается единичный потенциал, По заднему фронту тактовогоимпульса установится в единичное состояние триггер 2.По окончании входного импульса,если его задний фронт совпадает с нулевым полупериодом тактового импульса, по переднему фронту следующеготактового...
Аналоговое запоминающее устройство
Номер патента: 1381600
Опубликовано: 15.03.1988
Автор: Федин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...технике и может быть использовано для записи и длительного хранения значений напря 5 жения аналогового сигнала.Цель изобретения - упрощение аналогового запоминающего устройства.На чертеже приведена функциональная схема устройства. 1 ОУстройство содержит ячейку аналоговой памяти на трансфлюксоре 1 с обмотками записи 2, считывания 3 и выходной обмоткой 4, генератор линейно нарастающего напряжения 5, компаратЬры 15 6,7, генератор 8 считывания и усилитель 9 считывания.Аналоговое запоминающее устройство работает следующим образом.При наличии на входе разрешения записи напряжения положительной полярности устройство находится в режиме хранения записанного ранее значения напряжения, величина которого определяется остаточным потоком в...
Аналоговое запоминающее устройство
Номер патента: 1381601
Опубликовано: 15.03.1988
Автор: Мурашкин
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...аналогового сигнала.Функциональная схема аналоговогозапоминающего устройства приведенаиа чертеже,Устройство содержит компаратор 1,генератор 2 импульсов, элемент И 3,счетчик 4 и цифроаналоговый преобразователь 5,Устройство работает следующим образом.При подаче на пусковой вход устройства импульса происходит обнуление счетчика 4 и установление нулевого напряжения на выходе устройства.При входном напряжении положительнойполярности компаратор 1 устанавливается в единичное состояние, и импульсы с выхода генератора 2 проходят1через элемент И 3 на счетный вход 3 Осчетчика 4, Цифровой код на выходесчетчика 4 растет, как и соответствующее ему выходное напряжение цифроаналогового преобразователя 5, чтопродолжается до тех пор, пока выходное...
Аналоговое запоминающее устройство
Номер патента: 1381602
Опубликовано: 15.03.1988
Автор: Андрушкявичюс
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...образованным диодной парой 3, 4 и резистором 5. Благодаря этому в момент замыкания ключей 11, 12 и 13 на выходе усилителя 2 напряжение больше входного и имеет одинаковую полярность, что способствует более быстрому заряду.конденсатора 14.Преимущество аналогового запоминающего устройства по сравнению с прототипом заключается в том, что благо" даря гальваническому разделению входных и выходных цепей, оно обладает высокой помехоустойчивостью а также в нем предусмотрена воэможность дискретного изменения коэффициента передачи. При применении устройства в. многоканальных системах сбора данных значительно уменьшается число оборудования, что позволяет отказаться от применения сложных и дорогостоящих широкополосных устройств гальванической...