G11C — Запоминающие устройства статического типа
Блок памяти
Номер патента: 799000
Опубликовано: 23.01.1981
Авторы: Василишин, Нозик, Ростовцев
МПК: G11C 11/02
...вгруппы 103,104,105 шины считывания 25 82,87,92,93; 83,88,89,94) 84,85;90,95 соответственно и подключены кусилителям 93,99,100 считывания соот.ввтственно. Выходы усилителей 97"100считывания соединены со входами эле Мавта ИЛИ 101.Устройство работает следующим образом.При считывании информации подаются полутоки выборки в одну иэ адресных шин 65-72 и в одну из разрядных шин 73-80. Один из сердечников 1-64, в котором суммируются полутоки выборки, выбирается и наводит рабочий сигнал в соответствующей шине считывания одной из групп шин 102-105 считывания, при этом в других шинах этой же группы сигналы помехи не наводятся, так как полувыбранные вердечники не охватываются этими шинами, т.е. эти шины считывания выполняют Функцию шунтирующей...
Запоминающее устройство
Номер патента: 799001
Опубликовано: 23.01.1981
МПК: G11C 11/06
Метки: запоминающее
...Ь 5 В соответствии с заданным адресом при записи, как и при считывании выбираются по одной шине У 15, Е 17 и Х 16, в которые подаются импульсы .19, 21 и 23 (фиг. 2) при записи 1 и 19, 21 и 24 при записи 0, т.е. при записи 1 в выбранном сердечнике обеспечивается тройное совпадение токов, а при записи фО иэ двух токов вычитается третий. Генераторы токов первый 11 и второй 12 имеют управление от регистра 14 информации для обеспечения смены полярности тока в шине Х 16 в зависи. мости от записываемой информации.Таким образом при записи, как и пр считывании, коэффициент селекции при выборе сердечника равен 3.Применение в предлагаемом ЗУ технических решений, обеспечивающих выбор сердечников с коэффициентом селекции равным З,позволяет...
Запоминающее устройство
Номер патента: 799002
Опубликовано: 23.01.1981
Автор: Костюкевич
МПК: G11C 11/06
Метки: запоминающее
...соответственно, прямых и инверсных выходов регист , ра,числа устройства считывания и записи информации, клемма 15 - для подключения входа формирователя 8 к одному из выходов блока местного управления ЗУ.При появлении на клеммах 13 потенциалов,соо 1 ветствующих прямому коду записываемого слова,и на клеммах 14 потенциалов, соответствующих обратному коду записываемого слова, подготавливаются к срабатыванию ключи1 и 2.С приходом на клемму 15 из блока местного управления (на чертеже не показан) сигнала запуска формирователя срабатывает формирователь 8, формируя импульс тока записи. Импульс тока записи проходит последовательно через ключи 1, 2 и разрядные 20 шины 6 к клемме 11, При этом импульстока записи проходит через те разрядные...
Доменное запоминающее устройство
Номер патента: 799003
Опубликовано: 23.01.1981
Автор: Падюков
МПК: G11C 11/14
Метки: доменное, запоминающее
...вида сигналов от датчиков 3 и 7считывания. Различие сигналов с датчиков Э и 7 считывания, включенныхв мостовую схему, может быть 0и по полярности и по фазе. Для болеенадежной регистрациц,марке ра начального адреса датчик 7 считывания следует располагать так, чтобы считывание сигнала с элемента б происходило со сдвигом по,фазе относительно момента считывания информации датчиком 3 считывания (например, на 180 ц ) .В предлагаемом устройстве регистры синхронизации имеют значительно меньшую длину йо сравнению с накопительным регистром, что позволяет расположить их на том же чипе и сэкономить полезную площадь чипа, а, следователь но, увеличить.коэффициент его информационного использования и повысить надежность устройства в...
Статическая ячейка памяти на мдптранзисторах
Номер патента: 799004
Опубликовано: 23.01.1981
Авторы: Гафаров, Лушников, Минков, Соломоненко, Уросов
МПК: G11C 11/40
Метки: мдптранзисторах, памяти, статическая, ячейка
...5, затвор которого соединен с числовой шиной б, Междустоком транзистора 2 и разряднойшиной 7 включен транзистор 8, затвор 25которого также соединен с числовойшиной б. Между стоком транзистора 1и разрядной шиной 4, и между стокомтранзистора 2 и разрядной шиной 7включены, соответственно, элементы 9и 10, сопротивление утечки которых .меньше сопротивления утечки стокаМДП-транзистора 1 или 2 в закрытомсостоянии.В режиме хранения информации числовая шина б имеет потенциал нижепорогового напряжения транзисторов5 и 8 (логический 0). Еслисток транзистора 1 имеет потенциалвыше порогового напряжения транзистора 2 (логическая ф 1 ф), а сток транзистора 2 имеет потенциал логического 0, то это состояние хранитсянеограниченно длительное...
Устройство для записи и считыванияэлектрических сигналов
Номер патента: 799005
Опубликовано: 23.01.1981
МПК: G11C 11/42
Метки: записи, сигналов, считыванияэлектрических
...16, вырабатывая импульсное напряжение, синхронизирует работу генераторов развертки записи 1и развертки считывания 4, которыеобеспечивают протекание токов в отклоняющих системах записывающего исчитывающего электронных лучей графикона 3. В режиме записи входной сигнал через открытый первый элемент И 8 поступает на вход одновибратора 10 и модулирующий электрод 9 записи. Гак как ток электронного пучка записи пропорционален величине модулирующего напряжения (в данном случае - текущему значению входного сигнала), то записыва ощий электронный пучОк отклоняется в магнитномполе гр-,фикона, формируемом генератором 1 развертки записи, и за счет возбужденной проводимости наносит.на диэлектрической поверхности мишени графикона дугообразный...
Постоянное запоминающее устройство
Номер патента: 799006
Опубликовано: 23.01.1981
Авторы: Козырь, Коледов, Петросян
МПК: G11C 17/00
Метки: запоминающее, постоянное
...формирователи ггруппы подключены к выходам элементовИЛИ первой группы, входы элементов 3 ОИЛИ первой и второй групп соединеныс выходами адресного дешифратора.На чертеже представлена структурная схема предлагаемого ПЗУ;35ПЗУ содержит адресный дешифратор 1, соответствующие выходы которого подключены к одноименным входам сост" ветствующих элементов ИЛИ первой группы 2, выходы элементов ИЛИ первой группы подключены ко входам соответ- ф ствующих адресных формирователей первой группы 3, выходи адресных формирователей первой группы подключены к соответствующим первым входам накопителя 4, причем одноименные входы 45 элементов ИЛИ первой группы 2 подключены к одноименным входам соответствующих элементов ИЛИ второй группы 5, выходы...
Матричный накопитель
Номер патента: 799007
Опубликовано: 23.01.1981
Авторы: Деркач, Заброда, Корсунский
МПК: G11C 17/00
Метки: матричный, накопитель
...1 подключают к нулевому потенциалу, аостальные - к источнику потенциала записи лиЗОбо отключают от внешних цепей, На выбраннуюшину 7 подают потенциал записи, а на остальные-нулевой потенциал, В зависимости от записываемой информации выходные шины 5 либо подключают к источнику тока записи, либо на них подают нулевой потенциал, В первом случае токзаписи через выбранный транзистор 4, находящийся в режиме насыщения, попадает: на соответствующую разрядную шину и через запоминающийэлемент стекает затем на выбранную числовую . 4 фшину, производя запись, Во втором случае токрезисторов 6 через коллекторный переход выб.раиного транзистора 4 стекает на выходную ши.ну, через запоминающий элемент ток не протекает и запись не происходит. 4В режиме...
Сдвигающий регистр
Номер патента: 799008
Опубликовано: 23.01.1981
Авторы: Куванов, Кузьмин, Миролюбский, Редченко
МПК: G11C 19/00
Метки: регистр, сдвигающий
...информационными входами,а выходы (2 п)-го и 2 п.го триггеров памятиинформационными выходами сдвигающего регист.ра,Функциональная схема сдвигающего регистра дпредставлена на чертеже,устройство содержит информационные триг.геры памяти 1 4, буферные триггеры 5 и 6,двухразрядные ячейки 7,образованные парамиинформационных и одним буферным триггероь,дополнителыгый трщтер 8.Сдвигающий регистр работает следующим об.разом.Первый тактовый импульс на шине 1 Т вы.зывает прием информации со входов А и Б впервый буферный триггер 5 и передачу информации иэ левого (правого) ряда, информационныхтриггеров в соответствующие буферные триггерыпоследующих ячеек и на выходы сдвигающегорегистра, Первый тактовый импульс на шине2 Т вызывает передачу...
Регистр сдвига
Номер патента: 799009
Опубликовано: 23.01.1981
Авторы: Варшавский, Мараховский, Песчанский, Розенблюм, Стародубцев, Таубин, Цирлин
МПК: G11C 19/00
...триггеров ячейки стирается через Фпосле записи, где Г - средняя. задержка срабаты.вания одного элемента регистра. Поставленная цель достигается тем, что вячейку памяти регистра сдвига дополнительновведены два вентиля записи, входы которыхподключены к соответствующим выходам основ.ного и вспомогательного триггера, а выходывентилей записи подключены к выходным управляющей и информационной шинам, причем каждая из двух входных управляющих шин подключена ко входам вспомогательного триггера.На чертеже представлена схема ячейки памятирегистра сдвига.Ячейка содержит шесть элементов И-НЕ 1-6и шины 7 14, Элементы 1,2 образуют основнойтриггер, элементы 3;4 - вспомогательный триггера элементы 5,6 являются вентилями записи. Шинь7,8 и 9,10- выходные...
Ячейка памяти для буферногорегистра
Номер патента: 799010
Опубликовано: 23.01.1981
Автор: Цирлин
МПК: G11C 19/00
Метки: буферногорегистра, памяти, ячейка
...в (+1)-й ячейке оказался ( +1) -й разряд сдвигаемого кода, в результате чего в дополнительный триггер 8 (1+1)-й ячейки записалась информация, этот триггер оказался в состоянии 110 или 101. Эти состояния дополнительного триггера 8 (1+1)-й ячейки разрешают перепись информации из (1-1)-й ячейки в -ю ячейку через элементы 2 и 3. При этом, очевидно в 1-ю ячейку запишется 1-й разряд сдвигаемого кода,а в (1-1) -й ячейке информация будет стерта. Условием пе реписи информации из основного триггера 4 1 -й ячейки в ее дополнительный триггер 8 является наличие информации в основном 4 и дополнительном триггерах 8 (1+1)-й ячейки и отсутствие информации в (1-1)-й ячейке. Эти условия являются признаком того, что в 1-ю ячейку записан 1-й разряд...
Запоминающее устройство
Номер патента: 799011
Опубликовано: 23.01.1981
МПК: G11C 19/00
Метки: запоминающее
...уровни.Исходные состояния триггеров 1.1-1.п не имеют значения.Нулевой сигнал шины 4.1 производитустановку в 1 по входу триггера1.1. Одновременно, пройдя через элемент ИЛИ 3, сигнал инвертируется иразрешает прохождение единичных исходных уровней остальных шин 4.1-4.пчерез элементы И 2.1-2.п на В-входы остальных триггеров 1.1-1.п,Эти 20триггеры 1.1-1. и устанавливаются вО.Устанавливаемому же в единичноесостояние триггеру 1.1 сигнал Р-входапомешать не может, так как элементИ 2.1 К -входа триггера 1. 1, будучи2открыт сигналом с выхода элемента И 3,рдновременно закрыт нулевым сигналом шин 4.1.По окончании действия нулевогосигнала шины 4. 1 схема устанавливает- ЗОся в исходное состояние, а триггер1. 1 остается включенным в...
Аналоговое запоминающее устройство
Номер патента: 799012
Опубликовано: 23.01.1981
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...к шинам питания, вход выходного повторителя напряжения подключен к выходу второгоключа и к одному из выводов накопительного элемента, другой вывод которого 1 рподключен к шине нулевого потенциала,выход первого ключа подключен ко входу второго ключа, введен четвертыйключ, вход которого подключен к выходу регулятора уровня напряжения, выход - ко входу первого ключа, а вячейку памяти устройства введен третий ключ, вход которого подключен квыходу входного усилителя, а выход -ко входу второго ключа,На чертеже представлена функциональная схема предлагаемого устройства,Аналоговое запоминающее устройство содержит первую ячейку 1 памяти ирегулятор уровня напряжения, выпол- дненный в виде дополнительной ячейки.2 памяти, первый ключ 3, входной...
Аналоговое запоминающее устройство
Номер патента: 799013
Опубликовано: 23.01.1981
Автор: Емельянов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...величины 0 О -дО с величиной20 0 , хранимой в фиксаторе 5. Сравне-.ние производится в блоке 4 аписи р4 2п ипоступлении на его управляющий входсигнала с генератора 30 тактовых имПульсов и при наличии на его первом46 входе напряжения О 02 с выхода фиксатора 5 уровня, и напряжения О О -д,-дОсчитанного по первому адресу . В ревуэ льтате сравнения блок 4 записи формирует сигнал записи, пропорционалаль 4 йый б О, После второго такта записи,в элементе памяти накопителя 1 попервому адресу накапливается информация 0 О -д О,где д 2 0 - погрешность,возникающая при записи в элементЦиЯ 2-д,памяти по первому адресу во втором такте записи . В дальнейшем режим работыпериодичеи, т,е . происходит счнтыван ие. по первому адресу, сравнение счи- а.таиной...
Аналоговое запоминающее устройство
Номер патента: 799014
Опубликовано: 23.01.1981
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...импульс, поступающий на второй вход блока б записи, который вырабатывает импульс записи, пропорциональный (обычно равный по амплитуде) сигналу на его первом входе, и производится первая запись в выбранный элемент памяти накопителя 7 . Одновременно с этим в интервале с 7 -с 8 блок 9 управления люрмирует импульс, поступающий на третий вход Фиксатора 4 уровня, который в интервале с"с 8 отслеживает и с момента времени с за 8 поминает до следующего цикла сигнал на его первом входе, равный С,=ОО+О. Если время существования первого слагаемого 01 на первом входе суммирующего усилителя 1 ограничено, то предусмотрена возможность хранения суммы двух чисел О+ О на время ее записи в Фиксаторе 3 уровня . Для этогов момент времени с блок 9...
Анаголовое запоминающее устройство
Номер патента: 799015
Опубликовано: 23.01.1981
Авторы: Епифанов, Кривенков, Пантелей, Сдвижков
МПК: G11C 27/00
Метки: анаголовое, запоминающее
...- 1ЕлЬ С 4 СЙ 12 Схема генератора 3 предназначена для получения линейно нарастающего напряжения О с переменной дискретной крутизной на период времени работы устройства запоминанияТранзистор 9, включенный на схеме с общей базой, является источником постоянного тока, величина которого задается резистором 12 или резистором 13 и источником 16 питания .Источник 15 питания обеспечивает режим работы транзистора 8.Транзисторы 6, 8 и 7 выполняют функции электронных ключей, обеспечивающие временные параметры линейно нарастающего напряжения на коыденсаторе 14 . жения; на фиг . 3 - графики запоминания напряжений .Устройство содержит триггеры 1 и 2, генераторы 3 и 4 линейно изменяющегося напряжения нуль-орган 5 .Первый генератор 3 линейно...
Устройство для выборки и хранения
Номер патента: 799016
Опубликовано: 23.01.1981
Автор: Осипов
МПК: G11C 27/00
...входом 15 выходного усилителя 7, четвертый ключ 16 соединяетвыход Фильтра 1 и второй инвертирующий вход 17 входного усилителя 2 сшиной нулевого потенциала и со вто -рым неинвертирующим входом 18 входного усилителя,Устройство работает следующим образом,Предположим, устройство находитсяв режиме выборки и на его вход поступает сигнал ступенчатой Формы (например, с коммутатора аналоговых сигналов). Входной сигнал через замкнутыйпервый ключ 4 поступает на первыйнеинвертируюший вход 3 входного усилителя 2, охваченного через замкнутыйключ 12 отрицательной обратной связью.Ключ 5 в цепи общей обратной связиразомкнут, а ключ 16 замкнут. Входнойусилитель в рассматриваемом режиме 40представляет собой повторитель напряжения, накопительный...
Устройство для контроля адресногоблока накопителя
Номер патента: 799017
Опубликовано: 23.01.1981
МПК: G11C 29/00
Метки: адресногоблока, накопителя
...подключен к датчику 2, соединенному с источником питания (на чертеже не показан) , с которого снимается напряжение +Е .Входы и выходы устройства подключаются к выходам и входам адреснОгоблока накопителя, который содержитверхние координатные ключи 4.14 М,которые через разделительные диоды 5и кодовые провода б, пропущенные через сердечники 7, соединены с коллек-торами нижних координатных ключей8.18 М, Эмиттеры нижних координатных ключей 8.1-8 М объединены и подсоединены к токозадающему резистору 9.Коллекторы нижних координатных клю чей 8.1-8 М соединены с диодами 3.1-3 М. Общая точка верхних координатных ключей 4,1-4.М подключена к источнику питания дающему напряжение +Е, а токоэадающий резистор 9 - к источнику 4 питания (на чертеже не...
Устройство для контроля блокапостоянной памяти
Номер патента: 799019
Опубликовано: 23.01.1981
Автор: Носачев
МПК: G11C 29/00
Метки: блокапостоянной, памяти
...9 управления, первыйвторой и третий выход которого соединены соответственно с первым выходом устройства, входом счетчика 1 иодними из входов элементов И 4, апервый вход блока 9 подключен к выходу схемы 5 сравнения .Входы схемы 7 сравнения подключены соответственно к выходам регистра8 и выходу сумматора б, один из входов которого соединенс четвертымвыходом блока 9 . Другие входы сумматора б соединены с выходами регист- эора 3. Выход схемы 7 сравнения подключен ко второму входу блока 9.Устройство работает следующим образом.Блок 9 управления Формирует сериюК обращений по каждому адресу заданного массива адресов блока 2. Информация блока 2, считываемая при первом обращении к проверяемому адресу,передается в регистр 3 числа с помощью...
Устройство для контроля памяти
Номер патента: 799020
Опубликовано: 23.01.1981
Авторы: Герасимова, Колосков, Усов
МПК: G11C 29/00
Метки: памяти
...и шин, соединен с первым входом первого мультиплексора 2, выход которого, содержащий и шин, подключен ко входу первого блока 9 свертки по модулю два и первым входам Формирователей сигналов групп 4 и 5.Вход регистра 1 адреса соединенсо вторым входом, содержащим и шин,первого мультиплексора 2 и с однимиэ выходов ФормироватЕлей 5 сигналов второй группы, другие выходы которых подключены к первому входу, содержащему в шин, второго мультиплексора 3, второй вход которого, содержащий в шин, соединен с одним извыходов Формирователей сигналов первой группы 4, другие выходы которыхподключены к третьему входу, содержащему и шин, первого мультиплексора 2. Выход второго мультиплексора 3соединен со вторыми входами Формирователей сигналов первой 4 и...
Устройство для контроля блоковполупроводниковой памяти
Номер патента: 799021
Опубликовано: 23.01.1981
Автор: Гаврилов
МПК: G11C 29/00
Метки: блоковполупроводниковой, памяти
...суммируя свое содержимое со значением очередного вектора несоответствий . В случае наличия хотя бы одной ф 1 ф в регистре 14 (это фиксирует элемент ЕО ИЛИ 16) блок управления 3 запрещает работу генератора 1 и вырабатывает сигнал записи "1" по адресу, Формируемому в данный момент генератором 2, в те разряды накопителя 11, которые соответствуют "1" на его управляющих входах, соединенных с выходами регист- ра 14 через мультиплексор 18. Тем самим в накопителе 11 Фиксируется адрес сбойной" ячейки путем записи ф 1 ф только в те разряды накопителя, которые соответствуют неработоспособным микросхемам памяти. Одновременно блок 3 Формирует цикл восстановления состояния "сбойной" ячейки . При этом блок 8 под действием сигнала с...
Устройство для нанизывания фер-ритовых сердечников ha провод
Номер патента: 801097
Опубликовано: 30.01.1981
Авторы: Козейкин, Очеретенко
МПК: G11C 5/12
Метки: нанизывания, провод, сердечников, фер-ритовых
...ферритовые сердечники 7, включают привод (не показан), который сообщает вращательное движение магазину 2 с втулкой 4 в сторону, противоположную направлению навивки части витка спирали на конец провода б. Одновременно с вращением магазина 2 в том же направлении увлекаются во вращательное движение и сердечники 7, а так как конец провода б свит в спираль и направлен навстречу вращающемуся слою сердечников, то часть иэ них нанизывается на провод б в виде столбика. За счет взаимодействия с сердечниками 7, находящимися в движении вместе с магазином 2 и втулкой 4, столбик сердечников 7801097 формула и зобрет ения з,г поднимается вверх, освобождая место; на конце провода б для нанизывания следующих сердечников 7, При подходе .сердечников 7 к...
Индукционное устройство длясчитывания информации
Номер патента: 801098
Опубликовано: 30.01.1981
МПК: G11C 11/14, G11C 7/00
Метки: длясчитывания, индукционное, информации
...элементы "Эапрет", входы которых соединены с каналами распространения ПМД меньшейширины, а выходы - с каналами распространения ПМД большей ширины.На чертеже изображена принципиальная схема устройства.Индукционное устройство для считывания информации содержит ТМП с ка 5налами распространения ПМД меньшей1-3 и большей 4 ширины, элементы 5-8задержки и логические элементы "Запрет"9 и 10,выходы которых через разветвитель 11 подключены к каналам 4 распространения ПМД большей ширины,и плоскую считывающую катушку 12,магнитосвязанную с каналами 4 распространения ПМД большей ширины.Устройство работает следующимобразом, 15В каналах 1-3 записывается произвольный код 101 (1 записываетсяв каналах 1 и 3, а 0 - в канале 2)Поскольку в канале 2...
Компрессор цилиндрическихмагнитных доменов
Номер патента: 801099
Опубликовано: 30.01.1981
МПК: G11C 11/14
Метки: доменов, компрессор, цилиндрическихмагнитных
...ДЛ ЦМД под угломо(90 по отношению к основоным связующим 1-образным ферромагнитным аппликациям и между смежными ДЛ ЦМД параллельно основным связующим 1-образным ферромагнитным аппликациям.ЦМД, поступающий на вход Х, отслеживая полюса аппликаций, возникающие под действием магнитного поля управления Н, в момент времени, соответствующий фазе Ф, деформируется в растянутый магнитный .домен на аппликациях 6 и вызывает смещение резидентного ЦМД 2 иэ первой ДЛ 3 и его одновременное растяжение на концах аппликаций 5 и 6 между первой и второй ДЛ. Это в свою очередь вызывает выталки" вание резидентного ЦМД иэ второй ДЛ 3 и его растягивание на концах аппликаций 5 и б между второй и третьей ДЛ и т.д. Резидентный ЦМД последней ДЛ 3 появляется на...
Многостабильный тактируемыйд-элемент
Номер патента: 801100
Опубликовано: 30.01.1981
Авторы: Байтлер, Мараховский, Савченко
МПК: G11C 11/56
Метки: многостабильный, тактируемыйд-элемент
...при устанавливающихнаборах 24 2 2 и 2 или в состояние А,(1,1,0) при устанавливающих наборах2,2,.2,и 24 г или Ао(1,1,1) при устанав- Щливанщих наборах 24 и 24,.При тактовом сигнале Ти информационном Дэлемент 3 первой подгруппы остайется закрытым, откроется1 элемент 3 щ-й группы в случае отсут- Я ствия информационного сигнала Д;, при этом элемент 3 1-той подгруппы первой группы тоже останется закрытым и уровень логического нуля, сформированный на выходе элемента 3 и-той группы, переведет О -элемент в состояние Аг(011) при устанавливающих наборах 2 2 2 и гэ из состояния А (1, О, 1) при устанавливающих наборах 2 2 2 и 2Аналогично работает О-элемент при поступлении информационного. сигнала Д на элемент 3 а-той подгруппыЬпервой группы и...
Логическое запоминающее устройство
Номер патента: 801101
Опубликовано: 30.01.1981
Авторы: Нестерук, Потапов, Теницкий
МПК: G11C 15/00
Метки: запоминающее, логическое
...соединены с шиной 40 стробирования, а их выходы - с выходными шинами 41 логического запоминающего устройства и с входами выходного элемента ИЛИ 42, выход которого подключен к функциональному входу элемента И 43. Управляющий вход элемента И 43 соединен с шиной 44.сброса, входы управляющих элементов ИЛИ 15 и 16- соответственно с шинами 29,30,37 и 27, 28, 36 управления.Регистры 19 и 31 имеют шины 45 и 46 сдвига, регистр 38 регенерации- шину 47 сброса, 1-е, (и+1)-й и (и+ +2)-й разряды регистра 19 - входные шины 48 и 49, регистр 31 слова - входные шины 50. Первые входы двухвходовых переключателей 51 соединены с шиной управления 52, а второй вход и выход каждого 1-го (1-7; и) переключателя подключены соответственно к выходам 1-го разряда...
Ячейка памяти для реверсивногорегистра сдвига
Номер патента: 801102
Опубликовано: 30.01.1981
Авторы: Коробков, Коробкова, Лебеденко, Фурманов
МПК: G11C 19/00
Метки: памяти, реверсивногорегистра, сдвига, ячейка
...в триггер 2 в случае единичногозначения ее задерживается на величину а 1 , следовательно даже в предельном случае эта длительность не больше 2 T , следовательно максимальная частота импульсов сдвига равна формации третий вход установки 0 которого подключен к нулевому выходу триггера приема и хранения информации, четвертый вход установки О триггера передачи соединен со второй шиной управления реверсом, вход уста- нонки О триггера приема и хранения информации соединен с третьей шиной управления сдвигом.На чертеже изображена функциональная схема ячейки памяти.Схема содержит триггер 1 передачи информации, триггер 2 приема и хранения информации,шины 3 и 4 управления реверсом, шины 5-7 управления сдвигом, элементы ИЛИ-НЕ 8-10, на которых...
Накопитель для доменного за-поминающего устройства
Номер патента: 801103
Опубликовано: 30.01.1981
Авторы: Клейменов, Лебедев, Левицкий, Морозов, Сурин, Щучкин
МПК: G11C 19/08
Метки: доменного, за-поминающего, накопитель, устройства
...поля, источники переменного магнитного поля и доменосодержащий элемент, расположенный между источниками переменного магнитного поля в постоянном магнитном поле элементы коррекции постоянного магнитного поля размещены внутри источников переменного магнитного понявЭлемент коррекции постоянного магнитного поля выполнен в виде параллельно расположенных пластин из магнитомягкого материала.На фиг. 1 изображен вариант накопителяс разомкнутым магнитопроводом истОчника постоянного магнитного поля; на фиг. 2 - вариант накопителя с замкнутым магнитопроводом.Накопитель доменного запоминающего устройства содержит источник 1 посто" днного магнитного поля, элементы 2 коррекции постоянного магнитного поля, на которых размещены источники 3...
Аналоговое запоминающееустройство
Номер патента: 801104
Опубликовано: 30.01.1981
Авторы: Ванжула, Гойденко, Голик
МПК: G11C 27/00
Метки: аналоговое, запоминающееустройство
...снижает требования к величине коэффициента передачи повторителя 4 и входного сопротивления входного операционного усилителя. Погрешностью от падения напряжения на открытом ключе б можно пренебречь, если ,Щобеспечить достаточно высокое входное сопротивление входного операционного усилителя на инвертирующемвходе (свыше 100 кОм) по сравнению ссопротивлением открытого ключа 6.Через НС-цепочку поддерживается обратная связь по переменному току наинвертирующий вход входного операционного усилителя во время нахожденияключей в состоянии неогределенностипри их коммутации. На время выборкидействие НС-цепочки блокируется через открытый ключ б выходным сопротивлением выходного операционногоусилителя (повторителя) 4. Активноесопротивление...
Устройство для контроля блоковпамяти
Номер патента: 801105
Опубликовано: 30.01.1981
МПК: G11C 29/00
Метки: блоковпамяти
...Вход счетного триггера 19соединен с первым выходом счет-:ного триггера 2, Выход блока 5 50сравнения подключен ко входу основного источника 1 управляющих импульсовУстройствб работает следующим образом.С одногоиэ выходовсчетного триг-гера 2 подается импульс разрешения напрохождение через элемент И 8 импульсов с первого выхода источника 1 управляющих импульсов, а также черезэлементы И 9 и 10 соответственно импульсов со второго и третьего выходов бОисточника 1 управляющих импульсов,только в четном цикле работы устройства,С другого. выхода счетного триггера2 на элемент И б подается импульс разрешения на прохождение импульсов стретьего выхода источника 1 управляющих импульсов только в нечетном цикле.Импульсы с первого выхода источника...