G11C — Запоминающие устройства статического типа
Программируемый дешифратор
Номер патента: 1399816
Опубликовано: 30.05.1988
Авторы: Королев, Львович, Фастов, Щетинин
МПК: G11C 11/40, G11C 8/10
Метки: дешифратор, программируемый
...1, в которой производится п ер ежи га ни е перемычки 3 . При этом формирователь 6 ,через элемент 5 задает высокие напряжения на первых выводах всех пер емыч ек 3 данной ячейки 1 . На вторых выводах перемычек 3 , кроме пер ежи г аемой , элементами И-Н Е 8 также уста новле н высокий потенциал , поэтому сгориттолько одна перемычка 3 ,В предлагаемом де шифр а т о ре сниж е нытребования к пробивному напряжениювыходного каскада , фо рмирующе г о уровень " 1 " на выходе элемента И- НЕ ,та к ка к в режиме пер ежи га ния выходывсех не выбра н ных для пер ежи г ания элементов И-НЕ 8 переводятся в состояни е с высоким потенциалом . Это и с ключает возможность пробоя выходных элементов в каскаде , формирующем уровень" 1 " на выходе элемента И- НЕ ,...
Дешифратор
Номер патента: 1399817
Опубликовано: 30.05.1988
МПК: G11C 11/40, G11C 8/10
Метки: дешифратор
...кбторого подключен к источнику питания, а другой - к анодам диодов 1 О, диодов 11; формирователь 2выборки выполнен на тиристоре 12;элемент 3 памяти состоит из транзистора 13, плавкой перемычки 14, транзистора 15, стабилизатора 16.Дешифратор работает следующим образом. иэ элементов И 1 оказываются под высоким потенциалом. Высокий потенциал с резистора 9 поступает на вход формирователя 2, выполненного на тиристоре 12, который включается и поднимает напряжение на базе транзистора 15 элемента 3 памяти. Затем на вход 6 подается высокое программирующее напряжение, при котором открывается стабилитрон 16 и транзистор 13. Транзистор 15 открывается, и его коллекторный ток осуществляет пережигание перемычки 14.Во всех остальных блоках 8...
Ассоциативное оперативное запоминающее устройство
Номер патента: 1399818
Опубликовано: 30.05.1988
Авторы: Корнейчук, Марковский, Сидоренко, Чернов
МПК: G11C 15/00
Метки: ассоциативное, запоминающее, оперативное
...из одних нулей, то нулевой сигнал на выходе элемента ИЛИ 26, поступая на вход 45 блока 29, инициирует выполнение третьего такта, в продолжение которого сигналом с выхода 33 обнуляется соответ" ствующий разряд регистра 10,Помимо записи и исключения одного слова возможна также и множественная .апись и исключение, реализуемые с помощью маскирования разрядов записываемого (исключаемого) слова. При5 13 этом, если осуществляется маскирование младших разрядов, то время записи (исключения) не изменяется по сравнению со временем, потребным для записи (исключения) одного числа. Если осушестнляется маскирование старших раэрядон, то время записи (исключения) увеличивается, а сама запись осуществляется последовательно, путем поочередной...
Запоминающее устройство с диагональной адресацией
Номер патента: 1399819
Опубликовано: 30.05.1988
Авторы: Дрозд, Лацин, Минченко, Полин, Шабадаш
МПК: G11C 15/00
Метки: адресацией, диагональной, запоминающее
...6, Далее после поступления сигнала "Запись" 8 происходитэтап записи, и информация из сдвигового регистра 4 заносится в соответствующие ячейки блоков памяти 3.Процедура считывания горизонтального слова.На входы задания кода начала разрядного столбца 5 поступает код111-11. На адресные входы устройства6 поступает код адреса считываемогослова. Далее после поступления сигнала "Чтение" 9 происходит этап считывания и информация из выбранных ячеек блоков памяти 3 по сигналу "Прием внутренний" 13 заносится в сдвиговыйрегистр ввода-вывода 4. Для восстановления первоначального порядка элементов слово по сигналу Сдвиг вверхна е разрядов циклически сдвигаетсявверх, аналогично сдвигу при процедуре записи,Процедура считывания разрядногостолбца.На...
Постоянное запоминающее устройство
Номер патента: 1399820
Опубликовано: 30.05.1988
Авторы: Крупский, Кулибаба, Николайчук
МПК: G11C 17/00
Метки: запоминающее, постоянное
...входамиблоков 2, 5, старшие разряды шины сое динены с входами дешифратора адреса4, где они дешифрируются и в видепозиционного кода подаются на соответствующие входы выборки блока памяти данных 2, при этом на его выхо-, 30дах появляется соответствующий выбраиному адресу код, который поступа-ет на информационные входы трехста"бильного формирователя данных 3, Вблоке памяти признака 5 по адресам,начиная с произвольного адреса ипроизвольной длины, соответствующимпрограмме в блоке памяти 2, записывается признак информации в разряд,соответствующий адресу блока памяти 405 и выбранному старшими разрядамиадреса входу мультиплексора 6, приэтом "О" в блоке памяти 5 - признакинформации, а "1" - признак отсутствия информации, Признак информации 45с...
Буферное запоминающее устройство
Номер патента: 1399821
Опубликовано: 30.05.1988
Авторы: Александров, Антонов
МПК: G11C 19/00
Метки: буферное, запоминающее
...9 импульсов и отпирает его, Формирователь 9 импульсов представляет собой самовозбуждаюший генератор с управляющим входом,Непрерывная последовательность импульсов с выхода формирователя 9 поступает на счетный вход счетчика 6, который считает до тех пор, пока к коммутатору 2 не окажется подключен регистр 1, имеющий "1" в маркерном разряде, а формирователь 9 не окажется запертым, Если информация записана в несколько регистров, то с приходом импульса считывания на выходе формирователя 9 успеет появиться только один импульс, посредством которогЬ к выходу информации будет подключен следующий по порядку адресов регистр 1 с неиспользованной информацией, Если же в регистрах 1 нет ни одного неиспользованного числа, т,е, во все...
Устройство выборки-хранения
Номер патента: 1399822
Опубликовано: 30.05.1988
Автор: Погосов
МПК: G11C 27/00, G11C 27/02
Метки: выборки-хранения
...заря да Я в каждый момент времени пропорциональна ошибке повторителя 3Д = (Ч, Ч,.) С,Напряжение источника 7 в режиме выборки близко к нулю емкости варикапов 5 и 6 максимальны, что и обеспечивает максимальную величину управляемой емкости блока 4.В режиме хранения элемент 2 разомкнут, емкость блока 4 снижается от Сдо С ва счет симметричной подачи обратного смещения на нарикапы 5 и 6 от источника 7, При уменьшении величины емкости блока 4 заряд й, на копленный непосредственно перед моментом перехода устройства в режимц ц хранения, частично выталкивается в элемент 1, Таким образом, к напряжению на конденсаторе прибавляется поправка (отрицательная или положительная в зависимости от знака погрешности повторителя), компенсирующая погрешность...
Запоминающее устройство с самоконтролем
Номер патента: 1399823
Опубликовано: 30.05.1988
Авторы: Горшков, Заяц, Коцовский, Терехов
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...импульсы, а на выходах651 в ,65 66 - 66 Формируется код 3410100101, который уцрднляетсдвигом в регистре 2, В этом случаепод воздействием сформирондцногоуправляющего кода цд выходах 65-66информация с прямых выходов регистра2 через регистр 9 и коммутатор 7 записывается н накопитель 1, Причемпервые дна разряда информации передаются без изменений, а разряды стретьего цо п сдвигаются вправо наодин разряд в регистре 9, Тем самымосуществляется обход отказавшего разряда ячейки накопителя 1, При этомзначение и-го разряда теряется, т,е,точность записанного информационногокодл ухудшается на 2 " (для чисел сФиксированной запятой), Импульс с вы: ода 62 элемента40 также поступает через элемент ИПИ 34 на вход триггера 27, перключает его н...
Носитель информации и способ его изготовления
Номер патента: 1401517
Опубликовано: 07.06.1988
Автор: Бедертдинов
МПК: G11C 11/14
Метки: информации, носитель
...потенциального рельефа. Этот рельеф возникает вследствие локальной анизотропии намагни. чен ности МДП 2, вызываемой напряжением в ее кристаллической решетке, которое создается нанесенными на ее поверхность фиксаторами 5 и 6. Позиции пары ВБЛ определяются знаком магнитострикции МДП. Для указанного на чертеже направления напряжений в МДП пары ВБЛ будут фиксироваться в областях, близких к середине полосы 5 и правого края полосы 6. Соседние позиции пар ВБЛ разделены потенциальным барьером. Продвижение пар ВБЛ в соседние позиции выполняются обычным образом, например, с помощью изменения величины поля смещения.Способ изготовления носителя информации включает нанесение на поверхность магнитострикционной доменосодержащей пленки слоя материала...
Ассоциативное запоминающее устройство
Номер патента: 1401518
Опубликовано: 07.06.1988
Авторы: Алексеенко, Корнейчук, Марковский
МПК: G11C 15/00
Метки: ассоциативное, запоминающее
...Например, если на входы 11 подается код 01101011 (в приведенной записи младший разряд находится справа, п=8, гп=3), то на выходах 16 - 16, формируется код 01101100 (отмечены инвертируемые разряды).Рассмотренное преобразование осуществляется следующим образом. Сигнал на входе 11; преобразователя 17; инвертируется элементом НЕРАВНОЗНАЧНОСТЬ 43 если имеются единичные сигналы на входах 13; или 19;. В частности, поскольку на вход 13 поступает единичный сигнал с младшего разряда регистра 14, то на выходе 16 формируется сигнал, инверсный поданному на вход 11 ь На выходе элемента НЕРАВНОЗНАЧНОСТЬ 38; сигнал единичного уровня формируется в том случае, если на вход 11; подается нуль при поиске ближайшего большего (на вход 35 при этом подается...
Устройство выборки-хранения
Номер патента: 1401519
Опубликовано: 07.06.1988
Авторы: Гольдшер, Зубец, Лашков, Стенин
МПК: G11C 27/00, G11C 27/02
Метки: выборки-хранения
...вытекающего и втекающего токов источников 15 и 16 до отпирания диодов 3 и 4. Диоды 1 и 2 запираются и поддерживаются в 55 закрытом состоянии одинаковым смещением, создаваемым на диодах 3 и 4. Заряды переключения, поступаюшие через емкости закрытых диодов 1 и 2 на элемент 11, равны и разнополярны, поэтому самокомпенсируются при согласовании параметров диодов 1 - 4, например, выполненных в составе монолитной интегральной схемы,Устройство имеет предельно низкий для диодных мостовых ключевых элементов коэффициент передачи сигнала с информационного входа 17 на информационный выход 19 в режиме хранения, который определяется делителями, состоящими из барьерных емкостей диодов 5 - 10, выходных емкостей стробируемых источников 13 и 14,...
Устройство для контроля оперативной памяти
Номер патента: 1401520
Опубликовано: 07.06.1988
Авторы: Дебальчук, Дмитриев, Косарев, Рожков, Солошенко
МПК: G11C 29/00
Метки: оперативной, памяти
...выхода триггера 22 разрешает прохождение тактовых импульсов с делителя 12 частоты через элемент И 13 на счетчик 2 адресов, т,е. считывание информации из контролируемого блока 17 памяти продолжается. После формирования блоком 18 сравнения нового импульса неисправности процесс повторяется, После окончания первого цикла записи-считывания начинается второй цикл записи, выходы счетчика 4 циклов изменяют свое состояние и на информационный вход контролируемого блока 17 памяти поступает информация с выхода второго разряда счетчика 2 адресов после следующего переполнения которого наступает второй цикл считывания, и процесс повторяется. Во втором и последующих циклах считывания возможна ситуация, когда блоком 18 сравнения формируется импульс...
Матричный накопитель
Номер патента: 1403096
Опубликовано: 15.06.1988
Авторы: Гарицын, Левченко, Симоненко
МПК: G11C 11/40
Метки: матричный, накопитель
...устройства на сим 50метричных тиристорных элементах памяти основан на использовании работыэлементов памяти в квазистатическомрежиме, что поясняется фиг, 2, где12 - элемент памяти, 13, 14 - тиристоры, 15 - генератор тока, 16 - ключ.Допустим, что элемент 12,памяти,составленный из тиристоров 13 и 14,находится в состоянии "0". Для выборки строки числовой шины (9 Фиг.2), в которой находится указанная запоминающая ячейка, необходимо суммарный ток хранения генератора 15 тока перераспределить между всеми элементами вдоль выбранной шины. Выборка элемента памяти в накопителе и управление им производится подачей импульсов на соответствующие разрядные шины (3 фиг. 1). При обращении к выбранному запоминающему элементу, чтобы не создавать...
Устройство для контроля полупроводниковой памяти
Номер патента: 1403097
Опубликовано: 15.06.1988
Авторы: Анохин, Бостанджян, Лешукович, Шац
МПК: G11C 29/00
Метки: памяти, полупроводниковой
...проходит прямой или инверсный адрес, поступающий на информационные входы коммутатора 5 с первого выхода счетчика 4, либо фоновый или тестовый адрес, поступающий на входы коммутатора 5 с выхода формирователя тестовых сигналов 7,В зависимости от алгоритма выполнения теста с выхода формирователя тестовых сигналов 7 поступает сигнал, блокирующий счетный сигнал в счетчике 4. На информа 1403097Формуга азобретения 55 ционные входы формирователей 10 и 11 поступают с выхода формирователя тестовых сигналов 7 код операции и информационное слово, Сигналы с выходов формирователей 10 и 11 счетчика 6 и коммутатора 5 через блок сопряжения 8 поступают на проверяемый блок памяти 4.В блоке 12 выполняется сравнение считанной из блока памяти 14...
Способ записи и считывания информации в мноп-элементе памяти, мноп-элемент памяти и матричный накопитель для запоминающего устройства
Номер патента: 1405088
Опубликовано: 23.06.1988
Авторы: Голтвянский, Дубчак, Костюк, Нагин
МПК: G11C 11/40, G11C 11/4063
Метки: записи, запоминающего, информации, матричный, мноп-элемент, мноп-элементе, накопитель, памяти, считывания, устройства
...с записанным зарядом сток инвертируется с истоком, т. е. подается напряжение= 6 = .,3, до появления тока в канале величицой 1 мкА.Экспериментальные зависимости (фиг. 1) резЯсняют принцип считывания информации, если ее записывать как со стороны стока, так и со стороны истока. Пусть к затвору элемента приложено некоторое напряжение Ц = -1-5 В, находящееся внутри межпороговой зоны МНОП-элемента., = 2 В, ) = 9 В). Если элемент находится ц исходном состоянии, то его выход. цая характеристика имеет виднезависичо от того, какой электрод является стоком, т. е. ток в канале идет при любом напряжении ца стоке (1, . Если произведена запись со стороны стока, то эта характеристика примет вид 2. При этом напряжение ( соответствует напряжению...
Способ записи и считывания информации в мноп-элементе памяти и матричный накопитель для запоминающего устройства
Номер патента: 1405089
Опубликовано: 23.06.1988
Авторы: Голтвянский, Дубчак, Костюк, Нагин
МПК: G11C 11/40, G11C 11/4063
Метки: записи, запоминающего, информации, матричный, мноп-элементе, накопитель, памяти, считывания, устройства
...записи горячих электронов насток 5, соединенный с затвором 12, подаетсяимпульс (/л длительностью 10с, истокири этом заземлен. Принцип разогреваи инжекции электронов здесь аналогичентому, который используется в приборахс плавающим затвором, с той лишь разницейчто в данном случае захваченные электроныне растекаются вдоль канала, а сосредотачиваются на ловушках в нитриде кремниявблизи стока.В зависимости от режима записи длинаобласти вдоль канала со встроенными в диэлектрик зарядом колеблется вблизи значениямкм. При измерении эффективногопорогового напряжения такого транзисторас записанным зарядом сток инвертируетсяс истоком, т. е. подается напряжение Ь==(=l о до появления тока в канале величиной 1 мкЛ.Экспериментальные зависимости...
Буферное запоминающее устройство
Номер патента: 1405090
Опубликовано: 23.06.1988
Авторы: Никитин, Овчинников
МПК: G11C 19/00, H03K 5/06
Метки: буферное, запоминающее
...поступают сигналы с выходов разрядов регистра 2, свидетельствующие о наличии единиц в регистре 2, а следовательно, кодограмм в регистрах 1 -- 1 сь при наличии которых на выход 12 поступает сигнал Готов к выдаче очередной кодограммы и сигнал на вход опроса бло.ка 3. Блок 3 опроса регистра адреса представляет собой схемно набор ключей, на которые выводится информация (поразряд 5 10 15 20 25 30 2но) о наличии единиц в регистре 2 адреса, и опрос осуществляется до первой найденной единицы справа налево, после чего при нахождении этой единицы сигнал об этом поступает на соответствующий вход управления коммутатора 4, переключающегося на выход числа с соответствующих входов числа коммутатора 4 на выходы 11 устройства. При поступлении на...
Постоянное запоминающее устройство
Номер патента: 1406637
Опубликовано: 30.06.1988
Автор: Иванов
МПК: G11C 17/00
Метки: запоминающее, постоянное
...первыи 33 ол элсл(ептд И 10, разрешая прохождение синхрцсигндлцв, Енктупзннпи. цд второй Вхцл эл(чсц(д 51 10, Выхц;(нц сигцс. э.(е 1 ее(113 И 1 О пост пает на с цтныи 40 вхцл счетчика 11, изл(еняя си сктояцие Еш 1. 11 О;(13 35 циНе(,ь( счетчика 1 1 пос) л - 3)дют нд ле(пифратор 6, с выялцн кцтцрцгц сигналы прихцлят ца блок 5. В результдтс с каждым и чпенис м состояния с етчике 1 вц 6 у жлж гся сццтветст Вун) п(и й вы я)л 6 л 0- 45 к(3 5, цц(.31(.111 В(1 Я Ч ИТ 1 ЕВ; 3 Ие 131(форм (31(И и и 1 накопителя 4 из тех э Еечентцв пачяти, кцгцрые вьираны пц кццрдиндХе Л Си(ндлы сцитдн(цй инфцрчдции пц 3 упдют цд Вял регис(р; ( и с приялцч каждого ичпульс;С,(вигд с выход;3 элечентд И 10 кцд счит;нццй ицфцрчации слвигдется В к Гистр 8. х;к Елько...
Запоминающее устройство с контролем
Номер патента: 1406638
Опубликовано: 30.06.1988
МПК: G11C 29/00
Метки: запоминающее, контролем
...фРс)ТО) 31)бО)с( бдОКОВ ИДМЯТИ, ВХОЛ 3 КО 10 ЯВ,)Я)0 СЯ с)ЛССЬ)Х 3 ВХО,с 1 МИ МС 1- (011)33 1310)0 ( ц ц ь), Вы хОЛ)30 и с 3(ст, Вы х,1 ь) к(ОРИ О ЯВ.151 кс 51 и)3(ОРхс )110- ).) 1 И и ХО.с) М 3 )(ОЙ"Гвс, 07.иЧ(Ю.с(, 1 О, с се) ьн) ц ОВ ь 1 с)и Я ц д Лежи)сти хсроис)3, 3 )и 0 3 е,с цы ком 1;торы, с)с: ц;)ТУРые дцс), 1 ;)ОРЬ, сс мец гы 31, 11, блйк срсцц,ц)я, и.)ь)лскс 0) 3 кОГ)3 1 еВОЙ (, ИС 1С.1 Вгс), )1)И)С) ЦС)(ВЬ)С ВХО,Ь , )С- )ЕЦТ)В с 1 В 5)(Г 5)О(51 ВХОЛОМ с)СС Г У( РО)- СГВ, 30(ЬС В)0,Ь ВОЛКК)ЕИЬ) К С 001- )и (с)(у)0)13 л Выхолдм .сц)3 фрс)тор;) )(ь)бю)(3 О.10 К 013 ИсМ 5(Г)1, Д 1(Ь)ХОЛЫ К ВХОЛ;1 М Об)с).31( ция б.окс 3 цдмя 1 с ц) гГс Ву к)их с гОК МсГРИПЫ, 3)фОРХД 13)ОЦЦЬ)Е )ХО.Ы КОЧМмт- торов соеЛцены с выхОЛдми соотест)(ун 1 Х...
Резервированное запоминающее устройство
Номер патента: 1406639
Опубликовано: 30.06.1988
МПК: G11C 29/00
Метки: запоминающее, резервированное
...р 3)црцн 11 1,1, Гри )с рц цзс.1 гс в С,1 И 13 ИНОС) СОС 10 П П(, И П 1) ОЛО, 3 сЕ ГСя Про.3(есс Б)и(,)си )3,)рс 33(и 3 ) 651)кБи;ч3, сц Ор(3. Ингл (п)с н;1 в 1(сцлц 22 15 сг.11;)с:1 п(,п 3(и ОИ)бнк в цлццч и )бг)кцв13,11 13, Л)511 ) И И)Орч(13(и 1)с,31 х 11 нс( БУ к 31 с 3 ( кс 1131г ОР 11,1 ) ),П1:1 сБ 3 3 1:С 1 3 ИЗ С 1 ВЫЛЛС3(я Блс, с ( и3; 1, 1 3с к ()3 ),( н-п )сБс кнп)(и );)и (1 3и )п 16 пс;нК, Пц 11 ГС 511 С БЦ(. с ЦС 1 5(исЛ,Бци СИ).3, 1 с и 1 с О, 1; 3 р 33 1 с р;31,5 и, и 133(.1с 1 с 51Грс)1 с(, и )с 1 3 Г 1) 7, Ь и,иС И 1 БС 1 Б(13( Б и (УГ)г (1 Ч 10 ИР 01(С.сцди 1 и(с)с 1 к чие кзц)Г 1 3 сре,1 з)и .1 Б 13пь к с Б 1 )к 1; Иии(цр 3 Б 3 0 611 цк 1 1,1.1и;3 с 1 Г), ч( 311,(с).1 6 ик; 4 ч),)15)Ги 11,3, 1. 31 пс,1(Б("с 1 и 1 )( И1...
Оперативное запоминающее устройство с самоконтролем
Номер патента: 1406640
Опубликовано: 30.06.1988
Авторы: Алексеев, Андрианов, Гринштейн
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
...переводе устройства из5 1 О 15 20 25 30 35 формула изобретенан 40 45 50 55 3режима Работа в режим Контроль. Элемент индикации (например, световод) служит для отображения результатов проверки.При подаче питания импульс с блока 15 сброса устанавливает счетчик 6 в О и триггер 14 в 1. Последнее вызывает сброс триггера 7 и формирование индикации Исправно. Дальнейшая работа устройства определяется сигналом на входе 13 Контроль/ /работа. В режиме Работа логическая единица на входе 13 блокирует генератор 12 и определяет работу счетчика 6 в режиме асинхронной установки по входам данных. Таким образом, сигналы РВ, ЧТ/ЗП, адреса и данные поступают с входов счетчика 6 на соответствующие его выходы, что обеспечивает работу блока 1 оперативной...
Запоминающее устройство с сохранением информации при отключении питания
Номер патента: 1408458
Опубликовано: 07.07.1988
Авторы: Белоусов, Константинов, Милькевич, Рубанов
МПК: G11C 29/00
Метки: запоминающее, информации, отключении, питания, сохранением
...Б выбирается из условияЩугде ( - -)эд - заданная скоростьизменения Цух выбираемая из усло-, вия, что переходный процесс приблизился к своему установив шемуся значению настолько, что его можно считать заверше иным.В конечном итоге на выходе поро гового элемента 13 поддерживается уровень "1" при выполнении условия ц х, с 1 ц(2) На выходе порогового элемента 12поддерживается сигнал высокого уров-ня "1" при выполнении условия25ц с ц (3) где Ц - номинальное напряжениейомосновного источника питания. 30Таким образом, на выходе элемента И 14 присутствует уровень "1" при одновременном выполнении условий (1), (2) и (3)Наличие же уровня "1" на управляющих входах переключателей 2 и 3 соответствует коммутации на управляющие входы накопителя 1...
Устройство для выборки адреса в блоках памяти с резервированием
Номер патента: 1408459
Опубликовано: 07.07.1988
Авторы: Гафаров, Ковалдин, Насонов, Титов
МПК: G11C 29/00
Метки: адреса, блоках, выборки, памяти, резервированием
...на информационных,входах б устройства, на одном из ре,зервных выходов 8 устройства появля,ется сигнал выбора (логическая "1"),на выходах элементов ИЛИ-НЕ 3 и 4 фор-,мируются сигналы, запрещающие работудешифратора 1, так как на входах 10,дешифратора устанавливается комбинация сигналов логического "О", котораяявляется запрещенной, на основнык40адресных выходах 7 устройства не происходит формирования сигнала выбора.При несовпадении резервного адреса,хранимого в блоке 2, с входными адресными сигналами логического "О" на выходах элементов ИЛИ-НЕ 3 и 4 формиру 45ются сигналы с противоположными логическими состояниями, которые являются разрешенными для дешифратора 1;устройство выборки адреса функционирует так же, как и в случае, когла...
Устройство управления полупроводниковой памятью
Номер патента: 1410098
Опубликовано: 15.07.1988
Авторы: Гайворонский, Кельнер, Смовженко, Юрасов
МПК: G11C 11/00
Метки: памятью, полупроводниковой
...чего в формирователь 3 по сигналам Запись , поступающим на вход разрешения в соответствии с поступающими на группу адресных входов адре сами, выбирающими группы триггеров 21 - 24, записывается через группу информационных входов управляющая информация, определяющая соответственно рабочую частоту ПП, тип ПП, максимальный адрес регенерации и частоту регенерации. Сигнал "Разрешение чтения", поступающий на первый вход шифратора 12, выбирает в ПЗУ 13 область памяти, соответствующую режиму 20 "Чтение" того типа ПП, который выбран формирователем 3, и с выхода ПЗУ 13 в регистр 14 первое управляющее слово записывается по тактовому сигналу, поступающему на первый вход регистра 25 14 от элемента ИЛИ 8. Управляющее слово содержит сигналы управления...
Способ изготовления источника магнитного поля смещения в запоминающем модуле на цилиндрических магнитных доменах
Номер патента: 1410099
Опубликовано: 15.07.1988
Авторы: Дударенко, Канатчиков, Соловьев
МПК: G11C 11/14
Метки: доменах, запоминающем, источника, магнитного, магнитных, модуле, поля, смещения, цилиндрических
...параллельность поверхностей наконечников, Трудоемкостьизготовления Г-образных пластин посравнению с корпусом типа "пенал"снижается. Формула изобретения 10 Составитель Ю.Розенталь Редактор А,Лежнина Техред М.Ходанич Корректор Г,РешетникЗаказ 3485/48 Тираж 590 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открырий 113035, Москва, Ж, Раушская наб д, 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул, Нроктая, 4 Изобретение относится к вычислительной технике и может быть использовано при изготовлении запоминающих устройств на цилиндрических магнитных 5 доменах (ЦИД).Целью изобретения является упрощение способа и повышение надежности изготовления источника магнитного поля смещения.На чертеже показана...
Запоминающее устройство с последовательным вводом информации
Номер патента: 1410100
Опубликовано: 15.07.1988
Автор: Мягков
МПК: G11C 11/34
Метки: вводом, запоминающее, информации, последовательным
...вырабатываемый в блоке 10., На выходах блока 11 появляются группыимпульсов (последовательный код), со ответствующие параллельному двоичноМу коду на входах 15.1-15,1. Последовательный код через адресные входы запоминающего устройства 1 поступает на входы блока 9, который считает импульсы последовательного кода, и на его выходах появляется параллельный код, соответствующий последовательному коду на входах.Информация с выходов блока 9 записывается в регистр 5После этого на входы 16.1 и 16.ш устройства подается код адреса столбца, по приходе сигнала разрешения выборки столбца на вход 13 блока 7 устройство работает, как и при записи кода адреса строки. Код адреса записывается в регистр 6. С выходов регистров 5 и 6 код адреса поступает на...
Постоянное запоминающее устройство
Номер патента: 1410101
Опубликовано: 15.07.1988
МПК: G11C 11/40
Метки: запоминающее, постоянное
...1 О выделения единиц представляет собой схему, позволяющую выделить последовательно любую из единиц (начинаяС первой) из информационного кода на входе блока 10, и может быть реализован какрегистр сдвига,Схема контроля информации, входящаяв блок 9, формирует на своем выходе сигнал ошибки в том случае, если в группе 50Выходов накопителя не пришел единичныйсигнал или пришло два и больше единичныхсигналов. В этом случае на выходе 13 блокавыделения ошибки фиксируется сигналошибки. Блок синхронизации производитанализ информации о наличии ошибки на 55выходе 13. При наличии ошибок в нескольких группах на запрос устройства по входу 16 блока синхронизации на контрольном выходе 15 устройства начинается выдача номеров групп выходов накопителя, в...
Устройство для реверсивного сдвига
Номер патента: 1410102
Опубликовано: 15.07.1988
Авторы: Берсон, Марголин, Седов
МПК: G11C 19/00
Метки: реверсивного, сдвига
...собой ги-входовый коммутатор с ги направлений на одно.При прямом сдвиге (влево) сигнал на входе 5 открывает соответствующие (первые) направления коммутаторов 3 и 4. Кодовое слово с выхода регистра 1 поступает (без старшего левого разряда) через коммутатор 4 на вторую группу входов сдвигателя 2, в котором производится сдвиг влевона число разрядов от 1 до гп.Количество разрядов, на которое сдвигается слово, определяется сигналами на входах 8. На первую группу входов сдвигателя 2 с входом 9 поступает информация, которая должна быть записана в освободившиеся при сдвиге разряды регистра. Сдвинутое кодовое слово через коммутатор 3 поступает на входы регистра 1 и при подаче сигнала синхронизации на вход 6 записывается в регистр 1.При обратном...
Асинхронный последовательный регистр
Номер патента: 1410103
Опубликовано: 15.07.1988
Авторы: Варшавский, Кондратьев, Кравченко, Цирлин
МПК: G11C 19/00
Метки: асинхронный, последовательный, регистр
...данной цепочки (инверсный информационный выход соответствующей цепочки последующей ячейки) имеет значение О, регистр на изменение входа не реагирует, однако и изменение значения ца управляющем входе невозможно при наличии 0 на информационном. Теперь источник может установить на входах 12 значение 00 для того, чтобы затем передать новую порцию информации. После этого информация переписывается из первой ячейки регистра во вторую, разрешая стирание информации в первой ячейке. Как только в первой ячейке регистра информация будет стерта, источник может записать в регистр следуюгцук порцию информации, одновременно будет идти процесс переписи информации из второй в третью ячейку. Таким образом, последовательная передача в регистр порций...
Устройство для контроля блоков памяти
Номер патента: 1410104
Опубликовано: 15.07.1988
Авторы: Дебальчук, Дмитриев, Косарев, Малахов, Солошенко
МПК: G11C 29/00
...сравне ния импульсы ошибки поступают на одиниз входов элемента И 18, на другой вход которого поступает вторая стробирующая последовательность (фиг. 2 з), выделяющая ошибки только в моменты воспроизведения информации из ранее записанной ячейки памяти контролируемого блока 11 памяти, что позволяет выявить неисправные ячейки памяти, на выходах которых постоянно присутствует высокий потенциал. Запись, воспроизведение 0 и сравнение произво дятся до полного заполнения всех ячеекконтролируемого блока 11 памяти О-символами. Отрицательным фронтом старшего разряда счетчика 12 переключается триггер 16 и на его выходе устанавливается единичный потенциал, поступающий на 35 информационный вход контролируемогоблока 11 памяти. Первым после...