G11C — Запоминающие устройства статического типа

Страница 83

Оперативное запоминающее устройство

Загрузка...

Номер патента: 559282

Опубликовано: 25.05.1977

Авторы: Агренич, Диго, Егоров, Коган

МПК: G11C 11/00

Метки: запоминающее, оперативное

...(на регистре адреса 1 продолжает оставаться код адреса, к которому производилось обра. 10 15 20 25 30 35 45 50 55 6 О щенке по записи к ОЗУ). Блок управления 7 выдает сигнал на вторые входы 15 одноразрядных алеман тов свертки 10, блокируя их, и считанная из накопи. теля Ф информация не проходит на выходы 19 ОЗУ, а подается на входы 18 сумматора 8,В сумматоре производится сложение по модулю "два" записанного н считанного кода числа н в тех разрядах сумматора 8, в которых не произошло совпадение записанного и считанного кодов, появляется "единица , Таким образом, наличие единицы" на выходе сумматора 8 в каких;либо разрядах свидетельствует о неисправности в этих разрядах числа накопителя 4, к которому произошло обращение по записи,...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 559283

Опубликовано: 25.05.1977

Авторы: Дроздов, Крюков, Куликов, Перфильев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...аналоговое запоминают элемент И и дополиительй вход которого соединен срез повторитель напряжения 7 на вход преобразователя 1, на выходе которого вырабатываются нм пульсы напряжения с длительностью, соответствующей запоминаемому напряжению (см. фиг, 2 б),Импульсы напряжения с выхода преобразовате.ля 1 (см. фиг. 2 б) и задающего генератора 10 (см.4 жг, 2 а) поступают на ключ 2.С выхода ключа 11 импульсы (см. фиг. 2 в следуют на управлякнций вход импульсного источника тока 2, состоящего из источника тока 12 и ключевой схе: 1 О мы 13. Импульсы тока с выхода импульсного источника тока 2 разряжают интегрирующий конденсатор 5 ем. фиг. 2 д). Импульсы напряжения с инвертора 14 янерато й ра 3 через элементИ 15 поступают на ключ 4 до напряжения...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 559284

Опубликовано: 25.05.1977

Авторы: Подольный, Чумак, Ямный

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...устройства, управляемые генераторы тока 13, 14, Причем выходы элементов 7 и 8соединены с управляющими входами генераторов; З 6тока 13 и 14, выходы которых подключены к другой обкладке конденсатора 1 О, входу повторителянапряжения 12 и через ключ 11 к инвертирующемувходу и выходу операционного усилителя 1. Другойвход второго элемента сравнения 2 подключен квыходу устройства. Управляющий вход ключа 11подсоединен к выходу генератора импульсов 9,Устройство работает следующим образом. Заисходное состояние принят момент времени, когдаключ 11 разомкнут н триггеры 5 и б сброшены, т.е.генераторы 13 и 14 отключены от конденсатора 10.В этом случае на конденсаторе 10 будет запомнена некоторая величина напряжения Любое значе.ние входного напряжения...

Запоминающее устройство

Загрузка...

Номер патента: 560255

Опубликовано: 30.05.1977

Авторы: Городний, Корнейчук, Тарасенко, Торошанко

МПК: G11C 11/00

Метки: запоминающее

...слова записывается набуферной регистр 5, управляющая часть декодирустся блоком 9 и проходит на счетчик10. Блок 7 декодирования по шине 22 настраивается на декодирование корректирующегокода, мощность которого равна числу, записанномуа счетчике 10, т. с. числу т+1. Информационная часть слова с буферного регисзра 5 дскодируется и корректируется блоком7 и выдается па регистр 8 слова.При этом возможны три варианта работыолока 7 декодирования:) исправлена т+1 ошибка (т+1 - число,записанное на счетчике) 10);6) исправлсно число опшбок меньше т;в) исправлено т ошибок.Одновременно с выборкой информации изнакопптсл 5 2 па реГистр 8 слоьа код адресана рсгистрс 1 сравнивается элементом 15 ссодержимым адресн части 17 Всех регистров блока 16.В Та ,Т....

Запоминающее устройство

Загрузка...

Номер патента: 560256

Опубликовано: 30.05.1977

Автор: Петросян

МПК: G11C 11/06

Метки: запоминающее

...провод 14 и логический элемент И 10 передается на вход логического элемента ИЛИ 11. На всех невыбранных выходных проводах наводится ЭДС помехи от двух полувыбранных сердечников. Однако эти помехи на выход логического элемента 11 не попадают, так как входы логических элементов И 10 не возбуждаются. При записи кода 1 по данному адресу ЗУ на выходном проводе Изобретение от технике и может б строения запомина Известно запоми жащее регистры ад динены с входами копитель на ферри которых прошита о двумя адресными адресных обмоток шифраторов адресасхема Она шифра 5 шифра ферри менты Раб ющим 0 Доп подан адреса посыл вание 5(11) 560256 лена функциональная стройства,тры 1, 2 адреса, деа, дополнительный де 6, накопитель 7 на 8, 9, логические...

Запоминающая матрица

Загрузка...

Номер патента: 560257

Опубликовано: 30.05.1977

Автор: Эйнгорин

МПК: G11C 11/34, G11C 5/02

Метки: запоминающая, матрица

...сл окисла кремния; 14 в сл нитрида кремния.Запоминающая матрица работает следующим образом.Если на избранный запоминающий элемент должна быть проведена запись или чтение, то на все адресные шины 7 и 8, соединенные с дополнительными электродами данного запоминающего элемента, одновременно подаются однополярные импульсы соответственно Унср или 1/сч. Если данный запоминающий элемент не является избранным, то либо все Л выводов дополнительных электродов, либо 1 - а заземляются заземлением соответствующих адресных шин 6, 9. В последнем случае образуется емкостный делитель напряжения, в результате чего на элекгроде наводится напряжение, равное нулю или сс/Й от +.анар или с счПри записи вывод управляющей шины 5 заземляется и работа элемента не...

Запоминающее устройство

Загрузка...

Номер патента: 560258

Опубликовано: 30.05.1977

Авторы: Верижников, Громов, Панферов

МПК: G11C 21/00

Метки: запоминающее

...схема устройства,где 1 - блок циклической памяти; 2 - коммутатор; 3 - вход блока циклической памяти;20 4 - выход блока циклической памяти; 5 - первый вход коммутатора; б - второй выход коммутатора; 7 - шина управления; 8 - первый выход коммутатора; 9 - второй вход коммутатора.25 Устройство работает следующим образом.На шины 7 управления подают код, который сохраняют неизменным на время информации. Этот код позволяет разбивать память на информационные зоны. При подаче единич ного уровня на шину управления соответству560258 Составитель В. фроловТехрсд Л, Брахнина Редактор И. Грузова 1(орректор Л. Брахнина Заказ 1623/11 Изд. М 538 Тираж 735 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и...

Многоканальное оперативное запоминающее устройство

Загрузка...

Номер патента: 560259

Опубликовано: 30.05.1977

Авторы: Баран, Калинин, Кобозев, Морозов, Швец

МПК: G11C 21/00

Метки: запоминающее, многоканальное, оперативное

...возбуждает блоки 3 временной выдержки, предназначенные для приема стартовых единиц, считываемых из элементов 8 задержки в режиме ожидания. После запуска всех блоков 3 временной выдержки включается блок 1 синхронизатора и вырабатываются тактирующие серии управления элементами 8 задержки в соответствии с сигналами, считываемыми с элементов задержки. Блок синхронизатора производит также и синхронную запись стартовых единиц в элементы задержки. После записи стартовых единиц осуществляется побитная синхронная запись информации в элементы задержки с регистра 4, предусмотренного для хранения и логической обработки информации через преобразователь 5, преобразующий параллельный код информации в последовательный, регистр 6 и блок 7, который...

Запоминающий элемент

Загрузка...

Номер патента: 561221

Опубликовано: 05.06.1977

Авторы: Маковий, Никишин, Петров

МПК: G11C 11/40

Метки: запоминающий, элемент

...с шинами записл 7И 8. Второй коллектор транзистора 1 соединен сбазой транзистора считывания 9 и с коллекторомуправля 1 о 1 цега транзистора 10,Точка соединения коллектора тпанзистара 5 нбазы транзистора 3 падкл 1 очены к коллектору разрешающего транзистора 11, а тачка соединения кал.лектора трацзистара 6 и база транзистора 4 - кколлектору разреша 1 ащега транзистора 12. Базытранзисторов 10, 11 и 12 цадкл 1 ачены к янфарма.цианнбй шине 13, Коллектор транзистора 9 соединен с цп 1 цой счцтывания 14,Положительные пал 1 осы ястачш 1 кав така 15,16, 17, 18, 19, 20, 21 и 22 Включены В базытранзисторов 1, 2, 34, 5, 6, 9 я 11 соответственна,Отрицателы 111 е пал 1 асы упомянутых источников та. жет служить инжектором, паэ 1 аму за 11 амцнающцй...

Долговременное запоминающее устройство

Загрузка...

Номер патента: 561222

Опубликовано: 05.06.1977

Авторы: Гобчанский, Загорец

МПК: G11C 17/00

Метки: долговременное, запоминающее

...обмоткой дополни.тельного трансформатора.На чертеже изображена блок-схема ДЗУ, содержагцего два четырехразрядных числа.ДЗУ содержит адресный дешифратор 1, выходыкоторого подключены к информационным проводам 2 с диодами 3, резлизую 1 ш 1 ьт координатную25 ыборку, Инфорьапионные провода проложены че56 222 ОН КИПИ Эвквз 1581/154 Тарвж 729 Филиал ППП " Пвтект ", г. Ужгород, ул, Проектнав, 4 3реэ трансформаторы числового блока 4 в эависи. мости от записанной информации, а через дополнительный трансформатор 5 всегда в направлении эа. пиан "1" (причем сигнал "1" соответствует заднему фронту адресного тока). Выходные обМотки гран. сформаторов оединены со входами выходных уси. лителей 6, управляющие входы которых соединены с выходами...

Устройство для защиты памяти

Загрузка...

Номер патента: 562001

Опубликовано: 15.06.1977

Автор: Шидевитц

МПК: G11C 7/24

Метки: защиты, памяти

...а оттуда передается в накопитель 1, откуда выбирается код зоны памяти. Код зоны памяти и программы сравниваются схемой сравнения 4, В случае сравнения кодов на выход устройства выдается сигнал, разрешающий обращение к запоминающему устройству; в противном случае - сигнал ошибки.При сравнении кодов зоны памяти и программы адрес из регистра адреса передается в регистр 13 базисного адреса и в дополнительные регистры 5 и 6. Затем в устройстве производится поиск границ зоны, соответствующей записанному в регистре 3 программы коду программы. Для этого в дополнительном регистре 5 производится многократное наращивание адреса на 1 с помощью сумматора 9, а в дополнительном регистре 6 - многократное уменьшение адреса на 1 с помощью блока 10...

Магнитный запоминающий элемент

Загрузка...

Номер патента: 562002

Опубликовано: 15.06.1977

Автор: Фирсов

МПК: G11C 11/08

Метки: запоминающий, магнитный, элемент

...стержней и прошитых соответственно обмотками считывания 9 и подготовки 10, На стержне 3 расположена обмотка съема информации 11.При одновременной подаче токов записи одинаковой полярности в обмотки 5 и 6 в потокозадающий стержень 1 записывается магнитный поток, направленный, например, по часовой стрелке. Стержень 1 насыщен, Этот поток проходиг через стержни 2 и 3. Так как геометрия магнитопровода такова, что пути замыкания через эти стеркни одинаковы, то происходит равное распределение потока стержня 1 между стержнями 2 и 3. При подаче в обмотку 10 тока подготовки происходит локальное насыщение материала вокруг отверстий 8. Это приводит к тому, что значение потока в стержне 3 становится равным нулю, но прп этом сохраняется значснис...

Блок управления для постоянного запоминающего устройства

Загрузка...

Номер патента: 562004

Опубликовано: 15.06.1977

Авторы: Журавский, Селигей

МПК: G11C 17/00

Метки: блок, запоминающего, постоянного, устройства

...к входу формирователя 4 импульсов сброса и к единичному входу 5 триггера б, выход 7 которого соединен с первым входом формирователя 8 импульсов чтения. К нулевому входу 9 триггера б подключен выход элемента ИЛИ 10, входы которого соединены с выходами узла 2 контроля и формирователя 4. Ко вторым входам формирователя 8 подключены выходы дешифратора 11, а выход формирователя 8 импульсов чтения подключен к накопителю 12 постоянного запоминающего устройства, соединенному с входамп узла 2 контроля.При поступлении кода адреса на вход дешифратора 11 и импульса обращения - на шину 3 Обращение триггер б устанавливается в единичное состояние, разрешая формирование импульса чтения формирователем 8 из накопителя 12. Информация, считанная из...

Аналого-динамическое запоминающее устройство

Загрузка...

Номер патента: 562005

Опубликовано: 15.06.1977

Авторы: Вишневский, Ходак

МПК: G11C 27/00

Метки: аналого-динамическое, запоминающее

...запоминанием сигналов в реальном масштабе времени, что не позволяет считывать запомненный сигнал с помощью низкочастотного осциллографа. Описываемое устройство является развитием известного, защищенного основным авторским свидетельством, и отличается от него тем, что в него введены последовательно соединенные генератор, модулятор и расширитель импульсов, включенные между входом первого элемента задержки и выходом устройства, Это расширяет область применения устройства. Исследуемый однократный или непериодический сигнал после ключей управления 1, поступает в первый элемент задержки 2 и генератор 9, При этом сигнал своим передним фронтом запускает генератор 9, который вырабатывает короткие стробирующпе импульсы с периодом Т,...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 562006

Опубликовано: 15.06.1977

Авторы: Артамонов, Голяков, Марков, Минаев

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...диаграмма, поясняющая его работу.Устройство состоит из нелинейных элементов 1, 2, коммутатора 3, накопительного элемента 4, усилителя 5, триггеров Шмидта 6, 7.Устройство работает следующим образом,Входной сигнал х(т) поступает на входустройства, Через нелинейный элемент 2 икоммутатор 3 этот сигнал поступает на накопительный элемент 4 до момента времени 11.В момент 11 нелинейный элемент 2 выдаетсигнал на триггер Шмидта 7, который, сраба 10 тывая, выдает сигнал на коммутатор 3. Коммутатор 3 отключает накопительный элемент4 от нелинейного элемента 2 и подключаетего к нелинейному элементу 1. Сигнал на накопительном элементе 4 уменьшается до ве 15 личины Амон. В момент времени 12 нелинейный элемент 1 выдает сигнал на триггерШмидта 6,...

Оперативное запоминающее устройство с самоконтролем

Загрузка...

Номер патента: 562007

Опубликовано: 15.06.1977

Автор: Тафинцев

МПК: G11C 29/00

Метки: запоминающее, оперативное, самоконтролем

...следующим образом.Адрес, по которому необходи о произвести запись числа, дешифрируется дсшифратором 20 адреса 2, в результате чего выбирается ячейка памяти, в которую требустся записать число. Число, которое необходимо записать, поступает из числовых шин 13 через управляощие элементы И 7 на регистр числа 6. По сиг налу из блока управления 12 код числа через управляющие элементы И 5 и формирователи записи 4 поступает на инрормационныс входы накопителя 1, 1-1 апример, для устройства типа 3 Д сигналы с формирователей зо записи поступают на шины запрета, Предварительное считывание числа из выбранной ячейки не рассматривается. Прц записи числа в выбранную ячейку памяти ца информационных выходах накопителя 3 возцикаот сиг- З 5 палы с...

Запоминающее устройство

Загрузка...

Номер патента: 562865

Опубликовано: 25.06.1977

Авторы: Жучков, Ломов, Мочалов, Чиркин

МПК: G11C 11/14

Метки: запоминающее

...4. Перед экраном 10 расположен источник 11 поляризованного света, С другой стороны пластины 1 расположены анализатор 12,фотоприемник 13, выполненный в виде двухнезависимых светочувствительных элементов,выходы которых включены по дифференциальной схеме 14.Работа запоминающего устройства протекает следующим образом.Нулевое состояние ячейки характеризуется присутствием цилиндрического домена 2,формируемого источником поля смещения 3под свободным концом аппликаций 4, единичное - присутствием домена 2 под ее среднимуглом, а индикационное - под петлей 5. Запись едпни гной информации в выбраннуюячейку осуществляется с помощью последовательности токовых импульсов, поступающихв проводники 8 и 5 от дешифраторов 9 и 7.При этом полярность импульсов...

Запоминающий элемент

Загрузка...

Номер патента: 562866

Опубликовано: 25.06.1977

Авторы: Кузовлев, Прошенко, Федонин

МПК: G11C 11/40

Метки: запоминающий, элемент

...коллектор-эмиттер насыщенного р - п - р транзистора,Коллекторный ток р - п - р транзисторов 1 и 2 является базовым током п - р - и транзисторов 3 и 4, соответственно, работающих в инверсном включении.Благодаря наличию перекрестных связей между транзисторами 3 и.4 н при условии идентичности р - п - р транзисторов 1 и 2 базовые и коллекторные токи п - р - п транзисторов 3 и 4 равны между собой и, при условии, что инверсный коэффициент усиления транзисторов 3 и 4 нн,)1, транзисторы 3 н 4 образуют бистабильную триггерную ячейку, в которой один из транзисторов будет открыт, например, транзистор 3, а другой - транзистор 4 - закрыт. На базе открыгого транзистора 3 поддерживается высокий уровень равный 0 адр. ш - Укн, а на базе...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 562867

Опубликовано: 25.06.1977

Автор: Демидов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...по напряжению, равный единице, ключи 3 - 5, выходной конденсатор 6, согласующий усилитель 7, имеющий коэффициент передачи по напряже ншо больше единицы, блок 8 подзаряда, представляющий собой резистивный делитель с большим выходным сопротивлением, блок 9 записи сигнала и блок 10 управления.Устройство работает следующим образом.В режиме записи на управляющий вход ключа 3 с блока 10 управления поступает импульс длительностью тз. Под действием этого импульса ключ 3 открывается и накопительный конденсатор 1 заряжается до уровня выходного напряжения блока 9 записи сигнала (см. фиг. 2 а интервал 11 - 12), прп этом на выходе устройства устанавливается напряжение, равное выходному напряжению блока записи.По окончании записи сигиреходит в режим...

Устройство для контроля адресных токов блоков памяти

Загрузка...

Номер патента: 562868

Опубликовано: 25.06.1977

Авторы: Жучков, Краснов, Кугутов, Микаэлян, Росницкий, Семенова

МПК: G11C 29/00

Метки: адресных, блоков, памяти, токов

...информации, блок 10 индикации состояния формирователей токов.Вход блока 10 индикации состояния фор. мирователей токов подключен к выходам И 11 одних элементов, входы которых соединены соответственно с другими входами 12 уст ройства и выходами 13 формирователей тока, обмотки 5 считывания через соответствующие стробируемые усилители б подключены ко входам блоков 9 индикации считанной информации, выходы которых, а также выход блока 10 индикации состояния формирователей токов, соединены через другие элементы И 14 со входами соответствующих блоков 15 индикации неисправностей. Входы 3 устрой. ства подключаются к выходам блока 1 б па. мяти.Устройство для контроля адресных токов блоков памяти работает следующим образом.Магнитные сердечники...

Устройство для контроля постоянных запоминающих устройств

Загрузка...

Номер патента: 563697

Опубликовано: 30.06.1977

Авторы: Бабаев, Баканин, Митрофанов, Штыканов

МПК: G11C 29/00

Метки: запоминающих, постоянных, устройств

...счетчика 7 при поступлении на его вход единичного сигнала через блок выборки адресов приоритета, распределитель и ключи обеспечивает размещение информации, считываемой с программоносителя в регистре 2 определения приоритета,После регистрации ошибки с блока управления поступает сигнал, запрещающий работу блока выборки адресов приоритета, закрывается счетный вход адресного счетчика 7, открывается счетный вход адресного счетчика 3 и выдается разрешение на работу дешифратора 10 определения приоритета, который подключен к выходу младших разрядов адресного счетчика. Дешифратор определения приоритета через распределитель 11 и ключи 6 начинает управлять поступлением информации, размещенной в регистре 2 определения приоритета, на вход...

Ассоциативное запоминающее устройство

Загрузка...

Номер патента: 564656

Опубликовано: 05.07.1977

Авторы: Матвеев, Трусфус

МПК: G11C 15/00

Метки: ассоциативное, запоминающее

...за фпоминающих регистров 1, вторые входы 8 к соответствующим выходам регистра опроса 4, третьи входы 9 одноименных блоковсравнения 3 объединены и подключены кРпервым выходам 10 данных блоков 3, четвертые входы 11 одноименных блоков сравнения 3, кроме последних (верхние - начертеже), объединены и соединены со вторыми выходами 12 последующих блоков сравнения 3, пятые входы 13 блоков срав- ЗОненни 3, кроме первых, подключены к третьим выходам 14 предыдущих блоков сравнения со входами детекторов 6.Устройство работает следующим образом, 35Первоначально в приэнаковые разряды2 запоминающих регистров 1 и в разряды5 регистра опроса 4 заносятся соответствующие коды признаков. В процессе ассоциативного поиска каждый блок сравнения 3...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 564657

Опубликовано: 05.07.1977

Автор: Чернов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...импульс;Бсли р выбрано достаточно малым,то моментпоявления первого импульса преобразователя определяется софотношением а риР О)0 О 1В моментнапряжение на запоми нающем конленсаторе01(О ) = О (1- - )=О -аР=.ВРсвк ц вхвкщ= сом 1,Выходной импульс преобразователя устанавливает триггер 4 в единичное состояние, Выходное напряжение, снимаемое с единичного выхода триггера, поступает через резистор 5 на информационный вход элемента И и через. элемент ИЛИ на управляющий вход элемента И,В результате на запоминающий конденсатор будет подано дополнительное напряжение, за счет которого он получает дополнительный заряд, равныйародоп о()где Оо - амплитуда импульса триггера;Ткцр, - постоянная времени заряда запомиыаюшего конденсатора от дополнительного...

Аналоговое запоминающее устройство

Загрузка...

Номер патента: 564658

Опубликовано: 05.07.1977

Автор: Родионов

МПК: G11C 27/00

Метки: аналоговое, запоминающее

...операционный усилитель 1, пассивные элементынапример резисторы 2 и 3, первый ключ 4, повторители 5-7 напряжения, элементы 8-10 памяти, второй ключ (на чертеже не пока- О зан) с контактами 11 и 12 и третий ключ13. Иэ вестнойство, со запоминаюшее устационный усилиключенный в цепь аналоговое ержашее опеент памяти,язи 11остатком яв тель и элем обратной св Его неяется, невысока чность. Наиболе сушство,вход тм эленос сод е рого со ментом и ч с выходом ния, второй женна, входы вому н второ первый ключ ент перчередусиочност едостаточна. Белью иэобрете очности работы у ни контактынуты, При является повышение ства. Поставленная Изобретение относится к автвычислитеЛьной технике и можпользовано для запоминания анасигналов,близким по технической...

Постоянное запоминающее устройство

Загрузка...

Номер патента: 565326

Опубликовано: 15.07.1977

Автор: Шилинговский

МПК: G11C 17/00

Метки: запоминающее, постоянное

...ко входу разрешения записи регистра 1. Выход последнего разряда регистра 1 подключен ко входу первого разряда и образует кольцо. Параллель- ные информационные выходы ячеек 2 регистра сдвига 1 соединены с первымп входами элементов И 3, вторые входы которых подключены к адресным шинам 7, а выходы - ко входам элемента ИЛИ 4, с выхода которого снимается информация в последовательном коде.При подаче импульса Обращение на вход регистра 1 приходит разрешающий сигнал и в регистре записывается начальный код числа, При этом возбуждена одна выбранная адрес 565326ная шипа 7, с которой разрешающий сигнал подаемся на один из элементов И, на другом входе которого устанавливается информация соответствующего разряда начального кода числа, который...

Ячейка памяти

Загрузка...

Номер патента: 565327

Опубликовано: 15.07.1977

Авторы: Свердлов, Соскин

МПК: G11C 11/34, G11C 16/04

Метки: памяти, ячейка

...ячейке ограничение величины записывающего напряжения О отрицательно сказывается на надежностиячейки.Целью изобретения является повышение надежности за счет увеличения допустимого напряжения записи, В описываемой ячейке это 5 достигается тем, что в ней между затвором истоком запоминающего транзистора с плава юшим затвором включен конденсатор.На чертеже показана описываемая ячейка, Опа содержит запоминающий транзистор 1 О с плавающим затвором, последовательно сое/з - (/с +п)Сзс Формула изобретения Составитель И. Малкис Тюрина Текред 3. Тараненко Корректоепанова едактор каз 1654/18 Изд.609 Тираж 738 ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Подпнсно...

Ячейка памяти для регистра сдвига

Загрузка...

Номер патента: 565328

Опубликовано: 15.07.1977

Авторы: Иванов, Крюков, Маркин, Прушинский, Удовик, Филиппов

МПК: G11C 19/28

Метки: памяти, регистра, сдвига, ячейка

...второго переключающего р-и-р транзистора соединен с коллектором второго токозадающего р-и-р транзистора, эмиттеры переключающих р-и-р транзисторов подключены ко входам ячейки памяти,30 коллекторы и-р-и транзисторов соединены сдополнительной шиной тактовых импульсов,ММВ Составитель А. Воронинюрина Техред 3. Тараненио Корректор А, Степанова Редактор Заказ 1654/19ЦНИИП Изд.609 осударственного к по делам изоб 035, Москва, Ж 3Тираж 738омитета Совета Минисетений и открытий5, Раушская наб д. 4/ ПодписноеСССР 5 ипография, пр. Сапунова,Йа чертеже представлена принципиальная схема описываемой ячейки.Первый эмиттер первого двухэмиттерного п-р-п транзистора 1 соединен с базой второго двухэмиттерного п-р-п транзистора 2, с коллектором...

Устройство для считывания информации с блоков памяти на цилиндрических магнитных доменах

Загрузка...

Номер патента: 566265

Опубликовано: 25.07.1977

Авторы: Андреев, Шорыгин

МПК: G11C 7/02

Метки: блоков, доменах, информации, магнитных, памяти, считывания, цилиндрических

...и параллельной этому полю. Таким образом, в отсуствии ЦИД магнитное поле рассеяния ферромагнитной пластины 3 остается постоянным, а следовательно наводимая этим полем ЭДС индукции в пластине 5 второго проводника равна нулю. При прохождении ЩЯ (условно изображено на чертеже цифрой 13),по тракту продвижения 2 под пластиной 3, ее вектор намагниченности М под действием горизонтальной составляющей поля рассея- ф 5 ния этого ЦИД отклоняется от равновесного положения (обозначенного цифрой 12), параллельного оси У, на некоторый угол, в положение, показанное цифрой 14. Параллельность 30 между вектором Й и направлением высокочастотного поля нарушается, что обуславливает появление момента вращения вектора Й в этом поле, а следовательно и...

Магнитный запоминающий элемент с неразрушающим считыванием информации

Загрузка...

Номер патента: 566266

Опубликовано: 25.07.1977

Автор: Милославский

МПК: G11C 11/08

Метки: запоминающий, информации, магнитный, неразрушающим, считыванием, элемент

...а формепараллелепипеда с двумя отЪерстиями2 и 3, оси которых взаимно ортого 10нальны. Кроме того пластина имеет пер.вый ряд дополнительных отверстий 4,оси которых параллельны оси отверстия 3, и второй ряд дополнительныхотверстий 5, оси которых параллельныоси отверстия 2.Отверстие 2 и отверстия 5 прошитысоответственно разрядной обмоткой 6и дополнительными разрядными обмотками 7. Обмотка 8 выборки по записи проОшивает отверстие 2 и отверстия 5, аобмотка выборки по считыванию 9 - отверстие 3 и отверстия 4, при этом всенечетные дополнительные отверстия прошиты встречно, а четные - согласно по 25отношению к прошивке соответствующимиобмотками отверстий 2 и 3,Работа магнитного запоминающегоэлемента происходит следующим образом.Эапись а...