G11C — Запоминающие устройства статического типа
Устройство для сбора, записи и хранения геофизической информации
Номер патента: 951391
Опубликовано: 15.08.1982
Авторы: Гаджиев, Крайзман, Степанян, Черняев
МПК: G11C 11/00, G11C 7/00
Метки: геофизической, записи, информации, сбора, хранения
...осуществляет их счет.В процессе счета этих импульсов счетчик 16 преобразует число пришедших импульсов в последовательный код. Этот код, снимаемый с выходов счетчика 16 рподается на преобразователь 6 код-аналог, а также через коммутатор 7 на входы блока 9. Преобразователь 6 код-аналог преобразует двоиц" ный код в ступенчато-возрастающее компенсирующее напряжение О. Компенсирующее напряжение Ои изиеряемое напряжение 04 поступают на схему 4,В момент равенства между собой этих напряжений на вход схемы 4 из блока 1 поступают импульсы О. толь ко первый из этих импульсов инверти" руется в схеме 4 в импульс О 1, который проходит на его выход, откуда поступает на вход триггера 15 и своим передним фронтом переключает его, в результате...
Способ изготовления носителя информации на цилиндрических магнитных доменах
Номер патента: 951392
Опубликовано: 15.08.1982
Авторы: Гущин, Иванов, Лабутин, Покровский
МПК: G11C 11/00
Метки: доменах, информации, магнитных, носителя, цилиндрических
...между смежными сквозными каналами осуществляют напыление слоя магниторезистивного материала на слойрезиста, слой второго магнитного материала и слой резистивного материалав области между смежными сквознымиканалами и последующее удаление резиста со всей поверхности слоя резистивного материалаНа чертеже изображены этапы изготовления носителя информации,Носитель информации содержит подложку 1 иэ немагнитного граната сэпитаксиальной феррит-гранатовой плен50кой 2, на поверхности которой расположен слой 3 диэлектрика, слой 1 ре"зистивного материала, слой резиста 5,слой 6 магнитного материала, слой 7проводящего материала, слой 8 магни 55тореэистивного материала, слой 9 защитного диэлектрика.Способ реализуется следующим образом. 2 4На подложку 1...
Запоминающее устройство с самоконтролем
Номер патента: 951393
Опубликовано: 15.08.1982
Авторы: Долганенко, Ерофеев, Полященко, Тарасов, Шандрин
МПК: G11C 11/00
Метки: запоминающее, самоконтролем
...устройства.Устройство работает следующим образом.50При обращении к запоминающему устройству считанная из первого и второго накопителейи 1 информация заносится в первый и второй регистры 2и 5 соответственно, При отсутствии)ошибки в считанном информационном слове блоки 3 и 6 формируют на своих выходах сигналы логической . В начале работы во всех ячейках накопителей 7 и 8 записаны единицы, и поступающая на входы элементов И групп 12 и 111 информация с регистров 2 и 5 поступает на выход устройства черезэлемент 15 ИЛИ, так как на выходахэлементов 11 и 13 И присутствуют сигналы логической .Если по адресу, код которого задан на входе устройства, информация, например, из первого накопителя 1 считывается с ошибкой, то на выходе блока 3...
Накопитель для запоминающего устройства на цилиндрических магнитных доменах
Номер патента: 951394
Опубликовано: 15.08.1982
Авторы: Гомзина, Гришечкин, Зиборов, Игнатенко, Пучкова
МПК: G11C 11/06
Метки: доменах, запоминающего, магнитных, накопитель, устройства, цилиндрических
...аппликациями регистров хранения информации и смещен"ная по отношению к их внешним сторо"нам на расстояние не более одного диаметра ЦМД,На чертеже представлен предлагаемый накопитель для запоминающего устройства на ЦМД, 15Накопитель содержит магнитоодноосную пленку 1, регистр вывода 2,регистры хранения. информации 3, С-образные поворотные Ферромагнитные аппликации 4, токовую шину управления 5 щдополнительную токовую шину управления 6.При передаче информации иэ регистров хранения в регистр вывода накопитель работает следующим образом. 25В момент времени, когда доменынаходятся в зонах основания С-образных поворотных ферромагнитных аппликаций 4, по дополнительной токовойшине управления 6, которая расположена под С-образными...
Запоминающее устройство
Номер патента: 951395
Опубликовано: 15.08.1982
Авторы: Гиль, Нестерук, Потапов
МПК: G11C 11/14
Метки: запоминающее
...информации 1, 2 и 3, В своюочередь, это вызывает выталкиваниеЦМД иэ позиции 1 динамических лову"шек ч.ы . разрядных компрессоров,5 4магнитосвязанных с к-ыми ячейками па 1 Ч Чмяти, в позиции 21 каналов 1, 2 , 3и 4, оканчивающихся в нечетных динамических ловушках адресных компрессоров Я,Последние ЦМД, в свою очередь, выталкивают ЦМД в четных динамическихловушках компрессоров К из позиций 2 в позиции 3 , вызывая сдвигЦМД в динамических ловушках д-ыхразрядных компрессоров, расположенныхвыше 1-го адресного компрессора, исчитывание .требуемой информации датчи.ками считывания ЦМД Й,Следовательно, для вывода ранеехранимой информации иэ запоминающегоустройства требуется 0,75 такта(такт - время одного оборота векторамагнитного поля...
Накопитель информации
Номер патента: 951396
Опубликовано: 15.08.1982
Авторы: Антонов, Пафомов, Петровых, Смирнов
МПК: G11C 11/14
Метки: информации, накопитель
...5 записисчитывания, магнитные экраны 6 и контактные площадки 7. С помощью контакт ных площадок отрезки 1 соединяютсяпоследовательно, причем контактныеплощадки 7- 1 и 7-2 являются входом ивыходом накопителя.Устройство работает следующим об- зоразом.Импульсом стирания, подаваемым через контактные площадки 7- 1 и 7-2,носитель информации устанавливаетсяв исходное однородное состояние намагниченности. При записи в соответствующие шины 5 подаются импульсы тока, которые возбуждают одиночный ультразвуковой импульс, распространяющийся вдоль отрезков 1, магнитосвязанныхс данными шинами 5. В цепь записи через площадки 7-1 и 7-2 подается информация в виде последовательностиимпульсов тока записи. При этом отрезки 1, подверженные...
Линейный формирователь сигналов записи для оптических запоминающих устройств
Номер патента: 951397
Опубликовано: 15.08.1982
Авторы: Кузнецов, Ульянов, Яшин
МПК: G11C 11/42
Метки: записи, запоминающих, линейный, оптических, сигналов, устройств, формирователь
...керамики, на одну из поверхностей которой нанесен полосообразный общий электрод, и полосообразные адресные электроды, введены поло- сообразные изолирующие слои, нанесенФормула изобретения сЛинейный формирователь сигналовзаписи для оптических запоминающихустройств содержащий пластину изэлектрооптической керамики, на однуиз поверхностей которой нанесенполосообразный общий электрод, и полосообразные электроды, о т л ич а ю щ и й с я тем, что, с цельюповышения надежности формирователя,в него введены полосообразные изолирующие слои, нанесенные на поверх"ность пластины из электрооптическойкерамики перпендикулярно общемуэлектроду и параллельно друг другу,а полосообразные адресные электродынанесены на соответствующие изолирующие слои и...
Программируемое постоянное запоминающее устройство с контролем
Номер патента: 951398
Опубликовано: 15.08.1982
Авторы: Васильковский, Кнышев, Савостьянов, Скибинский, Сливицкий, Чекаловец
МПК: G11C 17/00
Метки: запоминающее, контролем, постоянное, программируемое
...устройства сконтролем,Устройство выполнено в виде интегральной схемы и функционально состоит из генератора импульсов 1,счетчика-регистра 2, блока коммутации 3, формирователя импульсов управления 4, первого 5 и второго 6 бло.ков ИЛИ,.буферного регистра 7, дешифратора 8, блока усилителей 9, матричного накопителя 10, блока синхронизации 11, блока ввода-вывода 12,держит также выводы управления 14"23Устройство при контроле работаетследующим образом, В режиме считывания на вход 18 поступает соответствующий сигнал, а навыход 14 подается сигнал "Выбор режи" ман который открывает внутренние шины адреса блока коммутации 3, сбрасывает счетчик-регистр 2 в начальноесостояние и устанавливает выходной триггер блока сравнения 13 в состояние,...
Устройство для записи информации в запоминающее устройство
Номер патента: 951399
Опубликовано: 15.08.1982
Авторы: Ломанов, Медведев, Носов, Смирнов
МПК: G11C 17/00
Метки: записи, запоминающее, информации
...соединены со входами коммутатора 7. Управляющие входы коммутаторов 6 и 7 соединены с соответствующими выходами дешифра" тора 5, входы которого соединены с выходами счетчика 1, Выходы коммутатора 7 подключены ко входам элемента ИЛИ 9, выход которого соеди. нен с первым входом схемы сравнения 10. Выход элемента ИЛИ 8 соединен со вторым входом схемы сравнения 10 и входом элемента НЕ 11. Выход схемы сравнения 10 подключен к элементу НЕ 12 и счетному входу счетчика циклов записи 11. Выход элемента НЕ 11 соединен с одним входом элемента ИЛИ 13. Выход схемы НЕ 12 подключен к другому входу элемента ИЛИ 13 и входу установки в ноль счетчика циклов записи 11. Выход элемента ИЛИ 13 подключен к счетному входу счетчика ч и входу блока управления...
Буферный регистр
Номер патента: 951400
Опубликовано: 15.08.1982
Автор: Глазунов
МПК: G11C 19/38
...на вход синхронизации ( С )регистра 9, осуществляя поразрядный сдвиг содержимого регистра 9 при 55вводе. информации.0 шины 11 через элемент ИЛИ 8 сдвигающие синхроимпульсы считывания поО 1ступают на вход элемента ИЛИ 7 и далее на вход 0 регистра 9, а такжес выхода элемента ИЛИ 8 - на 1 один извходов элемента И 3, управляющегопереключением цепей сдвига регистра9 при выводе информации, Для управления переключением с шины 12 на одиниз входов элемента И 3 подается "единичный" или "нулевой" потенциал, При"нулевом" сигнале на управляющем входе регистра 9 по одному синхросигналу происходит сдвиг на один разряд,а при "единичном" - на восемь разрядов. При вводе информации, когдаотсутствуют сдвигающие синхроимпульсы считывания, возможен сдвиг...
Запоминающее устройство
Номер патента: 951401
Опубликовано: 15.08.1982
МПК: G11C 19/00
Метки: запоминающее
...01 фналу приема адреса (СПА) параллельным кодом переписывается в регистр 13. Дешифратор 14 в соответствии с.адресом по сдвигающим синхроимпульсам (ССИ) на одном из выходов (О,1, 22 ) Формирует сдвигающие синхироимпульсы, обеспечивающие прием входной информации в соответствующийадресу хранящий регистр 6 при наличии сигнала записи т.СЗ ) или выдачуинформации из этого регистра при наличии сигнала считывания, разрывается сигналами записи. Так как сдви.гающие импульсы поступают с выходадешифратора 14 только на один хранящий регистр, но в остальных хранящих регистрах потери информациибыть не может,Сигнал записи адреса (СЗА) должен быть импульсным, а сигнал записи (СЗ) и сигнал считывания (СС)могут быть потенциальными, но подлительности должны...
Устройство для сдвига информации
Номер патента: 951402
Опубликовано: 15.08.1982
Автор: Попашенко
МПК: G11C 19/00
Метки: информации, сдвига
...в состоянии логицеского нуля. Поэтому на выходе элемента И-НЕ 7 будет логическая единица, и через второй элемент И 6 на управляющий вход регистра сдвига 2 проходят тактовые им" пульсы. Продвижение входных сигналов по регистру сдвига 2 будет происходить до тех пор, пока первый импульс последовательности не достиг. нет старшего разряда регистра сдвига 2 и не установит его в состояние логической единицы, После этого выходной потенциал элемента И-НЕ 7 изменяется на логический нуль, вследствие чего второй элемент И 6 закрывается для прохождения тактовых импульсов с тактового входа 11 и продвижение информации в регистре сдвига 2 прекращается, Счетчик ч продолжает счет до того момента, когда набранный на нем код станет равным...
Аналоговое запоминающее устройство
Номер патента: 951403
Опубликовано: 15.08.1982
Автор: Емельянов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...такте работы происходит по сигналу с генератора 30 тактовых импульсов сравнение выходной величины0.1/О -дО/О 2 со входной О(Фиг.2 а).По окончании процесса сравнения результат запоминается на запоминаоцемконденсаторе интегратора 6, что обеспечивается замыканием ключа 29 посигналу управления с одного из шестых выходов генератора 30 тактовыхимпульсов (Фиг. 2 д, щ). По заднему фронту импульса, управляющегоключом 29, замыкаются разрядные ключи 16 и 17 интеграторов 8 и 9 с целью приведения их в исходное состояние для следующего такта работы(фиг. 2 1, я). В этом такте работыпроизводится считывание инвертированной величины сигнала по второмуадресу, что достигается изменениемпрограммы коммутации элемента стробирования 19, и на вход интегратора7...
Аналоговое запоминающее устройство
Номер патента: 951404
Опубликовано: 15.08.1982
Авторы: Дубицкий, Корытный, Осипов
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...с выходами первого и второгоключей, вход первого ключа являетсявходом устройства, накопительныйэлемент, например, конденсатор, одна из обкладок которого соединенас инвертирующим входам второго усилителя и с выходом третьего ключа,вход которого соединен с выходомпервого усилителя, неинвертирующийвход соединен с другой обкладкойконденсатора и с выходом второгоусилителя, неинвертирующий входвторого усилителя соединен с шинойнулевого потенциала, третий усилитель, выход которого является выходом устройства и соединен со входомвторого ключа, в нем выходы первого и второго усилителей соединенысоответственно с первым и вторымнеинвертирующими входами третьегоусилителя, первый инвертирующийвход которого соединен с шиной нулевого потенциала,...
Аналоговое запоминающее устройство
Номер патента: 951405
Опубликовано: 15.08.1982
Автор: Садыков
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...с первым входом ключа, блок управления, выходы которого соединены соот" ветственно со входом разрядного блока и со вторым входом ключа, блок сравнения, выход которого соединен со входом блока управления, выход повторителя напряжения является выходом устройства, введены дифференцирующий элемент и источник опорного напряжения, выход которого соединен с первым входом блока сравнения, второй вход которого соединен с выходом дифференцирующего элемента, вход которого соединен с выходом усилителя, вход усилителя является входом устройства.На чертеже изображена функциональная схема предлагаемого устройства.Оно содержит усилитель 1, ключ 2, накопительный элемент, например конденсатор 3, повторитель 11 напряжения, разрядный блок 5, блок 6...
Запоминающее устройство с самоконтролем
Номер патента: 951406
Опубликовано: 15.08.1982
МПК: G11C 29/00
Метки: запоминающее, самоконтролем
...возможны следующие вариэнты.951 ч 06 40 50 Одиночная 1 или любая некратная)ошибка зафиксирована только при первом считывании: тогда с выхода 17 варифметическое устройство и на пультоператора ( на фиг. 1 не показан) поступает сигнал одиночной ошибки и свыхода 13 - адрес половины массиваадресов. При повторном считывании навыходе 15 появляется сигнал "Разре"шение считывания", оОдиночная ошибка зафиксированатолько при повторном считывании. Навыходе 17 появляется сигнал одиночнойошибкина выходе 18 - адрес другойполовины массива адресов. В этом случае считанная в первом такте информация уже используется арифметическимустройством, а полученная с выходов 17и 18 информация об ошибке может бытьиспользована оператором или автоматом 2 одля контроля...
Устройство для контроля блоков коррекции ошибок в памяти
Номер патента: 951407
Опубликовано: 15.08.1982
МПК: G11C 29/00
Метки: блоков, коррекции, ошибок, памяти
...второй вход третьей схемысравнения подключен к выходу второй схемы сравнения, первый и второйвход которой подключены соответственно к выходу первого шифратора ико второму выходу дешифратораСхема устройства представленана чертеже.Устройство содержит информационный регистр 1 и регистр контрольныхразрядов 2, коммутатор 3, шифраторы11 и 5 схемы сравнения 6, 7 и 8,дешифратор 9, блок управления 10и накопитель 11.Уст рой ст во работа ет следующим образом,В режиме записи блок управления10 разрешает прохождение церез коммутатор 3 на входы шифратора чинформационных сигналов, хранимых в информационном регистре ), одновременно эти информационные сигналы подаются на входы накопителя 11(на выход устройства). Шифратор формирует контрольные...
Устройство для контроля блоков памяти
Номер патента: 951408
Опубликовано: 15.08.1982
МПК: G11C 29/00
...Счетчик 6 обнуляется ипроверка начинается с "нулевой" ячейки блока 1 памяти, в счетчик 12 вводится по входам 16 уставка, знацениекоторой (где 1 - целое число)определяет число переходов из ячейкиблока 1, задаваемой кодом счетчика 6, в ячейки, номера которых формируются случайным образом блоком 7.Блок 2 управления сигналами обращения переключает триггер 13, с выхода 15 которого поступают сигналына запуск счетчика 12 и на тактовыйвход генератора 7, Выход 14 триггера13 попеременно подключает церез мультиплексор 5 к адресным шинам блока5 1 О 15 20 25 30 Формула изобретения 35 40 45 50 55 5 951 памяти выходы счетчика 6 или выходы генератора 7.Таким сбразом, последовательно осу.ществляется проверка переходов из.определенной ячейки блока 1...
Блок считывания информации для магнитного запоминающего устройства
Номер патента: 953665
Опубликовано: 23.08.1982
МПК: G11C 5/02
Метки: блок, запоминающего, информации, магнитного, считывания, устройства
...6 устройства.Имеются осциллограмма 7 (см, фиг. 2)суммарного напряжения помехи и сигна.5па на входе 5, осциллограмма 8 индуктивной составляющей помехи, осциллограмма 9 медленно захватывающей составляющей помехи, осциллограмма 10 составляю- .щей помехи типа "пьедестал", осцилпограм.Ома 1 1 сигнала на выходе предварительного усилителя, осциллограмма 12 сигналана входе усилителя воспроизведенияУстройство работает следующим образом. 25При протекании тока по разрядной обмотке на входе 5 образуется напряжениепомехи, которое включает три компоненты, (см. фиг. 2); "пьедестал", представляющий собой установившееся значениепадения напряжения на сопротивпе 1 щи разрядной обмотки и на ключах выборки, индуктивную составляющую помехи, вызванную...
Устройство для выборки информации с автономным контролем
Номер патента: 953666
Опубликовано: 23.08.1982
МПК: G11C 29/00, G11C 7/00
Метки: автономным, выборки, информации, контролем
...последовательность сигналов на информаттионном выходе 14 устройства, сигналы ошибки на контратьном выходе 15 устройства, сигналы на выходах 16 и 17 распредс. лнтеля сигналов, на выходах 18 и 19 второго коммутатора, на выходах 20 и 21 третьего триггера, сигналы на выходе 22 дешифратора, на выходе 23 первого триггера и сигналы на выходе 24 мультиплексора.Распределитель сигналов содержит (см. фиг. 3) четвертый триггер 25, второй 26 и третий 27 элементы И, регулируемый элемент 28 задержки и эльмент ИЛИ 29.Устройство работает следуюцтим образом вВ последовательности сигналов (см, фтг. 2, диаграмма 11), с дорожки магнитного диска, присутствует служебная информация, представляюптая собой характерные кодовые коьфбинации. Например, в...
Устройство для выборки информации
Номер патента: 953667
Опубликовано: 23.08.1982
Автор: Нэллин
МПК: G11C 7/00
Метки: выборки, информации
...которого подключен к выходу первого элемента И-НЕ, вторые входы четпульсы 29 и 30 соответственно на прямом и инверсном выходах триггера,Устройство работает следующим образом.В импульсной последовательности,считываемой с дорожки магнитного диска, присутствует служебная информация, представляющая собой характерные кодовые комбинации. Для расшифровки служебнойинформации на отдельных участках входной последовательности возникает необходимость подсчитывать количество "нулей" и "единиц" как в данных, так и в СИ.Устройство позволяет путем простых логических операций над входнойпоследовательностью получить на одних его выходах импульсы в моментывремени, соответствующие считыванию"нуля", т.е. отсутствию импульса надорожке, а на других...
Устройство для выборки адресов
Номер патента: 953668
Опубликовано: 23.08.1982
Автор: Энтин
МПК: G11C 8/00
...16. Нагрузка 17 устройства подключена к эмиттеру выходного транзистора 4.Транзисторы 18 нагрузки 17 служат для коммутации шин выборки,Устройство содержит также развязывающий конденсатор 19,В цепи источника напряжения смещения 12 могут быть включены последовательно обмотки смещения нескольких ферритовых сердечников, аналогичных. сердечнику 7, и несколько катушек 11 индуктивности, Первая 20 и вторая 21 шины питания подключаются к источникам напряжения +Е,1 и +Е (не показаны) . Устройство работает следующим образом.В исходном состоянии входной тран зистор 1, выходной транзистор 4 и диоды 5,6 .и 13 находятся в закрытом состоянии, через первую обмотку 8Ф ферритового сердечника 7 протекает постоянный ток смещения.При появлении на входе...
Многоканальное запоминающее устройство
Номер патента: 953669
Опубликовано: 23.08.1982
Авторы: Голоборщенко, Гришина, Ероховец
МПК: G11C 11/00
Метки: запоминающее, многоканальное
...канал 34 устрой"ства с адресными 35 и информационными 36 входами, и информационными 37выходами устройства, управляющий вход38 и индикаторный выход 39 устройства.Каждый из преобразователей 16 и16 содержит сумматор по модулю два 2 эи дешифратор (не показаны),Устройство работает следующим образом.. Код адреса первого слова поступает от первого устройства-потребителя на входы 31 первого 30 канала.Одновременно на входы 35 второго 34канала может быть подан код адресавторого слова. При этом наибольшийинтерес представляет, во-первых,несовпадение кодов адресов обоихслов и несовпадение кодов на выходах обоих преобразователей 16и 16, во-вторых, совпадение кодовадресов обоих слов или совпадениекодов на выходах обоих преобразователей 16 и 16 при...
Запоминающая ячейка
Номер патента: 953670
Опубликовано: 23.08.1982
Авторы: Гиль, Нестерук, Потапов
МПК: G11C 11/14
Метки: запоминающая, ячейка
...в ячейкупамяти используется дополнительнаятокопроводящая шина 6, в которуюподается импульс тока, направленный по часовой стрелке, если в ячейку нужно записать "1", или импульстока, направленный против часовойстрелки, если нужно записать "0".При этом ЦМД 2 в первом случае займет одну из позиций 1-4 внешнегомагнйтного контура, а во второмслучае - одну из позиций 1-4 внутреннего магнитного контура.Считывание информации .из ячейкипамяти может быть осуществлено либо Ж3670 4путем опроса позиции 1 - 4 внешнего контура, либо путем опросапозиций 1-4 внутреннего контура,Во втором случае считывается инверсное значение хранимой информации.Одновременно с выполнением перечисленных функций ячейка памятиможет быть использована для выполнения...
Аналоговое запоминающее устройство
Номер патента: 953671
Опубликовано: 23.08.1982
МПК: G11C 27/00
Метки: аналоговое, запоминающее
...соединенс входом второго ключа, выходы управляемого делителя напряжения соединены с третьим и четвертым неинвертирующими входами основного усилителя, входы управляемого делителя напряжения и цифро-аналоговогопреобразователя соединены с шинами управления.На чертеже представлена функциональная схема предложенного устройства,Устройство содержит основной и дополнительный усилители 1 и 2, накопительный элемент, например конденсатор 3, ключи 4-8, цифро-аналоговый преобразователь 9, управляемый делитель 10 напряжения, шину 11 нулевого потенциала, резисторы 12-16, шины 17 управления, неинвертирующие входы 18-22 и инвертирующие входы 23 и 24 усилителя 1. Цифро-аналоговый преобразователь 9 представляет собой набор параллельно включенных...
Адресный формирователь
Номер патента: 955192
Опубликовано: 30.08.1982
МПК: G11C 7/20
Метки: адресный, формирователь
...транзисторов объединены и образуют первый управлякщий вход адресного формирователя ф 1. Элемент разряда содержит транзисторы заряда 9, разряда 10, включения 11 и сброса 12, у которых затвор тран: зистора разряда соединен с истоком транзистора включения и стоком транзистора сброса. Сток. транзистора разряда соединен с истоком транзистора заряда и а истоками переключающих и управляющих транзисторов переключающего элемента, Стоки транзисторов включения и заряда соединены с источником питания. Истоки транзисторов разряда и сброса соединены с общей шиной. Затвор транзистора включения соединен с первым управляющим входо адресного формиро,вателя. Затворы транзисторов заряда и сброса соединены с входом элемента предзаряда и образуют второй...
Способ считывания цилиндрических магнитных доменов
Номер патента: 955193
Опубликовано: 30.08.1982
Авторы: Литвинов, Никитов, Шепшелей
МПК: G11C 11/14, G11C 11/155, G11C 7/00 ...
Метки: доменов, магнитных, считывания, цилиндрических
...(1000-2000 Л ) пленки диэлектрика. При считывании МСВ воз-: ЗО; бчждаются микрополосковым преобраэова955193 формула изобретения аж 622 Подписное э 6447 ВНИИПИ филиал ППП "Пате Ужгород, ул.Проектная,4 телем 3 и распространяются вдоль пленок 1 и 2 ЖИГ. Если в положении А ре" гистра 1 находится ЦМД, то под действием его магнитного поля в пленке 1 в локальной области с размерами 26 будут меняться магнитные свойства (внутреннее поле, дисперсия и т.д.). Магнитостатическая волна, распространяющаяся вдоль пленки 1, будет тормозиться в указанной локальной области, и ее фазовая скорость изменится. Если 10 бы домена в положении А не было, то волна распространялась бы от воэбужцающего к приемному электроду вдоль пленки 1 в течение времени...
Устройство для стирания информации в блоках памяти на мноп транзисторах
Номер патента: 955194
Опубликовано: 30.08.1982
Авторы: Ваняшев, Мякиньков, Тищенко
МПК: G11C 7/20
Метки: блоках, информации, мноп, памяти, стирания, транзисторах
...объединенын являютсявходом25 запуска устройства,а выход дополнительного адресногоформирователя подключен кдругим выводам резисторов и черезключ - к шине нулевого потенциала.На чертеже представлена структур- .30, ная схема предлагаемого устройства.В его состав входят адресные формирователи 1 импульсов стирания, на- копитель 2, дешифратор 3 адреса, дополнительный адресный формирователь 4 нагрузочные элементы на резисторах 5 и ключ б, 5Устройство работает следующим образом.В режиме выборочного стирания ключ б открыт и нагрузочные резисторы 5 подключены к нулевой шине. В режиме 10 общего стирания информации внешний сигнал запуска поступает на шину 7, .объединяющий входы дополнительного ацресного формирователя 4 и ключа б, который при...
Устройство для записи информации в блок программируемой постоянной памяти
Номер патента: 955195
Опубликовано: 30.08.1982
Авторы: Поляшов, Соболев, Суворов
МПК: G11C 17/00, G11C 7/00
Метки: блок, записи, информации, памяти, постоянной, программируемой
...такты;Т - начало записи кода а в блокпамяти, 25Т, - конец записи кода О;временной интервал непосредственно записи в блокпамятиУстройство работает следующим об разомо Процесс записи информации в блок памяти можно разбить,на два этапа: первый этап - этап ожидания или этап подготовки информации, когда происхо дит смена адреса и данных, подлежащих записи, и второй этап - этап непосред" ственно работы устройства, который ,состоит из а рабочих тактов, а каждый такт, в свою очередь, подразделя ется на два временных интервала: первый - считывание из блока памяти и второй - запись в блок памяти.На этапе подготовки устанавливается необходимый адрес Ь на выходе ком" 45 мутатора 8 и данные с на выходе блока 1 (Фиг,2),В момент Т с выхода блока 1...
Запоминающее устройство
Номер патента: 955196
Опубликовано: 30.08.1982
Автор: Ткачев
МПК: G11C 11/00
Метки: запоминающее
...накопителя 1 содержатся единицы, они будутсчитываться. При этом в разряды за-.писывается ноль. Но как только присчитывании из очередного разряда навыходе накопителя 1 будет нулевойсигнал, появится импульс на другомвыходе ключа 10 и в следующем такте на выходе. элемента 3 задержКисформируется сигнал, который посту-.пит на вход установки в ноль распределителя 5 и на вход Формирователя8 записи, который опросит дешифратор б. Перед этим дешифратор 6 был установлен распределителем 5, поэтому он выдаст импульс в тот же разряд 4 О5 О 55 6065 к одному из выходов дешифратора, один из выходов - к входу второго элемента задержки другой выход второго ключа является выходом устройства, а выходы дешифратора подключены к разрядным входам накопителя.На...