Березенко

Способ лечения периферических невритов

Загрузка...

Номер патента: 1835284

Опубликовано: 23.08.1993

Авторы: Березенко, Дземан

МПК: A61H 39/00, A61N 5/02

Метки: лечения, невритов, периферических

...2969 Тираж ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 го нерва, Более около 8 месяцев, Неоднораэово лечилась стационарно и амбулаторно. В комплексном лечении применялись медикаменты (прозерин, никотиновая кислота, витамины В 1, Вб и др,), рефлексотерапия, физиотерапия, массаж, ЛФК, но безэффективно. Объективнр: ослабление ладонного сгибания правой кисти, сведение и разведение пальцев невозможно, отсутствует приведение большого пальца, гипотрофия мышц правой кисти и уплотнение пуройепагэ. При сжатии кисти в кулак ГЧ и Ч пальцы сгибаются недостаточно. Больной проведено в амбулаторных...

Устройство для намотки и обвязки бунтов

Загрузка...

Номер патента: 1731341

Опубликовано: 07.05.1992

Авторы: Березенко, Гудимов, Дюжник, Лантух

МПК: B21C 47/00

Метки: бунтов, намотки, обвязки

...17 натяжения увязочной проволоки, предназначенный для создания утяжки сечения бунта перед соединением концов, привод 18 вращения разъемной катушки и пульт 19 управления.На рычагах механизма 17 натяжения шарнирно закреплены захваты для удержания в них концов обвязочной проволоки. Захваты сориентированы в вертикальном положении соосно с пазами 5 и 6 фланцев 3 и 4 приводной 1 и неприводной 2 головок,На станине 12 устройства под фланцами 3 и 4 расположена наклонная площадка 20 для выкатывания увязанного бунта проволоки. Также показаны механизм 21, 22 перемещения и силовой цилиндр 23, 24,Механизм 15 соединения концов проволоки (узлообразователь) состоит из разрезной шестерни 25, кинематически (через шестерни 26 - 29) связанной с зубчать...

Устройство для вычисления функций и

Загрузка...

Номер патента: 1608651

Опубликовано: 23.11.1990

Авторы: Афанасьева, Березенко, Марковский, Меликов, Полянский

МПК: G06F 7/548

Метки: вычисления, функций

...осуществляя занесение в эти регистры значений (,-у 2 1 и х2 1 соответственно, Кроме того, сигнал "Пуск" проходит черезэлементИЛИ 14, осуществляя занесение,в регистры 3 и 4 значений хо и у соответственноПри нулевом значении всех разрядовкода Ц, занесенного в третий регистрсдвигатель 7, значение признака окончания вычислений остается равным единице, вычисления не выполняются и в качестве результатов операции используются значения х и у.160865 ног ка вит ден он ко око пер ТИ вог ния с попе го хо ро ко ци ко ме ре ва во ма те бо зн пе вь об че ли вт до не тр им вь ся ти э"л раФ ри единичном значении хотя бы одразряда кода д значение призна- а выходе элемента ИЛИ-НЕ 16 станоя равным нулю, обеспечивая прохож е информации с первых информаци- х...

Одноразрядное оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1539843

Опубликовано: 30.01.1990

Авторы: Березенко, Сушко, Фастов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, одноразрядное, оперативное, ошибок

...ИЛИ, выходы которых подключены к входам первого элемента И, выход которого соединен с первым входом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого подключен к вы-. ходу информационного разряда основного накопителя, а выход является инфор 3 1539843и единый блок кодирования / декодирования, построенный на логических элементах 2-6 и 11-15. В целях упрощенияописания, устройства из его составаисключены адресные цепи выборки элементов памяти (ЭП) основного 1 и дополнительного 1 О накопителей,Так как предлагаемое устройствос коррекцией ошибок имеет однораэряаную организацию, то любое обращение кнему начинается со считывания данныхиз основного 1 и дополнительного 10накопителей. Если внешнее обращениек ОЗУ производится в режиме...

Оперативное запоминающее устройство с коррекцией ошибок на основе мажоритарного декодирования

Загрузка...

Номер патента: 1522290

Опубликовано: 15.11.1989

Авторы: Березенко, Сушко, Фастов, Эннс

МПК: G11C 29/00

Метки: декодирования, запоминающее, коррекцией, мажоритарного, оперативное, основе, ошибок

...внешнейзаписи, а в режиме внешнего считывания ограничиться только непосредственным выполнением операций считыванияи исправления ошибки. Это позволяетповысить частоту обращений к ОЗУ в,режимах считывания,Как было сказано выше, цикл внешней записи данных в ОЗУ разбивается на последовательность операций считывания, модификации и записи. Счи" танная из блоков 1 и 2 информация поступает на элемент ИСКЛЮЧАЮЦЕЕ ИЛИ 8, и блоки 9 и 10, это позволяет восстанавливать в режиме внешнего. считывания значения выбранных битов в соответствии с уравнениями кодирующей матрицы итеративного кода, а в режиме внешней записи-значения сумм по модулю два этих величин и записываемого бита данных, поступившего на информационный вход 4 устройства. Это достигается...

Устройство для определения кода нормализации

Загрузка...

Номер патента: 1465878

Опубликовано: 15.03.1989

Авторы: Березенко, Калинин, Кокурин

МПК: G06F 7/38

Метки: кода, нормализации

...данных,45Старший разряд выхода 16 кода нормализации в этом случае становитсяравным нулю, Мультиплексор 27 пропускает разряд 1 П Информация со входа 9 проходит на выход 18 транзитом,если разряд 9, равен "0", и инвертируется, если разряд 9 равен "1 ", Информация со входа 10 проходит на выход 19 транзитом, если разряд 1 Оравен 0, и инвертируется, если раэ- ВВряд 10 равен "1",Шифраторы 2 и 3 формируют на выходах 20 и 2 двоичный код числа 78 4подряд идущих со стороны старшихразрядов нулей с выходов 8 и 19.Схема 6 сравнения сравнивает коды,поступающие с выходов 20 и 21, Есликод на выходе 20 меньше кода на выходе 21 (сигнал на выходе 22 равен), коммутатор .7 выдает на младшиеразряды выхода 16 кода нормализацииинформацию с выхода 20, в...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1446656

Опубликовано: 23.12.1988

Авторы: Березенко, Сушко, Фастов

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...блок 4 управления. Помимоформирования сигналов разрешения 40записии считывания этот блок обес -печивает также необходимую задержкусигнала записи, учитывающую задержкусрабатывания блока 3 кодирования,В режимах считывания блок 5 декодирования обеспечивает расчетпо уравнениям кодирующей,матрицыдвух независимых значений каждогоинформационного бита данных, а каждый мажоритарный элемент 6 по этим.двум значениям и значению бита, полученному при непосредственном считывании из блока 1 памяти, пропускаетна выход 8 сигнал, соответствующийистинному значению бита данных,55Для .сохранения высокой надежностиработы запоминающих устройств совстроенной коррекцией ошибок необходимо как на этапе их изготовления,так и при последующей...

Тестопригодное цифровое устройство

Загрузка...

Номер патента: 1416998

Опубликовано: 15.08.1988

Авторы: Березенко, Ильин

МПК: G06F 11/22

Метки: тестопригодное, цифровое

...и45И-ИЛИ 42 что обеспечивает переводв сдвиговый режим регистра 2 подключение его последовательного выхода 7; к выходу мультиплексора 3; ипрохо ден е синхросигнала с входа 15 50тестовой синхронизации на выход 23;шифратора 13 через элемент И-ИЛИ 43;.Нулевое. состояние разряда 21 регист1ра 9 управления приводит к отключению входа 15 тестовой синхронизацииот входа 23; шифратора 13, при этомка выход мультиплексора 3 поступаетинформация с выхода мультиплексора3;,. Таким образом, в сдвиговую це 984почку, включенную между входом 11 и выходом 12 устройства, объединяются только те регистры, которым соответствует единичное состояние соответствующего разряда регистра 9 управления. Информация в них гводится под действием синхросигнал на входе 15...

Сумматор

Загрузка...

Номер патента: 1406591

Опубликовано: 30.06.1988

Авторы: Березенко, Калинин, Курочкин

МПК: G06F 7/50

Метки: сумматор

...как сумматор с шиной последова" тельного распространения переноса.При поступлении операндов А=В=1на выходах элементов И-НЕ 1 и ИЛИ-НЕ 2 формируется лог, "0", и комплементарная пара МДП-транзисторов 6 выда1406591 45 55Сумматор, содержащий в каждом разряде два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И-НЕ, элемент ИЛИ-НЕ, дваЩП-транзистора и-типа и первый МДПет на выход 15 переноса значение лог,"1", при этом лог. "0" с выхода первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 через элемент НЕ 5 выключает комплеменЧ 5тарную пару МДП-транзисторов 7 и настраивает второй элемент ИСКЛЮЧАЮЩЕЕИЛИ 4 на выдачу по выходу 16 логического значения с входа 14 йереноса.При поступлении операндов А=В=Она выходах элементов И-НЕ 1 и ИЛИ-НЕ2 формируется лог. "1", и...

Мелованный волокнистый материал

Загрузка...

Номер патента: 1379391

Опубликовано: 07.03.1988

Авторы: Березенко, Блинкова, Бондарев, Власова, Лопатин, Миркина, Соколов, Стернин, Тимофеева, Файн

МПК: D21H 1/28

Метки: волокнистый, материал, мелованный

...двухкрдтцым,П р и м е р 11 еловаццый волокнистый материал получают нанесениемна бумагу-Основу массой 240 г/мдвухкратного мелованного покрытия.Первое покрытие содержит, мас.ч.:Каолиц 80Блднфикс 20КазенКарбоксилироваццыйлатекс с диаметромОглобул 3000 Л и содержанием карбоксильных групп 977, 4,8Пекарбоксилироваццый латекс с дидметором глобул 2000 Л 7,2Гексаметафосфатнатрия 0,3При этом соотношение карбоксилировацного и некарбоксилировдцноголчтексов 1:1,5, концентрация мелованного состава 507. 1 елованное покрытие наносится ро.(иковым шабером,гМасса наноса 12 г/иВерхнее покрытие содержит, мас.ч.:Каолин 65Бланфикс 35Казеин 9Карбоксилированный латекс с диаметромьглобул 3000 Л и содержанием карбоксильных групп 917, 3,6Некарбоксилированный...

Устройство для формирования группового переноса

Загрузка...

Номер патента: 1335981

Опубликовано: 07.09.1987

Авторы: Березенко, Зеленцов, Ильин, Калинин, Корягин, Трушин

МПК: G06F 7/50

Метки: группового, переноса, формирования

...4 на выход 7 1-го 5 30 35 40 45 50 55 МДП-транзистор 25 р-типа, затвор которого подключен к вггходу 17 устройства.Рассмотрим работу устройства при формировании сигнала группового переноса при суммировании гп-разрядных двоичных чисел Л = АЛЛ, и В = В В ,Б,.На вход 14, г-го разряда (г1,2тп) поступает значение А 1, на вход 15; - В на входы 12 и 131 1 соответственно Л, и В,. На входы 21 и 22 поступают соответственно инверсное и прямое значения входного переноса Р и Р. На выходе 17 реализуется функция, соответствующая значению выходного переноса: Рм = (Л,В +(Л + В )(А, В +1335981 41 с = 1,тп, тп - разрядность операндов)соединен со стоком второго ИДП - транэ ис тора п-типа 1 - го разряда, о тл и ч а ю щ е е с я тем, что, с целью упрощения...

Способ получения полых кремниевых труб

Загрузка...

Номер патента: 687654

Опубликовано: 23.03.1987

Авторы: Бевз, Березенко, Гашенко, Данилейко, Епихин, Тимошин, Фалькевич

МПК: C30B 15/34, C30B 29/06

Метки: кремниевых, полых, труб

...область диаметра 0,4-0,9 диаметра тигля в приповерхностных слоях расплава создается восходящим конвективным потоком в центре тигля и подогревом пе 5 10 15 риферийной части расплава непосредственно от нагревателя, Восходящие конвективные потоки создаются в расплаве при отношении удельных тепловыхпотоков, подводимых к боковой и донной частям тигля, равном 0,4-0,6.Кроме того, на столбик расплавав мениске действуют три силы: собственный вес, силаповерхностного натяжения и центробежная сила,Изменяя скорость вращения трубыможно изменять центробежную силуи тем самым регулировать Форму менискаСкорость вращения трубы должна быть оптимальной и рассчитывает 15 5 - 4 с 1ся по формуле иа с 1 где и - скорость вращения трубы,об/мин, Й - наружный...

Вычислительное устройство для цифровой обработки сигналов

Загрузка...

Номер патента: 1295414

Опубликовано: 07.03.1987

Авторы: Березенко, Золотарев, Ильин, Калинин, Корягин, Кочкин

МПК: G06F 17/14

Метки: вычислительное, сигналов, цифровой

...2 М. При этом быстродействие предлагаемого устройства не 45 снижается, так как время умножения двух М-разрядных чисел, как правило, превышает время сложения двух 2 И-разрядных чисел.На фиг. 6 представлен граф вычисления предлагаемым устройСтйом функцийЬ.1Х = Е А . В. с использованием 2 М-раз 1=0рядных произведений действительных чисел А и В . Предполагаем, что1значения А. и В поступают соответст 1венно на информационные входы 1 и 2 устройства, состояние управляющих входов 39-44,47 и 48 устройства не изменяется в процессе функционированияи обеспечивает подключение выходарегистра 4 данных через коммутатор 7данных к входу умножителя 8, отсутствие округления результата умножителя 8 до старшей части произведения,подключение выхода 9...

Устройство для обмена данными между параллельным и последовательным интерфейсами

Загрузка...

Номер патента: 1295403

Опубликовано: 07.03.1987

Авторы: Березенко, Калинин, Корягин, Марков, Парамонов, Поплавский, Сенчук, Суворов

МПК: G06F 13/00

Метки: данными, интерфейсами, между, обмена, параллельным, последовательным

...значения которых образуют четыре линии группы линий выхода дешифратора регистра 14, позиции первая, вторая и четвертая из которых указывают соответственно на последнюю, первую и среднюю позиции устройства 1 при наращивании Формата слова преобразуемых данных, а третья - на работу без наращивания Формата слова преобразуемых данных.Синхронизация действий по переда че осуществляется синхросигналами5 10 15 20 25 а 30 35 40 5 1295передачи, поступающими на вход 125блока 6 управления передачи, Записьданных в регистр 4 передачи данныхвызывает сброс в регистре 9 состояния триггера запроса на передачу. Вблоке 6 управления передачей это вызывает через элемент НЕ 65 и элемент И 53 одновременно сброс счетчика 74, установку триггера 69...

Устройство для управления индикатором

Загрузка...

Номер патента: 1290400

Опубликовано: 15.02.1987

Авторы: Березенко, Брайловский, Гусаков, Корягин, Лазер, Шехтман

МПК: G09G 3/00

Метки: индикатором

...счетчика 2 управления в момент С вырабатывается сигнал синхронизации регистра 4, По сигналам управления, формируемым с момента Сдо момента С дешифратор 3 на одномиз выходов вырабатывает сигнал разрешения установки счетчика 1 и на другом выходе управляющий сигнал раэрешения отсчета измеряемой частоты,по которойу в момент С устанавливается и, затем, в момент С начинает работу счетчик 1 отсчета измеряемой частоты, Код сигнала измеряемой частоты, полученный в предыдущем цикле работы устройства по сигналам счетчика управления в последующем цикле (соответственно моментыС, -С ), считывается с части разрядов 501-2" /10 и через мультиплексор 5 ипреобразователь кода 6 поступает наинформационные выходы устройства. Вмомент Скод сигнала...

Устройство для защиты трансформаторов напряжения в сети с изолированной нейтралью

Загрузка...

Номер патента: 1277293

Опубликовано: 15.12.1986

Авторы: Березенко, Лифшиц

МПК: H02H 9/02

Метки: защиты, изолированной, нейтралью, сети, трансформаторов

...состоит из резистора 1 и выпрямителя 2, собранного подвухполупериодной мостовой схеме, которые последовательно включены в цепьзаземления нейтрали высоковольтнойобмотки трансформатора 3 напряжения.Нагрузкой выпрямителя является конденсатор 4. Параллельно конденсаторувключена неоновая лампа 5 с добавочным сопротивлением б,Устройство работает следующим образом.При возникновении в сети замыкания на землю через резистор 1 и выпрямитель 2 протекает ток нулевойпоследовательности, заряжающий конденсатор 4. Параметры резистора 1 иконденсатора 4 выбираются так, чтобы1 за время зарядки конденсатора 4 надежно сработало реле 7 контроля изоляции, включенное в цепь вторичнойобмотки трансформатора 3 напряжения,собранной в...

Логический элемент на кмдп-транзисторах

Загрузка...

Номер патента: 1262721

Опубликовано: 07.10.1986

Авторы: Березенко, Ильин, Калинин, Корягин

МПК: H03K 19/094

Метки: кмдп-транзисторах, логический, элемент

...транзисторов 3,5 и 9 подключены к второй входной шине 14 На входную шину 13 поступает логическая переменная " , на шину 14 - логическаяпеременная В, в узле 15 реализуетсяинверсия логической переменной А-А,в узле 16 - инверсия логической переменной В-ВЛогический элемент НЕРАВНОЗНАЧНОСТЬ (фиг.1) работает в соответствии с таблицей истинности (фиг.З),В таблице истинности низкому и высокому уровням сигналов соответствуют.логические "О" и "1" обозначения Йи 3 соответствуют состояниям транзисторов, когда они проводят ( П ) икогда закрыты (3). Во второй строкетаблицы истинности приведены подчиненные номера транзисторов, соответствующие фиг,1,При А = О и В = О уровень логического О на выходе Р устанавливается через проводящие транзисторы 7 и...

Устройство для умножения

Загрузка...

Номер патента: 1001803

Опубликовано: 23.03.1986

Авторы: Березенко, Гладыш, Калинин, Корягин, Репетюк

МПК: G06F 7/52

Метки: умножения

...с входами разрядов со второго по (Б)- й второго сомножителя устройства, входы первого элемента И соединены с входом Ж-го разряда первого сомножителя устройства и первым входом управления режимом умножения устройства, выход первого элемента И соединен с первыми входами элементов И группь, второй вход первого элемента И группы соединен с первым входом первого элемента ИЛИ группы, вторые входы элементов И группы со второго по (Б)-й соединены соответственно с выходами элементов ИЛИ группы с первого по (Б -3)-й, выходы элементов И группы соединены с первыми входами соответствующих сумматоровпо модулю два первой группы, вторые входы которых соединены с выходами элементов И со второго по (Б)-й старшего столбца матрицы, входы второго элемента И...

Устройство для сдвига информации

Загрузка...

Номер патента: 1167658

Опубликовано: 15.07.1985

Авторы: Березенко, Калинин, Корягин, Курочкин

МПК: G11C 19/00

Метки: информации, сдвига

...и группой управляющих входов устройства, элемент НЕ 4, вход 5 которого является первым управляющим входом устройства, первый 6 и второй 7 селекторы, регистр 8, вход 9 обнуления которого является вторым уп равляющим входом устройства, а вход управления записью на чертеже не показан, элементы ИЛИ 1 О, выходы 11 коПри выполнении логического сдвига вправо (влево) одного слова данных на группу управляющих входов 3 устройства в соответствии с таблицей подается прямой (дополнительный) код величины сдвига, на вход 5 управления - значение лог. 1 (лог. О), а на вход 14 управления значение лог. 0. При этом элемент НЕ 4 и дополнительные элементы ИЛИ 12 и 13 настраивают первый 6 и второйселекторы так, что на выход второго селектора 6 -...

Цифровой коррелятор

Загрузка...

Номер патента: 1130875

Опубликовано: 23.12.1984

Авторы: Березенко, Калинин, Кокурин, Корягин, Семученков, Якимович

МПК: G06F 17/15

Метки: коррелятор, цифровой

...коррелятора, первый вход управления К"го сумматора (К=1,2 М) подключен к первому 45 информационному выходу К-й ячейки общего регистра, выход М-го сумматора является выходом коррелятора, управляющий вход общего регистра является первым тактовым входом корреля О тора, введены коммутатор и М регист" ров, управляющие входы которых объединены и являются вторым тактовым входом коррепятора, информационный вход первого регистра является вто-рым информационным входом коррелятора, выход К-го регистра соединен с вторым информационным входом К"го. 87 2сумматора, выход каждого сумматора, кроме М-го, соединен с информационным входом(К+1)-го региСтра, второй вход управления К-го сумматора подключен к второму информационному выходу К-й ячейки общего...

Управляющая векторная вычислительная система

Загрузка...

Номер патента: 1120340

Опубликовано: 23.10.1984

Авторы: Бабичева, Березенко, Вейц, Вепхвадзе, Гоголадзе, Голубев, Гудушаури, Денисенко, Зверков, Зрелова, Иванов, Корягин, Левертов, Малюгин, Прангишвили, Соколов, Тодуа, Шкатулла

МПК: G06F 15/177

Метки: векторная, вычислительная, управляющая

...устройства. 2наченных для решения задач управления в реальном масштабе времени и различного рода вычислительных задач.данных блока системных регистрови первому выходу второго блока памяти микропрограмм а второй выход данных блока системных регист",ров соединен с входом второго блокабуферных регистров 3.Нецостатками известной системыявляются большая величина времениреакции на прерывание и малое быстродействие при обработке скалярныхвеличин, низкйй коэффициент использования оборудования,Цель изобретения - повышение производительности управляющей векторной вычислительной системы.Укаэанная цель достигается тем, что управляющая векторная вычислительная система, содержащая векторное арифметико"логическое устройство, три блока буферных...

Коммутирующее устройство

Загрузка...

Номер патента: 1075244

Опубликовано: 23.02.1984

Авторы: Березенко, Гусев, Калинин, Корягин, Курочкин, Поливода, Скворцов, Шагивалеев, Ярмухаметов

МПК: G06F 1/04

Метки: коммутирующее

...тех же регистров соединены с соответствующими внутренними шинами 14-16,а управляющие входы 31 являются соответственно входами 33-35 записиустройства.Информационные входы 36-39 мультиплексоров 17-20 через внутренниешины соответственно 13-16 соединеныс каждым иэ регистров 9-12.Выход 40 мультиплексора 17 соединен с входом 41 передатчика 25, подподключенного к магистрали 1, ауправляющий вход 42 мультиплексорасоединен с выходом 43 блока 21 управления мультиплексором, вход 44 которого является входом 45 выборанаправлений устройства.Аналогично, выходы 40 мультиплексоров 18-20 соединены с входами 41соответствующих передатчиков 26-28,подключенных к магистралям 2-4 ауправляющие входы 42 тех же мультиплексоров соединены с выходами...

Многоканальный релейный коррелометр

Загрузка...

Номер патента: 1062718

Опубликовано: 23.12.1983

Авторы: Абрамович, Березенко, Дендеберов, Фролов, Якимович

МПК: G06F 17/15

Метки: коррелометр, многоканальный, релейный

...сумматора и подключен к .выходугенератора импульсов, разрядные выходы старшей ячейки второго регистра сдвига подключены к соответствующим входам первой группы входовпервой ячейки, входы второй группывходов первой ячейки которого подключены к соответствующим разряднымвыходам первого регистра сдвига,информационный вход которого подключен к выходу компаратора, входкоторого является вторым входом коррЬлометра, введен блок вычисленияпромежуточных сумм, информационныевходы которого подключены к соответствующим разрядным выходам аналогоцифрового преобразователя,а входыадреса чтения подключены к соответствующим разрядным выходам старшей .ячейки второго регистра сдвига, входсинхронизации блока вычисления промежуточныхсумм подключен к...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1022149

Опубликовано: 07.06.1983

Авторы: Березенко, Перегудов

МПК: G06F 7/04

Метки: сравнения, чисел

...выходу первого 45триггера соответственно, нулевФ выходтретьего триггера соединен с квходомпервого элемента И, а единичный вькодявляется третьим выходом устройства.На чертеже приведена схема предлагаемого устройства.Устройство содеркит первый, второйи третий триггеры 1,2 и 3, первый ивторой элементы И 4 и 5, элементИЛИ 6, генератор 7 синхроимпульсов, 55имеющий первый 8 и второй 9 выходы,. ВНИИПИ Заказ 404 первый 10 и и второй 11 информационные входы устройства, управляющий жод12 устройства, первый, второй и третий13,14 - 15 выходы устройства,Устройство работает следующим образом,Перед началом работы на управляющий вход 12 устройства подается сигнал,который устанавливает триггеры 1 - 3в нулевое состояние. Сигналы на выходе 8 генератора 7...

Устройство для выполнения операций умножения и деления

Загрузка...

Номер патента: 955038

Опубликовано: 30.08.1982

Авторы: Березенко, Казанцев, Корнев, Корягин, Мамаев, Струков

МПК: G06F 7/52

Метки: выполнения, деления, операций, умножения

...соединены соответственно с выходами регистра, выход(и)-го разряда которого соединенс первым входом элемента И, второйвход которого соединен со входомуправления сдвигом вправо регистра иявляется первым управляющим входомблока приема и выдачи, выход элемента И соединен со входом (и)-горазряда регистра и является вторымвходом блока приема и выдачи, входуправления сдвигом влево регистраявляется вторым управляющим входомблока приема и выдачи, вход (и)-горазряда регистра является четвертымвходом блока приема и выдачи, входнулевого разряда регистра является,третьим входом блока приема и выдачи, выходы нулевого и первого разрядов регистра являются соответственно вторым и первым выходами блокаприема и выдачи, вторые входы элементов И группы...

Цифровой коррелятор

Загрузка...

Номер патента: 942038

Опубликовано: 07.07.1982

Авторы: Абрамович, Березенко, Калинин, Фролов, Якимович

МПК: G06F 17/15

Метки: коррелятор, цифровой

...входами всехэлементов устройства.Устройство работает следующимобразом.Исследуемый сигнал Хпоступаетв аналого-цифровой преобразователь1, где преобразуется в соответст"вующий код М в моменты времени=1" 1,где Е - частота следованиявыходных импульсов генератора 2тактовых импульсов, Многоразрядный код Х и информация о знаке Х;подаются на первые информационныевходы сумматоров 4. На фиг.1 зто 5 соединение изображено двойной линией. На входь, блока 5 определения момента максимума поступают.тактовые импульсы с выхода генератора 2 тактовых импульсов и опорный частотно-модулированный сигнал)в моменты времени 1= 1 . Послепрохождения тактового импульса кодпереписывается в регистр 7, а навыходе аналого-цифрового преобразователя 6 формируется код,...

Устройство для умножения двоичных чисел

Загрузка...

Номер патента: 938282

Опубликовано: 23.06.1982

Авторы: Березенко, Гладыш, Калинин, Корягин, Репетюк

МПК: G06F 7/52

Метки: двоичных, умножения, чисел

...формировании произ.ведения сигнал переноса отсутствущ ет. В устройстве сигнал переносавозникает в выходном сумматоре 4только в момент сложения частичныхпроизведений при объединении модулей, при этом сигнал переноса с выхо33да 19 модуля 14 поступает на вход 8модуля 15.По второму такту на входе 20 результат сложения в виде тридцатидвухразрядного произведения запоминается в регистре 18. При поступленииновых операндов с темпом, равнымодному такту работы устройства, полный цикл работы повторяется,Объединение модулей осуществля 45ется подключением выходов 10 старших разрядов произведения модуля12 к входам 8 модуля 13, при этомвыходы 10 модуля 13 соединены с входами 8 модуля 14 и т.д.В отличие от известного в предла"фф гаемом устройстве...

Устройство для сдвига данных

Загрузка...

Номер патента: 920704

Опубликовано: 15.04.1982

Авторы: Базанов, Березенко, Дшхунян, Казанцев, Калинин, Корнев, Корягин, Отрохов, Суворов, Яковлев

МПК: G06F 7/38

Метки: данных, сдвига

...коммутаторов 21-35 соединены с выходами 64 и 65 блока 35, информационныевходы 66, 67 и 68 которого соединены с входами разрядов трех- разрядного кода сдвига устройства, а управляющий вход 69 - со входом управления сдвига устройства. Вторые информационные входы коюлутаторов 1, 10, 11, 20, 21, 22 и 23 соединены5 920 с выходом элемента И .70, один вход которого соединен со входом 71 вида сдвига, а другой вход - со входом 72 знакового разряда кода данных.Выход элемента И 70 соединен также 5 с выходом 73 знакового разряда устройства. Устройство производит сдвиги арифметические, логические влево и вправо за один цикл на произвольное число разрядов, которое определяет- О ся двоичным кодом величины сдвига на входах 66.-68, сигналом...

Цифровая полупроводниковая интегральная схема с тремя состояниями на выходе

Загрузка...

Номер патента: 900454

Опубликовано: 23.01.1982

Авторы: Березенко, Вальков, Марков, Струков

МПК: H03K 19/08

Метки: выходе, интегральная, полупроводниковая, состояниями, схема, тремя, цифровая

...5, входной уп равляющий каскад на транзисторе 6, двухэмиттерном транзисторе 7 и резисторе 8, выходной двухтактный каскад на транзисторах 9 -11 и резисторе 12, фазоинвертирующий каскад на транзисторах 3 и 14 и резисторах 15 и 16. 25Цифровая схема с тремя состояниями на выходе работает следующим образом.Если на управляющий вход 4 подать высокий потенциал (И Ъ 2,4),то тран-Зв эистор 7 будет закрыт и схема будет выполнять функцию инвертирующего буфера с информационным входом 3: при подаче нв вход. 3 высокого напряжения, соответствующего логической единице (И в Ъ 2,4 в),на выходе возникает низкое напряжение логического нуля (Иь с 0,3 в) и наоборот, Если теперь на управляющий вход 4 подать низкий потенциал, например 0,3 в, то на базах...

Многовходовое суммирующее устройство

Загрузка...

Номер патента: 898422

Опубликовано: 15.01.1982

Авторы: Березенко, Гладыш, Калинин, Корягин, Репетюк

МПК: G06F 7/50

Метки: многовходовое, суммирующее

...введения й управляемых блоков инверсии, а также использования входов полных одноразрядныхсумматоров первых и вторых линеек для 4подачи на них операндов получена возможность алгебраического суммированиялюбого числа слагаемых с минимальными затратами оборудования.Для дополнительного расширенияфункциональных возможностей устройства в него могут быть введены элементы памяти, позволяющие использо"вать устройство в качестве вычислительной ступени конвейерной системь 1.На чертеже приведена схема четырехаходового и-разрядного суммирующего устройства. 4Каждый разряд устройства разделенна линейки 1-ч (показаны штриховымилиниями). На информационные входыа 3 Б, с, д (где )=0,1п),поступают цифры и разрядов четырехслагаемых, которые передаются...