G11C 11/406 — управление или регулирование циклов восстановления или регенерации заряда
Блок управления для запоминающего устройства
Номер патента: 723679
Опубликовано: 25.03.1980
Авторы: Присяжнюк, Юрасов, Яковлев
МПК: G11C 11/406
Метки: блок, запоминающего, устройства
...с него на выходы 25 по сигналу синхронизации на входе 28. Код слова псступает на входы 26 узла 19 связи, запоминается на регистре 22 слова и выдается на выходы 27 при наличии соответ -5ствующего синхронизирующего сигналана входе,28. При этом в режиме чтенияна вход 6 узла 1 синхронизации поступает команднсе слово Чтение и навыходные шины 8 выдаются сигналы,необходимяе для работы полупроводникового запоминающего устройства в этомрежиме и его связи с процессором.В режимеЗапись на вход 6 узла1 синхронизации поступает командное 15слово Запись и на выходные шины8 выдаются сигналы, необходимые дляработы запоминающего устройства вэтом режиме и его связи с процессором,В режиме регенерации генератор 13регенерации узла 12 регенерации выдает...
Устройство для восстановления информациив блоках памяти
Номер патента: 849297
Опубликовано: 23.07.1981
Автор: Барашенков
МПК: G11C 11/406
Метки: блоках, восстановления, информациив, памяти
...начальное состояние. Во внешнее устройство по шине 8 разрешения обращения выдается сигнал разрешения обращения к внешнему блоку памяти (не указан), в котором производится адресная регенерация информации, а на управляющий вход счетчика 2 40 подается сигнал, переводящий счетчик 2 в режим суммирования сигналов 1. Работа с внешними устройствами определяется сигналом обращения, который может приходить на шину 10 обращения при наличии сигнала разрешения обращения на шине 8, приходя щего одновременно с синхронизирующими импульсами. При наличии сигнала обращения к накопителю 1 на шине обращения 10 через адресный коммутатор 5 на выходные адресные шины 7 пропускается код адреса50 внешнего устройства, поступающего по входным адресным шинам 6, а при...
Устройство для управления регенерацией в блоках оперативной памяти
Номер патента: 942137
Опубликовано: 07.07.1982
Авторы: Бруевич, Воробьев, Куликов
МПК: G11C 11/406, G11C 7/08
Метки: блоках, оперативной, памяти, регенерацией
...в каждом цикле формирователь 5 вырабатывает все необходимые сигналы для режима регенерации, Таким образом, при отсутствии внешних обращений к блоку. оперативной памяти происходит непрерывная регенерация информации в нем с максимально возможной частотой. Признаком режима регенерации являются отрицательные сигналы длительностьюна выходе 9 (фиг,2) триггера 1.При появлении положительного сигнала на выходе 6 (фиг, 2), передний фронт этого сигнала совпадает с моментом готовности блока памяти к приему следующего запроса), на выходе 9 вырабатывается низкий уровень напряжения, а на выходе 11 (фиг. 2) И-НЕ 3 - вь 1 сокий,который затем поступает на первый вход элемента И-НЕ 4, на втором входе которого присутствует уровень с выхода 6 формирователя...
Устройство для регенерации информации в блоке памяти
Номер патента: 951389
Опубликовано: 15.08.1982
МПК: G11C 11/406
Метки: блоке, информации, памяти, регенерации
...9 фОбращение к ОЗУ между циклами регенерации производится путем подачикода адреса на входы мультиплексора 1и подачи сигнала "Обращение к. памяти"на управляющий вход устройства. Приэтом мультиплексор 1 разрешает прохождение кода внешнего адреса от ЭВМна адресные входы ОЗУ, а на запре"щающем входе формирователя 4 отсутствует сигнал запрета обращений и внеш"ний сигнал "Обращение к памяти" пропускается формирователем 4 на выходустройства,По истечении времени хранения информации в ОЗУ блок 3 вырабатываеттактовые 1 сигналы, которые поступаютна вход счетчика 2, и сигнал запретаобращений, который поступает на запрещающий вход формирователя 4, Приэтом счетчик 2 выдает последовательно коды адреса регенерации на входымультиплексора 1, который...
Устройство для управления динамической памятью
Номер патента: 959157
Опубликовано: 15.09.1982
МПК: G11C 11/406
Метки: динамической, памятью
...Кроме того, предполагается, что перебор состояния счетчиков 4 и 9 осуществляется импульсами единичной полярности.Устройство работает в двух режимах обращения и регенерации.В режиме обращения к ЗУ (которое на чертеже не показано) на входы 11, 12 и 14 устройства поступают соот. - ветственно сигналы "Обращение","Запись/Чтение" и код адреса выбирае мой ячейки, По сигналу "Обращение" генератор 1 начинает посылать импульсы счета на вход счетчика 2. Код, формируемый на выходахсчетчика 2, поступает на формирователь 3 для генерации управляющих сигналов на выходе 15 устройства, которые поступают в ЗУ. При этом на первом и втором выходах формирователя 3 устанавливаются уровни логического"0", и на выходы 16 селектора 5 по:тупает код...
Способ управления регенерацией информации в блоках динамической памяти
Номер патента: 982081
Опубликовано: 15.12.1982
Авторы: Бандаков, Батрак, Букин, Васильев, Колчанов, Лубрик, Мясоедов
МПК: G11C 11/401, G11C 11/406, G11C 7/08 ...
Метки: блоках, динамической, информации, памяти, регенерацией
...подается на 1-е атроку блока10.1 динамической памяти 3, затем поего окончании - на 1-ю строку блока10.2 динамической памяти 3 и т,д,до блока 10 п, Затем вырабатываетсяимпульс регенерации 2-й строки дляблока 10. динамической памяти 3,блока 10.2 динамической памяти 3 ит.д. пока не пройдет регенерацияинформации по всем строкам всех иблоков динамической памяти 3.Устройство работает следующим образомРаспределитель 5 на каждом из ивыходов вырабатывает импульсы непрерывной последовательности, причемимпульс на очередном выходе появляется после окончания импульса напредыдущем выходе. Импульс с первого выхода распределителя 5, поступает на второй вход блока 7 запросовблока формирования адреса регенерации 2.1.Если на входы дешифратора 4 выбо,ра...
Устройство для управления регенерацией информации в динамической памяти
Номер патента: 1152034
Опубликовано: 23.04.1985
МПК: G11C 11/406
Метки: динамической, информации, памяти, регенерацией
...адресными выходами устройства, одни входы мультиплексора соединены с одними входами блока сравнения и выходами счетчика адреса регенерации, а другие входы подключены к другим входам блока сравнения и являются адресными входами устройства, введены элемент И и первый элемент И-НЕ, причем первый прямой вход элемента И-НЕ соединен с выходом блока сравнения, второй инверсный вход - с третьим выходом блока синхронизации, а выход подключен к третьему ,входу блока синхронизации и первому входу элемента И, второй вход которого соединен с пятым выходом блока синхронизации, а выход - с входом счетчика адреса регенерации.Кроме того, блок синхронизации содержит счетчик, выход которого соединен с первыми инверсными входами блока анализа...
Устройство для управления регенерацией динамической памяти
Номер патента: 1239749
Опубликовано: 23.06.1986
Авторы: Казинян, Минасян, Минасянц, Туманьян
МПК: G11C 11/406
Метки: динамической, памяти, регенерацией
...устройства, а первый и второй выходы - выходами регенерации и запроса устройства, выход генератора импульсов регенерации соединен с входом счетчика строк и входом инвертора, выход которого соединен с вторым входом элемента И, первый вход которого является входом конца цикла регенерации устройства, а выход соединен с вторым входом генератора импульсов регенерации, выходы счетчика строк являются выходами адреса строки устройства, о т л и ч а ю -зультате чего на выходе генератора 6 импульсов регенерации формирует-ся положительный перепад (задний фронт отрицательного сигнала). Счетчик 7 строки увеличивает свое состояние на единицу, формируя адрес следующей строки регенерации. Триггер 10 установки устанавливается в состояние "1", если...
Устройство для управления оперативной динамической памятью
Номер патента: 1251174
Опубликовано: 15.08.1986
Авторы: Журавский, Забуранный, Загребной
МПК: G06F 9/00, G11C 11/406
Метки: динамической, оперативной, памятью
...отрицательный сигнал приоритета регенерации. Сигнал приоритета регенерации поступает на элемент 9 задержки и выход 13 устройства и может быть использован для переключения коммутатора адреса на передачу адреса регенерируемой строки.Через интервал времени, определяемый элементом 9 задержки (необходимый 40 для установления адреса на входах ИМС динамической памяти), одновибратором 10 вырабатывается сигнал приема и занесения адреса строки в ИМС динамической памяти при регенерации. 45После снятия сигнала приема и занесения адреса строки при регенерации одновибратор 11 вырабатывает парафазные сигналы паузы регенерации. Положительный сигнал паузы регенера ции по С-входу устанавливает триггер 24 в нулевое состояние, и тем самым...
Источник опорного напряжения для оперативной памяти
Номер патента: 1254558
Опубликовано: 30.08.1986
Авторы: Ильюшенков, Макаров, Мещанов, Телицын
МПК: G11C 11/401, G11C 11/406
Метки: источник, оперативной, опорного, памяти
...К ьцгК+ К7(3) дцт = ц - ци - цро ф (4) К - крутизна транзисторов;ц - падение напряжения накрезисторах; где Схема предлагаемого источника опорного напряжения для входных буферов ИДП БИС содержит первый 1 и второй 2. резисторы К 1 и К 2 и первый 3 и второй 4 транзисторы, причем первый вывод первого резистора соединен с шиной 5 питания, первый вывод второго резистора - с общей шиной 6, сток и затвор первого транзистора соединен с вторым выводом первого резистора, исток второго транзистора - с вторым выводом второго резистора, исток первого транзистора соединен с затвором и стоком второго транзистора и образует выход 7 источника опорного напряжения.Предлагаемый источник опорного напряжения описывается системой ураннений; ц- ц - разность...
Устройство для управления динамической памятью
Номер патента: 1444883
Опубликовано: 15.12.1988
Автор: Скубко
МПК: G11C 11/406, G11C 7/00
Метки: динамической, памятью
...вход " Сброс " триггера 1 4 .На выходе элемента ИЛИ-НЕ 1 6 вовремя прохождения полуцикла формируется уровень " 0" , который через элемент НЕ 1 7 поступает на один из входов элемента И-НЕ 1 8 , н а второй входкотор ого в режиме. "Регенерация " тожепоступает уровень " 1 " , В результате блок 2 запроса регенерации меняет свое состояние на противоположное. При наличии одного иэ управляющих сигналов ЧПЗУ или ЧТЗУ арбитр 6 устанавливается в положение "0"-"1", что соответствует режимам "Запись" или "Чтение".Таким образом, при каждом цикле синхронизации в,режиме "Регенерация" выигрыш во времени составит половину цикла синхронизации.Формула изобретенияУстройство для управления динамической памятью, содержащее генератор регенерации, генератор...
Устройство для управления оперативной динамической памятью
Номер патента: 1481850
Опубликовано: 23.05.1989
МПК: G06F 12/00, G11C 11/406, G11C 7/08 ...
Метки: динамической, оперативной, памятью
...поступает на вы:-. ход 19 устройства, сигнализируя об окончании обработки канального обращения. Величина задержки элемента 5 определяется быстродействием накопителя. При выполнении обращения со считыванием информации на вход 151 устройства поступает единичный каналь" ный сигнал "Ввод", который, проходя через второй 2 и третий 3 элементы И-НЕ, поступает на выход 18 устройства и, проходя через второй элемент5 задержки, поступает на выход 19устройства,В режиме Формирования и обработки обращения с регенерацией информации устройство работает следующим образом. Инициализация запроса на регенерацию информации производства по переднему Фронту единичного сигнала с выхода генератора 13, который поступает на второй вход элемента И 12 и через него...
Устройство управления динамической памятью
Номер патента: 1495848
Опубликовано: 23.07.1989
Автор: Каневский
МПК: G11C 11/401, G11C 11/406, G11C 7/00 ...
Метки: динамической, памятью
...обмен информации с устройством на входе запрос тгстройства появляется догический "О", Это вызывает срабатываниетриггера 7, который с прямого выходачерез элемент И 2 формирует сигналвыборки строки, а с инверсного выхода снимает блокировку с установочного входа триггера 8. Под установочнымвходом подразумевается вход триггера, на котором появление сигнала логического "О" вызывает установкутриггера в или "О". В триггерах4 и 7 используются установочные Бвходы, так как их исходное состояние - логическая "1" В триггерах5-9 используются установочные К-входы, так как их исходное состояние"О". Триггер 8 срабатывает и снимаетблокировку с установочного входатриггера 9, а также устанавливаетсигнал подачи старшего байта адреса,Срабатывает триггер 9...
Устройство для управления динамической памятью
Номер патента: 1501156
Опубликовано: 15.08.1989
Авторы: Белалов, Бочков, Рудаков, Саламатов
МПК: G11C 11/401, G11C 11/406
Метки: динамической, памятью
...и Строб адреса столбца"в блок 16 памяти. 56 4В зависимости от состояния входа14.2 "Запись" устройства выполняетзапись или чтение.В режиме регенерации устройствоработает следующим образом.Второй генератор 12 вырабатываеткороткие отрицательные импульсы счастотой регенерации и выдает их вблок 9 подсинхронизации. Элемент 54формирует положительный фронт поотрицательному сигналу нЗанято" наэлементе 36, затем триггер 58 выдаетсигнал "Запрос регенерации" (низкийуровень) на второй сдвигатель 111 итриггер 57 блока 9. Триггер 57 устанавливается в "0 и предотвращает повторную выдачу запроса на регенерацию с приходом очередного сигнала"Занято". В конце импульса с генератора 12 триггер 57 устанавливается в "1" по "8"-входу, возвращаясь таким...
Устройство для управления динамической памятью
Номер патента: 1524089
Опубликовано: 23.11.1989
Автор: Киселев
МПК: G11C 11/406
Метки: динамической, памятью
...сигнала СЛБ,Таким образом при выдаче данных изпроцессора в память в накопителе вначал выполняется чтение по требуемомуадресу, а затем запись данных процессора по тому же адресу (использованрежим БИС ЗУ вСчитывание - модификация - запись" ).Поскольку моменты начала формирования сигналов МЕМВ и 1 для нормальной работы узла управления и выполнения правильного обмена даннымимежду процессором и памятью не важны,схема успешно работает при различныхстандартных системных контроллерах,При необходимости организаций банков памяти сигнал САЯ, формируемыйтриггером 2, должен переключаться на089 6скрытая Регенерация памятив тактах ождачия.Таким образом, в предлагаемом устройстве управления идентификация об 5ращения к памяти со стороны процессора...