G11C 11/401 — образующих ячейки, для которых необходимо восстановление или регенерация заряда, т.е. динамические ячейки

Устройство динамической памяти с фазоимпульным представлением информации

Загрузка...

Номер патента: 455373

Опубликовано: 30.12.1974

Авторы: Голованевский, Коган, Новиков, Тильман

МПК: G11C 11/02, G11C 11/401

Метки: динамической, информации, памяти, представлением, фазоимпульным

...в действие.Далее тактовый сигнал 14 подготавливает элемент 2, а другие тактовые сигналы - остальные элементы, причем перед подготовкой эти элементы считываются предшествующими тактовыми сигналами. Так элемент и считывается сигналом Ь -н, а затем подготавливается сигналом 1 элемент 1 считывается тактом 1, и подготавливается тактом . Таким образом, к моменту прихода сигнала 1, все элементы 1 - и оказываются подготовленными.Сигнал 1 э вызывает срабатывание элемента 2, а его выходной сигнал - срабатывание остальных элементов. Динамическая память пере ключается на устойчивую генерацию сигналовв такте 1 з.Аналогично память переводится в любоедругое состояние, причем новое состояние памяти определяется только переключающим 10 сигналом и не...

Динамическая ячейка памяти

Загрузка...

Номер патента: 496600

Опубликовано: 25.12.1975

Авторы: Володин, Гусакова, Кабанов, Пастон, Ракитин, Шкуропат

МПК: G11C 11/401

Метки: динамическая, памяти, ячейка

...продолжительное время (около1 10 сек), Кроме того, ячейка содержитконденсаторы 9-12,Ячейка работает следуюшим образом,Отрицательный импульс напряжения ( 1 щщ-2 ц ), подаваемый по шине Э через диод 2на -базу, запирает ее потенциалом (0,5--1 Й ), недостаточным для перевода ячейкииз единичного в нулевое. состояние, ш .О такоего амплитуда достаточна, чтобы зоблокировать открывание Д - О- ц-транзистора) Авторы Е, Б, Володин, Б. И. Гусако изобретения Б, В, Ракитин 54) ДИНАМИЧЕСКАЯ ЯЧЕГ Изобретение относитстехнике и может бытьминаюших устройствахровой автоматики,Известна интегральная матрица накопителя запоминаюшего устройства, ячейки которого состоят из полупроводникового р-тт-р-я-прибора с 8 -ебразной...

Запоминающее устройство

Загрузка...

Номер патента: 691925

Опубликовано: 15.10.1979

Авторы: Василькевич, Огнев, Сарычев, Шамаев, Шарапов

МПК: G11C 11/401

Метки: запоминающее

...цель достигается тем,что запоминакшее устройство содержитэлемент 2 И-ИЛИ, второй элемент И,второй и третий элементы ИЛИ, формирователь задержки тактовОго сигнала2 Ии счетчик, причем входы элемен та-ИЛИ подключены соответственно квыходам входного и выходного регист-,ров числа и триггеров записи и считывания, а выход - к информационнымвходам блоков памяти, прямой входвторого элемента И соединен с выходом формирователя задержки тактовогосигнала, инверсный вхоц - с выходомпервого элемента ИЛИ, а выход - ссуммирукщим входом счетчика и однимиз входов вторбго элемента ИЛИ р другбй вход которого соединен с вс выходомпервого элемента И, а выход второго 4элемента ИЛИ соединен со входом формирователя задержки сигнала, выходкоторого...

Динамическое запоминающее устройство на полупроводниковых приборах

Загрузка...

Номер патента: 739650

Опубликовано: 05.06.1980

Авторы: Зеленевская, Киселев, Тоценко

МПК: G11C 11/34, G11C 11/401

Метки: динамическое, запоминающее, полупроводниковых, приборах

...с одними из входов элементов И-НЕ 14 и, ЙЛИ-НЕ 15, другие входы которых соединены соответственно с однойизуправлякщих шин 21, первым входом элемента И-НЕ:18 и через элемент НЕ 16 с вы 0 4ходом элемента И-НЕ 18. Выходы элементов И-НЕ 14 и ИЛИ-НЕ 15 через элемент НЕ 19 и непосредственно подключены ко входам элемента ИЛИ-НЕ 17, выход которого соединен с выходом устройства. ьторой вход элемента И-НЕ 18 соединен с выходом усилителя 20.Дешифратор 10 столбцов содержит три группы элементов ИЛИ-НЕ 7 9, Входц элементов ИЛИ-НЕ 7 и одни из входов элементов ИЛИ-НЕ 8 и 9 подключены к входам дешифратора 10, другие входы элементов ИЛИ-НЕ 8 и 9 подключены соответственно к выходам элементов: ИЛИ-НЕ 7 и 8, а выходы элементов ИЛИ-НЕ 9 соединены с...

Устройство для считывания информа-ции из динамического матричногонакопителя

Загрузка...

Номер патента: 798996

Опубликовано: 23.01.1981

Авторы: Мещанов, Телицын

МПК: G11C 11/401, G11C 7/00

Метки: динамического, информа-ции, матричногонакопителя, считывания

...элементов памяти Затворы запоминающих транзисторов 2 элементов памяти соединены по строкам словарики шинами 3, стоки транзисторов 2 соединены по столбцам соответствующими разрядными шинами 4, а истоки транзисторов 2 соединены с запоминающими конденсаторами 5, на которьйс хранится информация, Вины хранения информации, которые одновременно являются вторыми электродами конденсаторов 5, соединены между собой и представляют общую емкостную шину хранения б. Посредине столбцов расположены дифференциальные усилители 7, выполненные на триггерах, плечи которых сос чнены с соответствующими половинами разрядных шин 4. Словарные шины 3 соединены с дешифратором 8 60 строк, а разрядные шины 4 через ключи выборки столбцов, управляемые...

Запоминающее устройство

Загрузка...

Номер патента: 705901

Опубликовано: 07.01.1982

Авторы: Смирнов, Софийский

МПК: G11C 11/401, G11C 7/00

Метки: запоминающее

...переключателей 10.В результате на первые входы соответствующих элементов 1 памяти, образующих один из разрядов ЗУ, проходит код адреса регенерации, а на первые входы остальных элементов 1 памяти, проходит код адреса обращения. При этом в режиме записи код числа, поступающий по первым числовым шинам 4 на входы шифратора 9, преобразуется им в иабыточкый код числа, позволяющий исправлять многократные ошибки. Поскольку во время цикла регенерации в элементы памяти 1, в которых осуществляется регенерация информации, запись кода происходить не может, то поступающий с выхода шифратора 9 избыточный код числа записывается только в те элементы 1 памяти, на первые входы которых поступает код адреса обращения, В результате этого в элементы 1...

Устройство для регенерации информации в блоках памяти

Загрузка...

Номер патента: 924751

Опубликовано: 30.04.1982

Авторы: Караханьян, Копыткин

МПК: G11C 11/401

Метки: блоках, информации, памяти, регенерации

...подброса напряженияна затворе транзистора регенерации.Цель изобретения - повышение сте"пени интеграции устройства.Поставленная цель достигаетсятем, что в устройство для регенерации информации в блоках памяти, содержащее транзистор связи, затворкоторого подключен к тактовой шине, сток - к входной шине, исток924751 сбиу У1 ИИПИ з 2826/69 Тираж 62 Йписное Патент", г. Ужгород, ул. Проектная,иал к затвору транзистора регенерации, исток которого подключен к числовой шине, сток транзистора регенерации подключен к тактовой шине.На фиг. 1 представлено устройст во, принципиальная схема; на фиг. 2- временная диаграмма его работы.Устройство для регенерации информации в блоках памяти состоит из транзистора 1 связи, сток которого 1 В подключен к...

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 943845

Опубликовано: 15.07.1982

Авторы: Лайх, Левчановский

МПК: G11C 11/401

Метки: динамической, памяти, регенерации

...работу устройства в то время, когда нет запроса регенерации памяти, В этом случае триггеры 1-4 сброшены и синхроимпульс первой шины синхронизации 24 (ф 2-ТТЛ) установит триггер коммутации 8 в неактивное единичное состояние, Сигналы обращения к памяти Запись 18 и Чтение 19 проходят через элемент ИЛИ-НЕ 7 и устанавливают высокийфуровень напряжения на послецавательном входе 33 сдвигового регистра 10. Высокочастотные синхроимпульсы второй шины синхронизации 17 (длительность такта "-54 нс) сдвигают этот уровейь, который, появившись на шине 39, разрешает работу дешифратора блоков памяти 14, выходы которого в свою очередь, пройдя через элементы ИЛИ 15, стробируют и записывают младшие разряды адреса МП АО-Аб (36) на внутренний регистр...

Двухтактный динамический регистр сдвига

Загрузка...

Номер патента: 963103

Опубликовано: 30.09.1982

Авторы: Осинский, Пилипенко, Слепов

МПК: G11C 11/401, G11C 19/28

Метки: двухтактный, динамический, регистр, сдвига

...наносекунд.После разряда запоминающего кон- зО денсатора 2 и заряда запоминающегоконденсатора 1 импульс управления отисточника 15 импульсов управлениячерез диод 17 поступает на затвор полевого транзистора 8, повышает положительный потенциал и закрывает его,При поступлении тактирующего импульса от источника 13 тактового питания происходит процесс заряда запоминающего конденсатора 2. Процессзаряда запоминающего конденсатора 2 40.такой же, как и конденсатор 1. 8 этомслучае на нагрузке 20 выделяется сигнал, который является входным для регистра сдвига последующего разряда.В предлагаемой схеме быстродействие регистра сдвига зависит от переходных процессов при заряде и разряде запоминающих конденсаторов иот скорости переключения...

Способ управления регенерацией информации в блоках динамической памяти

Загрузка...

Номер патента: 982081

Опубликовано: 15.12.1982

Авторы: Бандаков, Батрак, Букин, Васильев, Колчанов, Лубрик, Мясоедов

МПК: G11C 11/401, G11C 11/406, G11C 7/08 ...

Метки: блоках, динамической, информации, памяти, регенерацией

...подается на 1-е атроку блока10.1 динамической памяти 3, затем поего окончании - на 1-ю строку блока10.2 динамической памяти 3 и т,д,до блока 10 п, Затем вырабатываетсяимпульс регенерации 2-й строки дляблока 10. динамической памяти 3,блока 10.2 динамической памяти 3 ит.д. пока не пройдет регенерацияинформации по всем строкам всех иблоков динамической памяти 3.Устройство работает следующим образомРаспределитель 5 на каждом из ивыходов вырабатывает импульсы непрерывной последовательности, причемимпульс на очередном выходе появляется после окончания импульса напредыдущем выходе. Импульс с первого выхода распределителя 5, поступает на второй вход блока 7 запросовблока формирования адреса регенерации 2.1.Если на входы дешифратора 4 выбо,ра...

Динамический сдвиговый регистр

Загрузка...

Номер патента: 993334

Опубликовано: 30.01.1983

Автор: Пономарева

МПК: G11C 11/401, G11C 19/28

Метки: динамический, регистр, сдвиговый

...быстродействие, обусловленное необходиявляется низкое быстродействие, обуслов- мостью заканчивать разряд выходной ем ленное тем, что разряд узловой емкостикости ячейки до прихода фазового импуль,оячейки осуществляется токами утечки и са, соответствующего предыдущей ячейке. передачей заряда данной емкости в исто- Цель изобретения - повышение быстроковую емкость предыдущей ячейки действия динамического сдвигового регистНаиболее близким к предлагаемому ра.15по технической сущности является дина- Поставленная цель достигается тем, мический сдвиговый регистр, содержащий что динамический сдвиговый регистр на, нечетные и четные ячейки, соединенныеМДП-транзисторах,фкаждый разряд кото- соответственно с шинами первой и вто-рого содержит.три...

Динамический инвертор на мдп-транзисторах

Загрузка...

Номер патента: 1080210

Опубликовано: 15.03.1984

Авторы: Караханьян, Стоянов, Сухоруков

МПК: G11C 11/401, H03K 19/00, H03K 19/20 ...

Метки: динамический, инвертор, мдп-транзисторах

...транзистор, исток которого подключен к шине нулевого потенциала, затвор является информационным входом инвертора, сток соединен с источ. ником первого нагрузочного транзистора и является выходом инвертора, сток первого нагрузочного транзистора подключен к истоку и затвору второго нагрузочного транзистора, сток которого подключен к шине питания, введен транзистор связи, сток которого является тактовым входом инвертора, исток подключен к затвору первого нагрузочного транзистора, а затвор соединен с шиной питания.На фиг.1 представлена принципиальная схема динамического инвертора на МДП"транзисторах; иа фиг.2 - временная диаграмма его работы.Динамический инвертор на МДП- транзисторах состоит из управляющего транзистора 1, затвор...

Устройство для записи информации в мдп динамический матричный накопитель

Загрузка...

Номер патента: 1091222

Опубликовано: 07.05.1984

Автор: Мещанов

МПК: G11C 11/401, G11C 7/00

Метки: динамический, записи, информации, матричный, мдп, накопитель

...соединены с обшей шиной. Первая и вторая зли;ы записи соединены со стоками соответственно первых 7 и вторых 8 т(лктчсвых транзистартлв злгцсц, затворы которых пацлрна объединены ц образуют входы разрешения записи устройства Ф 1 Ф 3фп, а истоки каждой пары ключевых транзисторов записи образую( первую, вторую. 1-ю, ,и-ю плры вь;ходов устройства записи. 11 рнчем в . а".";ай каре шкадов исток первого к.;точевога транзистора злпцсн об - разуе. прямой 9, а исток гтарого ключсва. о трлнцстарл злписц - ицверсцыц 10 вьв(ап ("стройстве.Стактт. первс. а ц третьего буферныхтрлцзпс.аров записи саедццены с первой обкладкой кац;тецслтара 1, истокам транзистора 12 чстацавкц напряжения тзт(лючения и стет:ом трлпзцстора 13 сброса т;лпряжеццгкл:...

Устройство для регенерации информации

Загрузка...

Номер патента: 1238151

Опубликовано: 15.06.1986

Авторы: Ищенко, Селигей

МПК: G11C 11/401, G11C 7/00

Метки: информации, регенерации

...сигналы выборки команды (КА 8. СЛ, %Е) датчика 12 тем 50 55 Формула изобретения 5 1 О 15 20 25 30 35 40 пературы запоминающего узла, Если время периода Телег/К при данной температуре окружающей среды обеспечивает сохранность данных в датчике 12 температуры запоминаюшего узла, то с, его информационного выхода (Ро) считывается 1, что приводит к поступлению импульса с второго выхода 13 блока 9 на вход в режиме вычитания реверсивного счетчика 7 и уменьшению кода М и частоты Ь.Если время периода Тр./К при данной температуре окружающей среды не обеспечивает сохранение данных в дополнительной микросхеме памяти, то с ее информационного выхода Ро считывается О, что приводит к поступлению импульса с третьего выхода 14 блока 9 на вход в режиме...

Устройство для управления регенерацией динамической памяти

Загрузка...

Номер патента: 1243029

Опубликовано: 07.07.1986

Авторы: Букчин, Далидович, Коновалов

МПК: G11C 11/401, G11C 7/00

Метки: динамической, памяти, регенерацией

...во времени с 1-м тактом регенерации, поскольку он может быть сигналом старта в рабочем цикле памяти и должен отстоять от начала цикла регенерации на время, достаточное для проведения цикла чтения или записи.При включении ключа. 4 Формирователь 5 вырабатывает одиночный импульс,который проходит через элемент И-НЕ 20 12 и устанавливает триггер 14. Позаднему фронту последнего в циклеИ-го такта регенерации устанавливается триггер 13, что разрешает прохож 25 дение 1-го такта регенерации через элементы 15 и 16 на вход счетчика 1и дешифратора 2. На выходе дешифратора 2 появляется синхроимпульс, соответствующий первому такту синхрони 3335 и т,д.При выключении тумблера 3 по заднему Фронту Ы-го такта регенерации (по завершении полного цикла)...

Устройство для регенерации информации в блоках памяти микропроцессорной системы

Загрузка...

Номер патента: 1246135

Опубликовано: 23.07.1986

Авторы: Ланг, Ситников

МПК: G11C 11/401, G11C 7/00

Метки: блоках, информации, микропроцессорной, памяти, регенерации, системы

...втактах дешифрации текущего кода команды можно осуществить регенерациюнекоторого количества строк ДОЗУ,Количество регенерируемых строк определяется Временем регенерации однойстроки и временем дешифрации кодакоманды. Первый анализатор 1 служитдля определения цикла считыванияслова команды и момента дешифрациикода команды на внутренних структурах. В ходе выполнения программы режимы Ожидание и Останов останави 1 11ливают процессор на некоторое время, которое также используется для регенерации ДОЗУ. Второй анализатор 2 используется для регенерации строки ДОЗУ во время между выдачей адре 124 б 135са из процессора и самим обращениемк ДОЗУ,Формирователь 8 формирует импульс,сигнализирующий второму анализатору 2 о том, что идет...

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1246136

Опубликовано: 23.07.1986

Автор: Черняк

МПК: G11C 11/401, G11C 7/00

Метки: динамической, памяти, регенерации

...2,3,7,16.,строк за один цикл захвата канала,Изобретение. относится к вычислительной технике и может быть использовано для регенерации динамической памяти микроЭВМ.Целью изобретения является упрощение и повышение быстродействия устройства.На чертеже представлена схема устройства для регенерации динамической памяти. Устройство работает следукнцимобразом. В исхоцном состоянии триггеры 4 и 5 сброшены, на выходах счетчика 16 и 17 - низкий уровень, на выходе 18 - высокий. блинные формирователи 7 и 8 закрыты сигналом 13,и их выходы находятся в высокоимпедансном состоянии, не препятствуя обычному режиму обмена процессора с ОЗУ.По переднему фронту импульса 19 устанавливается триггер 4, нырабаты" вая сигнал 11 требования ПДП. Центральный процессор...

Источник опорного напряжения для оперативной памяти

Загрузка...

Номер патента: 1254558

Опубликовано: 30.08.1986

Авторы: Ильюшенков, Макаров, Мещанов, Телицын

МПК: G11C 11/401, G11C 11/406

Метки: источник, оперативной, опорного, памяти

...К ьцгК+ К7(3) дцт = ц - ци - цро ф (4) К - крутизна транзисторов;ц - падение напряжения накрезисторах; где Схема предлагаемого источника опорного напряжения для входных буферов ИДП БИС содержит первый 1 и второй 2. резисторы К 1 и К 2 и первый 3 и второй 4 транзисторы, причем первый вывод первого резистора соединен с шиной 5 питания, первый вывод второго резистора - с общей шиной 6, сток и затвор первого транзистора соединен с вторым выводом первого резистора, исток второго транзистора - с вторым выводом второго резистора, исток первого транзистора соединен с затвором и стоком второго транзистора и образует выход 7 источника опорного напряжения.Предлагаемый источник опорного напряжения описывается системой ураннений; ц- ц - разность...

Динамический регистр сдвига на мдп-транзисторах

Загрузка...

Номер патента: 1341682

Опубликовано: 30.09.1987

Авторы: Копыл, Рева, Торчинский, Утяков

МПК: G11C 11/401, G11C 19/28

Метки: динамический, мдп-транзисторах, регистр, сдвига

...управляющего обнулением транзистора 3. При записи"1" с выхода предыдущего и-го разряда через его запоминающий транзистор1 поступает напряжение, превышающеепороговое, Ключевой транзистор 2 служит для передачи полной амплитудытактового напряжения, На выход и-горазряда действует обратная связь чаврез первый 4 и второй 5 компенсирующие транзисторы, Если в предыдущемтакте на вход (и+2)-го разряда, скоторого действует обратная связь наи-й разряд, записана "1", то на вход(п+1)-го разряда может быть записантолько "О". При этом обратная связьдействует на исток и затвор запоминающего транзистора 1, поэтому запоминающий 1 и первый компенсирующий4 транзисторы не могут образовать активный делитель напряжения. На вход(и+1)-го разряда поступает...

Устройство для управления регенерацией информации в динамической памяти

Загрузка...

Номер патента: 1377909

Опубликовано: 28.02.1988

Авторы: Пурэ, Степанов

МПК: G11C 11/401, G11C 7/00, G11C 8/00 ...

Метки: динамической, информации, памяти, регенерацией

...регенерации" (Т р - допустимое время хранения информации в динамической памяти, и - количество строк блока динамической памяти).С приходом очередного сигнала "Запрос регенерации" добавляется "1" к счетчику 3 адресов регенерации, из одноразрядного блока 10 памяти читается содержимое ячейки с адресом, соответствующим счетчику 3 (адресу регенерации очередной строки), и затем в эту ячейку записывается "1", При этом, если из одноразрядного блока 10 памяти читается "0", то значит, что за период Тр к строке с таким адресом было обращение и регенерации этой строки не требуется, если читается "1", то требуется регенерация строкиРабота производится следующим образом (фиг. 1 и 2).Сигнал "Запрос регенерации" с первого выхода блока 1...

Запоминающее устройство

Загрузка...

Номер патента: 1383446

Опубликовано: 23.03.1988

Авторы: Дик, Стенин

МПК: G11C 11/401, G11C 19/28

Метки: запоминающее

...пока сохраняется соответствующее направление тока в контуре.Когда энергия магнитного поля элемента 13З 5 полностью исчерпывается, преобразуясь вэнергию электрического поля соответствующих электродов переноса (выход 6) и частично - в тепло, колебание напряженияна выводе 6 прекращается, так как элемент14 размыкается.Последующие пары тактовых импульсоввызывают формирование на выходе 6 импульсов колоколообразной формы.По окончании импульсов управления навходе разрешения устройство переходит в45режим хранения. Причем, если импульс оканчивается в момент, когда ключ 15 замкнут,то формирование очередного колебания навыходе 6 завершается точно так же, как и приналичии управляющего импульса. Однакодалее при появлении очередного импульсана входе 29...

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1418809

Опубликовано: 23.08.1988

Авторы: Вайцеховский, Жуков, Молокоедов

МПК: G11C 11/401, G11C 7/00

Метки: динамической, памяти, регенерации

...строки) при выполнении условия А - В = 1 тгде А - код на г-вьмодах счетчика 8; а В - код на г-выходах ПФО 5, определяющие текущее время (относительно интервала Т ) и время последнего обращения к данной (определяемой текущим адресам ПФО 5) строке соответственно. Проверка условия (1) производится по заднему фронту 1 О тактовых импульсов, а выработка управляющего импульса на выходе 12 ПЗУ 6 и изменение состояния счетчика 8 - по переднему фронту 1 О тактовых импульсов, Частота тактовых импульсов такова, что период их следования Т Т рр + т где Т р, - время, нет.р фобходимое для осуществления регенерации строки памяти, а С - длительность тактовых импульсов. Поскольку при отсутствии внешних обращений содержимое ПФО 5 не изменяется...

Устройство для управления регенерацией информации в блоках памяти

Загрузка...

Номер патента: 1434496

Опубликовано: 30.10.1988

Авторы: Левина, Орешин, Цабель

МПК: G11C 11/401, G11C 7/00

Метки: блоках, информации, памяти, регенерацией

...устройств на выходе элемента НЕ 6 устанавливается потенциал, запрещающий прохождение сигнала регенерации по запросу низкого приоритета с прямого выхода триггера 4 через И - НЕ 8, Регенерация задерживается до обработки всех запросов внешних устройств. Если ввиду большой нагрузки на процессор, запрос регенерации низкого приоритета не отработан к моменту прихода следующего импульса с выхода 13 делителя 1 (триггер 4 в единичное состояние, триггер 5 - в нулевом, сигнал сброса с входа 22 снят), устройство отрабатывает цикл регенерации по запросу высокого приоритета, сопровождаемый остановкой обращений внешних устройств, Импульс запроса на регенерацию поступает на установочные входы 14 и 15 триггеров 4 и 5, но триггер 4 находится в...

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1434497

Опубликовано: 30.10.1988

Авторы: Блажеевич, Летнев, Терпугов

МПК: G11C 11/401, G11C 7/00

Метки: динамической, памяти, регенерации

..."ВВОД", в ответ на который оперативная память 15 снимает сигнал "СИП".Триггер 4 1 сбрасывается очередным ТИ, а следующим ТИ сбрасывается триггер 44 и снимается сигнал "СИА". Одновибратор 35 выделяет задний фронт и формирует на выходе 26 блока 7 одиночный импульс, который поступает на управляющий вход дешифратора 9, обнуляя тем самым счетчик 8, соответствующий коду, хранящемуся в регистре 11. Одновибратор 49 выделяет передний фронт и формирует импульс отрицательной полярности, обнуляющий триггер 40,25 а через элемент НЕ 34 и триггер 4, Снимаются сигналы "РГН" и "ПЗ", цикл дегенерации закончен.Таким же образом может осуществляться регенерация для любой строкиоперативной памяти 15, Если же в про-цессе работы устройства ни один изсчетчиков 8...

Устройство управления динамической памятью

Загрузка...

Номер патента: 1495848

Опубликовано: 23.07.1989

Автор: Каневский

МПК: G11C 11/401, G11C 11/406, G11C 7/00 ...

Метки: динамической, памятью

...обмен информации с устройством на входе запрос тгстройства появляется догический "О", Это вызывает срабатываниетриггера 7, который с прямого выходачерез элемент И 2 формирует сигналвыборки строки, а с инверсного выхода снимает блокировку с установочного входа триггера 8. Под установочнымвходом подразумевается вход триггера, на котором появление сигнала логического "О" вызывает установкутриггера в или "О". В триггерах4 и 7 используются установочные Бвходы, так как их исходное состояние - логическая "1" В триггерах5-9 используются установочные К-входы, так как их исходное состояние"О". Триггер 8 срабатывает и снимаетблокировку с установочного входатриггера 9, а также устанавливаетсигнал подачи старшего байта адреса,Срабатывает триггер 9...

Устройство для управления динамической памятью

Загрузка...

Номер патента: 1501156

Опубликовано: 15.08.1989

Авторы: Белалов, Бочков, Рудаков, Саламатов

МПК: G11C 11/401, G11C 11/406

Метки: динамической, памятью

...и Строб адреса столбца"в блок 16 памяти. 56 4В зависимости от состояния входа14.2 "Запись" устройства выполняетзапись или чтение.В режиме регенерации устройствоработает следующим образом.Второй генератор 12 вырабатываеткороткие отрицательные импульсы счастотой регенерации и выдает их вблок 9 подсинхронизации. Элемент 54формирует положительный фронт поотрицательному сигналу нЗанято" наэлементе 36, затем триггер 58 выдаетсигнал "Запрос регенерации" (низкийуровень) на второй сдвигатель 111 итриггер 57 блока 9. Триггер 57 устанавливается в "0 и предотвращает повторную выдачу запроса на регенерацию с приходом очередного сигнала"Занято". В конце импульса с генератора 12 триггер 57 устанавливается в "1" по "8"-входу, возвращаясь таким...

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1517064

Опубликовано: 23.10.1989

Авторы: Боженко, Кондратов

МПК: G11C 11/401

Метки: динамической, памяти, регенерации

...Б Г( Г Б1Р с ГГ ;СтрОЧПЬЕ ОдрССа 1 л. Зац .(ят я Б: 1ши 1 аз 1)51" 1;)(1 истрс д(а с 1(; 1(,Г)13 Б стц)1",Ие 3 С :1 х )ОС Г . ."0 Тца;(дре.ацц ( с г.бцо (Б(ам 1;д (,О";пс.:Я 1 и с.Гср,Г (1,1.с :г.(а:см 3;(си.ГО обр." О.и 56.01,(рл, ТС, 1;ре;лц; а-.ЦИГ 01 ЕТС.И;.а 2,;1 Г)(3(.лУЛл ИП.1(. ССОГ( ) гГ 111.-1:(."(1 с ." К Б,). (:1.ъ 9(Г Отсутетс(Б1 Х ОбращциГ(Б:;С)Ес. Ш.Иа 9 Гогс)ц(ссТСЯ БЬХОЕЬсч(. си:со . 1(ге персипиОц Гсре би 1 сс те 1, по сгхоси 1 Г 5с 1 е(05 а 11, 1:;О -иец те;ущс 10 ерцо )ее( (;:(ЯцииК. ОИРРЦЕЛЛГ)Л .;0 СИГЕсо;У КОРЕ(О/сос Г.иц: ТР"1 ьс О (.(. ГРсче (ц са 2 ко.ц.р;.Ор 1.р;:6:;Гыцаг тС)И 1 3 ИП 1 С С ОГ" ОЯ 1 И Я 1 ТГРОО (Р"ГИСТ)л),1 13 3 ГИИ(Тс 1 ким Обр 1 БОМ, 31 Т с г л (.л,еГся псл- сл)до(Б атос 1.1 щи и(. "бор дЛ до 1...

Буферное запоминающее устройство на полупроводниковых динамических элементах памяти

Загрузка...

Номер патента: 1525744

Опубликовано: 30.11.1989

Авторы: Гутерман, Колганов

МПК: G11C 11/401

Метки: буферное, динамических, запоминающее, памяти, полупроводниковых, элементах

...адрес) или триггера 25 (еслипоследнее слово имеет нечетный адрес), логическая "1" с выхода Ц, через элемент 2 ИЛИ 30 поступит на входС триггера 21. Поскольку в этомслучае на вход 1 этого триггера свыхода счетчика 20 слов) подаетсялогическая "1", то триггер 21 будетпереведен в состояние "1"Появляющаяся при этом на выходе "Запретзапроса слова" логическая "1" запрешает запрос нового слова, После возвращения триггера 39 в состояние"0" на выходе "Окончание операции"появляется логическая "1", что свидетельствует об окончании обменамассивом информации.Регенерация информации, хранящейся в элементах 64 памяти, осуществляется для каждого адреса строки сигналом БАБ, Адреса строк формируютсяразрядамиО - 71 счетчика 7 адресов регенерации....

Устройство для регенерации динамической памяти

Загрузка...

Номер патента: 1534509

Опубликовано: 07.01.1990

Авторы: Блажеевич, Летнев, Терпугов

МПК: G11C 11/401, G11C 7/00

Метки: динамической, памяти, регенерации

...на вход 17 предоставления1 ЩП, устанавливающий триггер 4,который в свою очередь сбрасываеттриггер 3, вырабатывает сигнал навыходе 18 подтверждения захвата ка- .нала (ПЗ), а также открывает шинныеформирователи 5 и 6.,10 Сигнал с инверсного выхода триггера 4 запрещает прохождение импульсов генератора 2 тактовых импульсовчерез элемент И 12 на входы счетчиков 8. Сигнал с прямого выхода триг 45 гера 4 поступает в блок 7 местногоуправления и разрешает установкутриггера 40, который взведется после завершения текущего цикла обращения к оперативной памяти 15 и сня 50тия сигналов синхронизации активногоустройства (СИА), синхронизации пассивного устройства (СИП)поступающих на входы 22 блока 7 местногоуправления, положительным...