G11C 8/00 — Устройства для выборки адресов из цифрового запоминающего устройства
Адресная система машинной памяти
Номер патента: 111430
Опубликовано: 01.01.1957
Автор: Гутенмахер
МПК: G11C 8/00
Метки: адресная, машинной, памяти
...шин горизонтальных и 1024 - вертикальных) 1 и Л - адресные сигналы.На фиг. 4 изображен логический ключ схемы совпадения И, состоя,тщий из ферритового ферромагнитного сердечника 3, снаоженного оомоткой смещения Я" шинами (обмотками) Т У управления и вторичной адресной обмоткой К, .Ферритовые сердечники ключей И имеют почти прямоугольную форму кривой намагничивания В = (аК; фиг. 5), где: В - магнитная индукция, аК - результирующие ампервитки.Ампервитки аГ, обмотки смещения смещают рабочую точку О кривой намагничивания влево так, чтооы ампервитк и аУ вшине Ка юг или аК в шине У были порознь меньше ампервитков смещения а в сумме аК, + аИ могут перемагнитить сердечник по полной петле гистерезиса и при этом создать соответствующий по...
174838
Номер патента: 174838
Опубликовано: 01.01.1965
МПК: G06F 12/00, G11C 8/00
Метки: 174838
...и индутктттвтгтые связи, обусловливающие высокий уровень помех.В предложенном устройстве паразитные связи уменьшены благодаря рациональной укладке числовых линеек в ферритовый серденник: между числовыми линеикатхтгт, связа.нными с одними Шин атти выборки рас-положено не менее тчисловых линеек, связанных с другими шинами выборки.В таблице показано расположение числовых линеек для запоминающего устройства емкостью 16 чисел, т. е. имеющего т=4.Из таблицы видно, что числовые тинейки с одинаковыми шинами выборки не МаХОДЯТся рядом. Это обусловливает т-тизкгтй уровень помех в таком устройстве.Запоминающее устройство ПРИМВНСНИС В ВЫЧИСЪГГИТСЛЬНО устройствах автоматики.может найти ТЕХНИКС И В2 Порядковый номрр числовой ЧОЪЗХ линеики в...
278473
Номер патента: 278473
Опубликовано: 01.01.1970
МПК: G08C 19/28, G11C 8/00
Метки: 278473
...Один переключающий контакт каждого ключа используется для формирования номера объекта управления в группе и соединяется последовательно с контактами ключей, управляющими объектами с одинаковыми номерами во всех группах на всех контролируемых пунктах, Один вывод образованных таким образом цепочек объединяется и заземляется, а второй вывод каждой цепочки подключается на вход соответствующего элемента блока памяти б. Второй переПредмет изобретения 1 1 1 тависель А. Ходырев сдакт Заказ 3029/4 Тираж 480 ПодппсноЦИИПИ Комитета по делам изобретений н открытий при Совете Министров СССМосква, )К 35, Раушская наб., д. 4/5 ппотрафнп, пр, Сапуно ключающпй контакт каждого ключа используется для форспровнпя номера группы и соединяется...
Устройство для выборки адреса в постоянном запоминающем устройстве
Номер патента: 357590
Опубликовано: 01.01.1972
Автор: Иванов
МПК: G11C 8/00
Метки: адреса, выборки, запоминающем, постоянном, устройстве
...соогветственно с элементямп 31, 32и 33 генератора 25, а по другому - с элементом 24 кольцевой перссчетной схемы 16, Шина 37 служит для поступления тактовых импульсов и соединена с элементами 17 - 24 15 кольцевой пересчетной схемы 16 н с элементямн 26 - 33 генератора кочов. Б генераторе кодов записан один пз полныхкодовых циклов, количество которых для нз веерного числа пч разрядов постоянного запоминающего устрси 5 ства равно 2" -- т. В постоянном запоминающем устройстве динамического тина, для которого пг=З, а число полных кодовых циклов равно 2 (00010111 и 25 00011101), записан полщ 5 й кодовый цикл00010111.Постоянное запоминающее устройство динамического типа работает следующим образом.В нсходнов состо 55 пии в кольцевой пересчет-...
Устройство формирования адресов для записи
Номер патента: 394847
Опубликовано: 01.01.1973
МПК: G11C 8/00
Метки: адресов, записи, формирования
...предлагаемом устройстве при изменении групповых границ все необходимые переключения в схемной части дешифратора производятся автоматически одним пакетным переключателем, связанным с дешифратором. Предлагаемая схема позволяет устанавливать групповые границы в логарифмическом масштабе с коэффициентом два (каждый последующий интервал вдвое больше предыдущего) и делить групповой интервал на подгруппы в линейном масштабе.Установкой различного режима можно менять соотношение логарифмической и линейной частей.Сущность изобретения состоит в том, что устройство содержит логические элементы И, подключенные выходами ко входам младших разрядов двоичного делителя частоты и соединенные первыми входами с выходом датчика случайной величины. Вторые...
Адресный блок запоминающего устройства
Номер патента: 396716
Опубликовано: 01.01.1973
Автор: Голубев
МПК: G11C 11/02, G11C 8/00
Метки: адресный, блок, запоминающего, устройства
...к ко О шивающим две г Изобретение относится к запоминающим устройствам.,Известен адресный блок запоминающего устройства, содержащий ключи, триггерный регистр, соединенный с дешифратором, выходы которого подключены,к формирователям токов, подсоединенным к координатным обмоткам, прошивающим две группы магнитных сердечников, через одну нз которых обмотка смещения пропущена в прямом направлении, а через другую - в обратном.Предложенный адресный блок отличается от известного тем, что в нем обмотка смещения включена в диагональ моста, образованного, ключами, а управляющие входы ключей противоположных плеч моста попарно;подключены к,выходам одного из триггеров регистра.Это позволяет сократить мощность, потребляемую блоком по цепи смещения.На...
Блок для контроля выбора адреса в запоминающем
Номер патента: 382148
Опубликовано: 01.01.1973
МПК: G11C 29/00, G11C 8/00
Метки: адреса, блок, выбора, запоминающем
...сердечник 21 в прямом направлении 7 и в обратном на.правлении 8, одни концы которых подключены соответственно к единичному 9 и к нулевому 10 выходам одноименного разряда ре гистра адреса 2, а другие концы через диоды11 подсоединены к выходной шине б.Устройство работает следующим образом.При записи информации на регистр адреса2 на одном из выходов 9 каждого разряда 10 (единичном) устанавливается напряжение,равное нулю, а на остальцых выходах 10 (нулевых) равное - 2 Е, Во время считыванич ток, протекающий по соответствующим Х и У коордицатным шинам 3, наводит импуль сы напряжения амплитуды Е положительноиполярности ца шинах считывания 8, соединен пых с нулевыми выходами 10 регистра адреса 2, и отрицательной полярности на шинах...
Запоминающее устройство
Номер патента: 460577
Опубликовано: 15.02.1975
Автор: Свиязов
МПК: G11C 8/00
Метки: запоминающее
...половина группы диодов подключена к адресным обмогкам, связанным с разрядноц обмоткой 6, включенной в другое плечо ба.лансцой схемы.Выходные контакты адресных обмоток 1 объединяются по группам адресными шина. ми 7, подключенными к разрешающим клю. чам 8. При этом каждая группа выходных контактов, состоит из двух половин, одна половица группы объединяет четыре адресные обмотки, связанные с разрядной обмоткой, включенной в одно плечо балацсцой схемы, а другая половица группы объединяет цечепные адресные обмотки, связанные с разрядной обмоткой, включенной в другое плечо балансной схемы.Блоки 9 усиливают информационные сигналы при считывании информации, Ток по460577 Макаровиронова Составитель Текред Т Редактор Б, НанкинаЗаказ3799 рректор...
Устройство для выборки информации
Номер патента: 557414
Опубликовано: 05.05.1977
Автор: Скороход
МПК: G11C 8/00
Метки: выборки, информации
...маски и занесение его на ссответствуюиие рептстэы спн. жают быстродействие устройства.Целью изобретения является повышение, быст. родер "пзияЭта цель достигается тем, что в предложенное устройство ьждгн Регистр циклического сдвига, инфсрмацнск.ые входы которого соединены с выходами вхсдпсгс регистра, управляющий вход-с выходом блока сравнения, а выходы - со входами адреснсгс блока.Ез чертеже изображена функциональная схема устройства,Устройство содержит входной регистр 1, ре. гистр циклического сдвига 2,. адресный блок 3, на. копитель 4 и блок сравнения 5.557414 в адресном блоке минимально н соответствуетдлительности операции сдвига регистра. Формула изобретения Устройство для выборки информации, содержащее входной регистр, выходы...
Устройство для выбора адресов
Номер патента: 577563
Опубликовано: 25.10.1977
Авторы: Мерзляков, Острась, Хлюпин, Чухриенко, Энтин
МПК: G11C 8/00
...в силу появления ЭДС на координатных обмотках сердечника ЗУ. Величина этого тока определяется входным сопротивлением магнитного ключа при перемагничивании. Время изменения индукции сердечника выбранного трансформатора от максимального положительного значения индукции до максимального отрицательного значения индукции (время перемагничивания сердечника по полному циклу) определяется падением напряжения йа координатных обмотках трансформаторов ЗУ.В связи с отсутствием омического сопротивления и малой индуктивности сердечника 4 по сравнению с индуктивностью координатного трансформатора ЗУ в момент его перемагничи. вания падение напряжения на координатных обмотках не зависит от протекаемого тока и практически равно напряжению питания....
Формирователь адресных токов
Номер патента: 585544
Опубликовано: 25.12.1977
Автор: Липец
МПК: G11C 8/00
Метки: адресных, токов, формирователь
...резисторами 6 н 7 аЯелителями иэ резисторов 14, 5 и диодов 16, 17, 60 и 61,Рассмотрим работу схемы, когда в базе. транзисторов 4 и 5 потенциал + 3,6 В, В этом случае транзистор открыт, ток протекает от - Е 2, резистор 18, транзистор 4, резистор 8 на + Е 1, в эмиттере транзистора ЗВ,Аналогично для транзистора 6. Независимо от потенциала в базах транзисторов О - 13 (О или + 2 В), так как в эмиттере у них ЗВ этн транзисторы закрыты (поэтОму транзисторы 4, 5 будем иногда называть основными, а транзисторы 10 в 3 в вспомогателы;ыми).Теперь рассмотрим работу схемы, когда в базе транзистора 4 потенциал ,снизится от + 3,5 В к ОВ, причем потенциал в базе транзисторов О, 11 + 6 В, а 16, 3 - ОВ (логнка работы дешифратора такоЬа, что яа выбранном...
Формирователь токов для запоминающего устройства
Номер патента: 595789
Опубликовано: 28.02.1978
Автор: Криксин
МПК: G11C 8/00
Метки: запоминающего, токов, устройства, формирователь
...петлей гистсрсзпа, и:Сощ:й оочотку импульсно о тока 2, Бклочешую междушип 01, ПОс Г 05 ппОГО 12 пр 51 и(с;Я 3 и иППОЙ и:1 пульсно о тока 1, ),равл)пощ) ю обмо у 5,БКЛ 10 СИНУО;(10 Д 1;.1 ППОИ ПОСТО 51 ППОГО Папр 51 жспп 5 6 п БыхОдОХ 1 рсгулиРу 0 ц 10 элемепа . К др)тому Быхэду рсгулпрующс;оэлемента подк.(о и пагрузо шый элсмс;и 8,подсос 1 Псннь., )( ход) 2 дпффс;).1 Ц)1 с 1 льиО 0 ) сп 1 сл 51 10, Бт 01(и БОД 1 1 к( ОРОГО ОдО(,П 1 с П К и 1 С ПО 1051;ОГОс 1 р 5 -женп 51 12,1 еГ);1 И 1 э)10 Щ.и элс)Сн 1ОДс 1 эжи 1 т;)апзсГОр 13 Ол 1 стор п эмпттер 0 10 ро 0 5 БЛ 5 ются Выходами рсгу;Нрующео элсчсГа, рсШстОр 1.1, ПОДКЛЮЧСБПЫИ ПарсЛЛСЛЬНО ценнколлск 10 Р 2 тРаизис 10 Рс 1 1 а Дг 51 210;1 ьшениЯР 2 С С(.,в 2 .Ч 011;2 1 Р 213 П С ОР С 210...
Дешифратор оперативного запоминающего устройства
Номер патента: 607341
Опубликовано: 15.05.1978
Автор: Исаков
МПК: G11C 8/00, H03M 7/22
Метки: дешифратор, запоминающего, оперативного, устройства
...2 соединена с концами обмоток 12, остальные горизонтальные шины соединены с концами дополкительньпс обмоток 16: трансформаторов 13, Начала Обмоток 12 и 16 соединены скатодами первых дополнительных диодов 17 и анодами вторых дополнительных диодов 18, аноды и. ка- тоды соединены с коллекторами третьих 19 и четвертых 20 транзисторных ключей так, что с каждойпарой ключей соединено по одной обмотке каждого трансформатора. Дополее иительный трансформатор 21 перввой и второй обмотки 22 и 23 включен последователь" ко в цепи стабилизаторов тока 24 и 25 идиодов 14 и 15, Начало третьей обмотки 26 4этого трансформатора соединено с анодами третьих дополнительных диодов 27, катодыкоторых подключены к коллекторам ключей 7, в конец ее соединен с...
Генератор тока для устройства выборки информации из блоков памяти
Номер патента: 625246
Опубликовано: 25.09.1978
Авторы: Агошков, Васин, Грабаров
МПК: G11C 8/00, H03B 5/12
Метки: блоков, выборки, генератор, информации, памяти, устройства
...характера его нагрузки,,уменьшить колебания на вершине СТРОЙСТВА ВЫБОРКИ АМЯТИ625246 И Заказ 5411/427 17 Подписное л ППП Патднт"род, ул. Проектная,вторичной 8 обмотками, токозадающий резистор 6, основной источник питания 7, дополнительный источник питания 8, переключатель 9, баластные резисторы 10 и 11, шину нулевого потенциала 12. К выходу генератора подключена нагрузка (шины выборки бло.а памяти ) 13.Генератор тока работает следующим образом.В исходном состоянии транзисторы 1 и 2 закрыты и коллектор транзистора 2 соединен с основным источником питания 7. После поступления на базу положительного импульса транзистор 1 запускается и через трансформатор 3 включается транзистор 2. В нагрузке 13 от основного источника 7 через баластный...
Устройство для выборки адресов из блоков памяти
Номер патента: 744722
Опубликовано: 30.06.1980
МПК: G11C 8/00
Метки: адресов, блоков, выборки, памяти
...адресные шины 18 и 9 каждого адресного формирователя 1 за пределами цикла памяти заряжены до уровня1 п -о МОП.транзисторами 5 и 8, где и - напряжение питания стока, 0 о - пороговое на прякенйе МОП.транзисторов обогащенного типа. Первым сигналом временной диаграммы фиг. 2) является сигнал предварительного заряда по первой тактовой шине 12, имеющей форму импульса с амплитудой .)с. На входных адресных шинах 20 в начале предварительного заряда и в течение всего времени предварительного заряда должен бытьустановившийся, адрес. По сигналу 12 по первой тактовой шине уровень сигнала 13 по второй тактовой шине понижается до уровня земли О и выходные адресные шины 18 н 19 отключаются от шины питания Ца МОП-транзисторы 6 н 9 вводятся в...
Устройство выборки адресов для блоков постоянной памяти
Номер патента: 748506
Опубликовано: 15.07.1980
Авторы: Гласко, Киселев, Култыгин, Степанов, Тарасов
МПК: G11C 8/00
Метки: адресов, блоков, выборки, памяти, постоянной
...элемен Ота связи между выходной шиной второйгруппы и второй входной шиной каждойпары входных шин, а знак "-" - наличие .резистивного элемента связимежду выходной шиной второй группы и 45первой входной шиной каждой пары входйых шин,Рассмотрим работу устройства выборки адресов (см. фиг. 1) при наличии диодного блока памяти 53, содер Ожащего 4 координаты. Х й 4 координаты У, что соответствует наличию 16 .адресов в блоке памяти ЬЗ.Пусть на входы формирователей 37-40и одновременно на входы формировате- улей 45-.48 подан код, соответствующийодной из строк матрицы Адамара, например, код 1111.Так как формирователи 37-40 би"йолярные, что означает наличие на одном выходе такого формирователя по-тенциала +Е, а на другом - потенциа"ла...
Устройство для выборки информации из блоков памяти типа 2, 5д
Номер патента: 765874
Опубликовано: 23.09.1980
Авторы: Рябцев, Ткаченко, Шамарин
МПК: G11C 8/00
Метки: блоков, выборки, информации, памяти, типа
...тока 3 и 4 соединены соответственно через дополнительные ключи 13 и 14 с шиной нулевого потенциала, входы дополнительных ключей 13 и 14 соединены с выходами схемы сравнения 15, входы которой через элементы ИЛИ соединены с выходами соответствующих управляемых генераторов тока 3 и 4.Ключевые элементы 13 и4 и эмиттерные повторители 18 и 19 выполнены каждый на одном транзисторе.Наиболее часто в схемах выборки информации из блоков памяти запоминающих устройств в качестве элементов связи используются импульсные трансформаторы,Рассмотрим работу устройства для выборки информации из блоков памяти типа 2,5 Д с применением ключей напряжений с трансформаторной связью.Устройство работает следующим образом. В исходном состоянии с выходов первого...
Устройство для выбора адреса
Номер патента: 784814
Опубликовано: 30.11.1980
МПК: G11C 15/00, G11C 8/00
...3.Этапы 20-22 (см.фиг.2) представляютсобой описанную выше работу устройства,Виртуальный адрес, который поступаетиз блока 1, сравнивается с величиной,хранящейся в регистре 14. Если виртуальный адрес меньше, чем граничныйадрес, то блок 2 выбирается виртуальным адресом. Если виртуальный адрес Сольше или раГвен граничному адресу, то виртуальный адрес используетсякак аргумент поиска в блоке б. Ассоциативная матрица блока б зондируетсядля того, чтобы определить, содержитли матрица виртуальный адрес и соответствующий ему реальный адрес. Есливиртуальный адрес находится в ассоциативной матрице, то ее реальный ад рес используется для выборки блока 2.Если виртуального адреса нет в ассоциативной матрице, то контрольпередается к этапу 23.На этапах...
Блок выборки адресов запоминающегоустройства
Номер патента: 809357
Опубликовано: 28.02.1981
МПК: G11C 8/00, G11C 8/10
Метки: адресов, блок, выборки, запоминающегоустройства
...младшие разряды а счетчика 1позиций и ьщадшие разряды Ь счетчика 2 строк можно подать в регистр 4буферной памяти без преобразования,т.е. разряды а и Ь входного кода являются составной частью разрядов х выходного кода. Остается преобразовать пять разрядов в четыре разряда. Для. этого. старшие три разряда счетчика 1 позиций и старшие два разряда счетчика 2 строк подаются на вход преобразователя 3, с выхода которого четыре преобразованных разряда поступают в регистр 4 адреса буферной памяти.ПреобразователЬ работает следующим образом.Так как разряды (а+1)-(а+3) принимают пять состояний (от О до 4), а разряды (Ь+1) и (Ь+2) - три состояния (от 0 до 2), то можно записать таблицу состояний для данного преобразователя: Входные коды Выходные коды...
Устройство для выборки адресовиз блоков памяти
Номер патента: 813504
Опубликовано: 15.03.1981
Автор: Шашук
МПК: G11C 8/00
Метки: адресовиз, блоков, выборки, памяти
...счетчика записи поступает импульс смены адреса записи и счетчикформирует следующий, отличающийсяна единицу, адрес записи. Неравенство адресных кодов индицируется элемен 40том сравнения и на его выходе появляется сигнал, соответствующий логическому нулю и снимается сигнал запретачтения. Если теперь произойдет чтение, то изменится на единицу код адреса чтения, Коды адреса записи иадреса чтения опять станут равными,что повлечет повторное формированиесигнала запрета чтения. При последующих записях и чтениях коды адресов будут возрастать, однако, код адреса чтения не сможет привысить кодаадреса записи, что позволяет избежать чтения по адресам ячеек памяти,не содержащих информацию.Каждый из адресных счетчиков представляет собой...
Генератор тока для устройств выборкиинформации из накопителя
Номер патента: 851490
Опубликовано: 30.07.1981
Авторы: Горшков, Науман, Служеникин, Шумкин
МПК: G11C 8/00, H03B 5/04
Метки: выборкиинформации, генератор, накопителя, устройств
...второй вывод термоэлемента подключен к первому входу стабилизатора напряжения и к первому выводу резистора обратной связи, второй вход стабилизатора напряжения подключен к шине питания, а второй вывод резистора обратной связи подключен к шине нулевого потенциала.На чертеже схематически изображен предлагаемый генератор.Генератор тока содержит входной транзистор 1, два нагрузочных резистора 2 и 3,го шину 4 питания, ограничительный диод 5, ключевой диод 6, стабилизатор 7 напряжения, термоэлемент 8 и резистор 9 обратной связи, выходной каскад 10, шину 11 нулевого потенциала, нагрузку (шины выборки блока памяти) 12, выход 13 и вход 14 стабилизатора опорного напряжения.Генератор тока работает следующим образом.В исходном. состоянии...
Запоминающее устройство
Номер патента: 894789
Опубликовано: 30.12.1981
Автор: Яцкевич
МПК: G11C 11/00, G11C 7/00, G11C 8/00 ...
Метки: запоминающее
...на входы соответствующих аналоговых сумматоров 2 данной координаты, с выхода которых сигналы, равные сумме входных 5 О гармонических колебаний, поступают на входы элементов 4 памяти. В зависимости от состояния опрашиваемых элементов 4 памяти входные сиг. налы появляются или не появляются на их вы. ходах, Сигналы с выходов опрашиваемых эле. 55 ментов 4 памяти через общую шину 5 поступают на входы блоков 6 считывания, в которых осуществляется частотная селекция вход 4ных сигналов и преобразование выделенных сигналов в логический уровень.Одновременное независимое обращение по одному или разным адресам элементов 4 памя. ти путем подачи кодов адре:а на определенное количество адресных блоков 1 и определение состояния этих элементов 4 на...
Формирователь тока для запоминающего устройства
Номер патента: 920833
Опубликовано: 15.04.1982
Авторы: Дикарев, Огнев, Топорков, Шамаев
МПК: G11C 8/00
Метки: запоминающего, устройства, формирователь
...чертеже изображена функциональная схема предлагаемого формирователя тока.,Формирователь тока содержит управляемый источник 1 напряжения, первую группу ключей 2, дифференциальный усилитель 3, источник 4 опорного напряжения, датчик 5 напряжения, вторую группу ключей 6 и интегратор 7. На чертеже показаны нагрузка 8, подключенная к нагрузочным входам и выходам формирователя тока, управляющий вход 9 и входы питания 10 - 12 формирователя тока.Дифференциальный усилитель 3 содержит транзисторы 13 - 15 и нагрузочные резисторы 16 - 19.Управляемый источник напряжения со.держит полевой 20 и биполярный 21 транзисторы и нагрузочные резисторы 22 - 25. Интегратор 7 содержит транзисторы 26 - 29, элемент НЕ 30, нагрузочные резисторы 31 - 37, конденсатор...
Формирователь адресных токов
Номер патента: 924752
Опубликовано: 30.04.1982
Авторы: Горшков, Науман, Служеникин, Шумкин
МПК: G11C 8/00
Метки: адресных, токов, формирователь
...выходов формирователя. Коллекторы транзисторов первого и второго ключа 14 объединены во всех группах Зо трансформаторных ключей 1 и соединены со вторым выходом 12 второй группы выходов формирователя. Первые и вторые входы токовых ключей 20 и 21 в двух группах токовых ключей 2 и 3 подключены соответственно к источникам 4 питания и 5. Третьи входы токовых ключей 20 первой группы токовых ключей 2 подключены к выходам дешифратора 7 Третьи. входы 40 токовых ключей 21 второй группы токовых ключей 3 подключены соответственно к выходам логического блока б. К входам дешифратора 7 подключены выходы старших разрядов регистра 8 адреса. Первый и второй входы логического блока б соединены с первым 10 и вторым 9 входами формировате" ля. К третьему и...
Генератор тока для устройства выборки информации из блоков памяти
Номер патента: 947908
Опубликовано: 30.07.1982
Авторы: Агошков, Васин, Грабаров
МПК: G11C 8/00, H03B 5/04
Метки: блоков, выборки, генератор, информации, памяти, устройства
...тока содержит транзисторы 1 и 2, трансформатор 3 с первичной 4 и вторичной 5 обмотками, токозадающий резистор 6, основной источник 7 питания, дополнительный источ О ник 8 питания, переключатель 9, бал947908 Формула изобретения ВНИИПИ ЗаТираж 622 з 5659/7 одписное ластные резисторы 10 и 11, шину 12 нулевого потенциала. К выходу генератора подключена нагрузка 13. Кроме того, генератор содержит два резистора обратной связи 14 и 15, а переключатель 9 содержит третий транзистор 16 и диод 17. База транзистора 16 подключена к управляющему устройству 18.Генератор тока работает следующим образом. 10В исходном состоянии транзисторы 1 и 2 закрыты, ток в нагрузке отсутствует, коллектор транзистора 2 подключен к основному источникупитания через...
Устройство для выборки адресов
Номер патента: 953668
Опубликовано: 23.08.1982
Автор: Энтин
МПК: G11C 8/00
...16. Нагрузка 17 устройства подключена к эмиттеру выходного транзистора 4.Транзисторы 18 нагрузки 17 служат для коммутации шин выборки,Устройство содержит также развязывающий конденсатор 19,В цепи источника напряжения смещения 12 могут быть включены последовательно обмотки смещения нескольких ферритовых сердечников, аналогичных. сердечнику 7, и несколько катушек 11 индуктивности, Первая 20 и вторая 21 шины питания подключаются к источникам напряжения +Е,1 и +Е (не показаны) . Устройство работает следующим образом.В исходном состоянии входной тран зистор 1, выходной транзистор 4 и диоды 5,6 .и 13 находятся в закрытом состоянии, через первую обмотку 8Ф ферритового сердечника 7 протекает постоянный ток смещения.При появлении на входе...
Блок адресной выборки для запоминающего устройства
Номер патента: 982083
Опубликовано: 15.12.1982
МПК: G11C 11/14, G11C 8/00
Метки: адресной, блок, выборки, запоминающего, устройства
...12 импульсов выходы второгоформирователя импульсов 13 подклю"цены к концам первичной обмотки им"пульсного трансформатора 14, концывторичной обмотки которого соединены с входами клюцей 10 и 11.Блок адресной выборки работает50следующим образом,Для выборки одного из транзисторов матрицы и подачи тока в соот-; ветствующую адресную обмотку 3 от крывается один из ключей 10 и один из ключей 11, После включения второ- го Формирователя импульсов 13, имею" . щего низкое выходное сопротивление, напряжением с вторичной обмотки импульсного трансформатора 14 начинается заряд входных емкостей транзисторов 2, подклюценных к вь,бранной базовой шине ч. При этом постоянные времени заряда входных емкостей всех транзисторов 2, кроме выбранного,остаютсл...
Адресный формирователь
Номер патента: 991504
Опубликовано: 23.01.1983
Авторы: Лазаренко, Лушников, Минков, Однолько
МПК: G11C 8/00
Метки: адресный, формирователь
...3 и 4 равно нулю, на входе 5 - высокое напряжение, равное, либо превышающее напряжение на шине 2 питания, Пусть напряжение на входе 5 равно напряжению на шине пита" ния О , тогда в исходном состоянии затворы транзисторов 12 и 13 будут заряжены дб напряжения (О -Ч. ), где Ч - пороговое напряжение ИДП-тран- Тзистора. Через открытае транзисторы 19,20, 12 и 13 напряжение на входе 8 и входе 9 и на затворах транзисторов 10 и 11 установится ранним на пряжению на входах 4 и 3 соответственно, т,е. будет равно нулю. Напряжение на шине 6 опорного напряжения постоянно и равно полусумме напряжений логического нуля и единицы на входе 7. Для пранильной работы адресного формирователя напряжение на шине опорного напряжения должно превышать пороговое...
Формирователь сигналов выборки адресов
Номер патента: 1003141
Опубликовано: 07.03.1983
Автор: Кугаро
МПК: G11C 8/00
Метки: адресов, выборки, сигналов, формирователь
...0,8 В при согласовании схемы с уровнями ТТЛ логики, транзистор 18 заперт и ток через него равен нулю. Благодаря небольшой разнице в ширине каналов нагрузочных транзисторов 16 и 17, дифференциальный усилитель 36 на фронте импульса тактового питания устанавливается в состояние, при котором шина 31 заряжена до высокого логичес- ) кого уровня. При этом разряжается шина 23 затвора нагрузочного транзистора 16 через разрядный транзис,тор 8, разряжается также и выход 34 через разрядный транзистор 9, а шина 25 затвора зарядного транзистора 14 разряжается через разрядный транзистор 10, Изменение потенциала на шине 31 передается при помощи конденсатора 22 на шину 26 с коэффициентом передачи напряжения;С22 26где С - емкость передающего конден...
Адресный формирователь
Номер патента: 1007133
Опубликовано: 23.03.1983
Авторы: Бочков, Кириченко, Лазаренко, Лушников, Однолько
МПК: G11C 8/00
Метки: адресный, формирователь
...суп- транзистора и является четвертым управ ности к предлагаемому является адресный ляющим входом формирователя, стоки формирователь для МДП запоминающего фф седьмого и восьмого ключевых МДП- устройства, содержащий шесть транзисто транзисторов соединены с второй шиной ров, конденсатор, управляющую, адресную, питания, а исток девятого ключевого входную и выходную шины 2. МДП-транзистора -с первой шиной щмОднако недостатком етого формирова- тания.теля является невысокая надежность при Я На чертеже представлена принципиальвозникновении отрицательных помех на ная электрическая схема адресного форвыходных шинах, когда возможно откры- мирователя.ванне выходных транзисторов и воэникно- Адресный формирователь содержит вениеутечки с входной...